E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA随记
七天记录
七月十二日、七月十七日两天写
随记
,它们是生活中小感悟。七月十四日写的是周末一天的记录,闲适生活中感悟平淡的幸福。七月十三日、十五日、十六日做农活时的收获。这三天在劳动中去学习,去体会生活。
小敏m
·
2024-02-01 12:31
《厚黑学》
随记
世之论者,动谓成败利钝,其权不操于人,而操于天。不知唯厚唯黑,为人力所能尽。吾人处世,当竭其所能尽之力,以战胜乎不可必之天。而天降祸于吾也,吾必反躬自省,吾行而未修乎,吾则改图焉,吾行而己至乎,吾则初勉焉;所造果精,彼苍自退而听命。若浅尝辄止,而旧咎于厚黑之无灵,厚黑岂任受哉?天之生人也,予以面面厚即随之,予以心而黑即随之,面与心先天也,厚与黑根于先天者。自形式观之,瑰然一面,广不数寸,藐乎一心,
假行僧的我
·
2024-02-01 11:46
Verilog双边沿采样触发器 HDLBitDualedge
见此博文
FPGA
中如何实现
闲庭信步sss
·
2024-02-01 10:51
数字ic
HDLBit练习
verilog
【AG32VF407】国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
视频讲解[AG32VF407]国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
LitchiCheng
·
2024-02-01 10:51
fpga
fpga开发
单片机
嵌入式硬件
Verilog实现上升、下降沿检测
FPGA
Verilog实现上升、下降沿检测源文件`timescale1ns/1psmoduletop(inputclk,//时钟信号inputrst_n,//复位信号,低电平有效inputsignal//待检测信号);wireposedge_get;//检测到上升沿标志wirenegedge_get;//检测到下降沿标志regsignal_buff_1;//输入数据缓冲1regsignal_buff_2;
四臂西瓜
·
2024-02-01 10:19
FPGA
fpga开发
verilog
上升沿
下降沿
【AG32VF407】国产MCU+
FPGA
Verilog双边沿检测输出方波
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog双边沿检测输出方波实验过程本次使用使用AG32VF407开发板中的
FPGA
,使用双clk的双边沿进行检测,同步输出方波同时可以根据输出的方波检测
LitchiCheng
·
2024-02-01 10:18
fpga
fpga开发
单片机
嵌入式硬件
FPGA
高端项目:Xilinx Artix7系列
FPGA
多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案我已有的
FPGA
视频拼接叠加融合方案本方案的XilinxKintex7系列
FPGA
9527华安
·
2024-02-01 10:58
FPGA图像缩放
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
图像缩放
Xilinx
Artix7
相片修复框架-G
FPGA
N
一G
FPGA
N介绍G
FPGA
N是一个由腾讯ARC团队开发的用于人脸图像生成和优化的GAN模型。
qyhua
·
2024-02-01 10:58
人工智能
计算机视觉
【 USRP 相控阵】X波段相控阵开发平台用户指南
FMCA-EBZAD9081MxFEEvaluationBoard,https://www.analog.com/eval-ad9081AD9081的全功能评估板使用ACE软件进行控制的PC软件HMC7044的板载时钟用于管理套件和
FPGA
东枫科技
·
2024-02-01 09:51
USRP
指南
fpga开发
FPGA
OFDM
SDR
USRP
基于
fpga
的数字时钟开发
1、题目要求2、程序代码moduleclock(inputclk,//时钟inputrst,//复位键inputwiremonth_adj,inputwireday_adj,input[0:4]key,//按键输入input[0:0]qiehuan,output[0:7]seg_cs,//数码管位选output[0:7]seg_data0,//前四个数码管output[0:7]led,output
卡莫西夫的忧伤
·
2024-02-01 09:45
fpga开发
2022-12-11
随记
2022年11月17日晴
随记
2022年是个不同的一年,走过了几个向往的城市,还去了家里临海的房子,住了一段时间,感受海风的吹袭,日落的余晖洒满金色细腻的沙子,心中感慨于岁月静好,亦叹于命运的安排。。
家猫猫
·
2024-02-01 08:58
苏霍姆林斯基教育学01
0701读书
随记
《苏霍姆林斯基教育学》上指南第1页,书中的关键知识是第1套大纲。语文书中的关键知识是是什么?教材的第1套大纲是什么?学生的智力能够普遍接受、理解、内化、巩固、运用的知识是哪些?
在水一方198158
·
2024-02-01 05:48
幸福成长打卡
)父母优点:关爱子女、注重亲情、心地善良、邻里和睦、好善乐施、厨艺高超、身体健康(2)爱人优点:勤奋、务实、守时、担当、谨慎、节俭(3)孩子优点:懂事、爱劳动(4)身边人优点:积极参加共修的各位老师【
随记
至要莫若教子
·
2024-02-01 05:25
2020-R18-区块链技术与应用
日,中本聪发布了比特币系统并挖掘出了第一个区块即创世区块;2010年5月22日,第一笔线下交易,1万个比特币买了一个价值25美元的披萨,单价为0.25美分;2、挖矿芯片经历了四个阶段,CPU、GPU、
FPGA
12_德德
·
2024-02-01 05:29
随记
| 我的工作
1现在的工作场景是库房,工作内容是快递包装,包装货物是衣服,儿童裙子。开始和老板谈的时候,自以为会是一份很轻松的工作,空闲时间会比较多,还问除了打包还需要做什么事情。实际情况却是超出了我的想象。开始的那个月,还算轻松,一天都没什么货要发,整天都在休息,玩手机,看电视,想找点事做都找不到,下班时间也早,感觉很好耍。不知从哪天起,就多了起来,双十一前,有一单,有一千多件,发了好几天,主要是缺货。到了双
顽石_Shu
·
2024-02-01 02:19
【随笔·
随记
】人,生而平等
——和妞聊尊重的话题出小区大门时,我对保安点头并打招呼,“早上好!”保安没有想到有业主会和他打招呼。保安有些错愕,忙不迭地回应我。“爸爸,你认识他吗?”妞问。“不认识,妞,每个人都希望被尊重,尤其是我们的保安,平时为我们服务很多是很辛苦的。所以爸爸和他们问好,妞,你有没有发现,一声问候,一个点头会给我们带来温暖吗?”我对妞说。离开小区就看到一个环卫工人在清扫落叶,“阿姨,您好!谢谢你您给了我们最美
蜗牛爸爸亲子心学工作室
·
2024-02-01 02:43
【INTEL(ALTERA)】错误:*.onchip_flash_0:UFM 扇区不支持“隐藏”模式。请更新访问模式设置
说明由于英特尔®Quartus®PrimeStandardEdition软件版本22.1存在一个问题,当您针对10
FPGA
Compact变体英特尔®MAX®在片上闪存英特尔®
FPGA
IP中选择单压缩映像配置模式时
神仙约架
·
2024-02-01 02:59
INTEL(ALTERA)
FPGA
fpga开发
onchip_flash_0
【INTEL(ALTERA)】为什么Nios® V 应用程序项目构建失败,并且观察到“找不到 -lstdc++”消息?
GCCv10.1.0-1.1工具链(WindowsBuild)中缺少多libarch/abi-to-directory映射,在Windows中使用命令“make-C”在Windows中构建Nios®V/m处理器英特尔
FPGA
IP
神仙约架
·
2024-02-01 02:28
fpga开发
Nios
NiosV
lstdc
c++
解决github慢的问题
githubproxy代理加速gitclone.comgithub镜像或加速网站例如:gitclonehttps://ghproxy.com/https://github.com/TencentARC/G
FPGA
N.git
ImSEten
·
2024-01-31 22:46
git
github
《PCI Express体系结构导读》
随记
—— 第II篇 第4章 PCIe总线概述(2)
接前一篇文章:《PCIExpress体系结构导读》
随记
——第II篇第4章PCIe总线概述(1)4.1PCIe总线的基础知识与PCI总线不同,PCIe总线使用端到端的连接方式,在一条PCIe链路的两端只能各连接一个设备
蓝天居士
·
2024-01-31 21:29
PCI
Express
PCI
PCIe
Xilinx FIFO Generator 需要注意BRAMs的资源消耗
XilinxFIFOGenerator需要注意ActualDepthXilinxFIFOGenerator需注意非对称位宽XilinxFIFOGenerator需要注意BRAMs的资源消耗事出有因原以为选用了一个BRAM资源为16M的
FPGA
ShareWow丶
·
2024-01-31 19:14
FPGA设计从硬件到软件
Xilinx
FIFO
BRAM
FPGA
存储块,有没有使能Primitives output Register作用
在
FPGA
中,ROM,RAM存储块在IP核配置中都有一个配置选项:PrimitivesoutputRegister,比如下图的romIP核配置界面接下来以RAM读写为例,我这里RAM的第一个数值为1,我们观察第一个数值的位置即可看出这个
ChipChatter
·
2024-01-31 19:13
FPGA
fpga开发
存储块
IP核
日常
随记
14
昨天写了自传的第一章节《姥姥家的小小孩儿》,再次感受到自己的幸运,能在姥姥家生活十年,即是我的命运也是我的幸运。今天又写了第二篇《花儿为什么这么好看》,发现自己还是蛮有写作才能的。在这里小小地窃喜一下。感恩父母祖先的赐予
素朴菌
·
2024-01-31 17:02
电子信息找工作选
fpga
还是嵌入式?
电子信息找工作选
fpga
还是嵌入式?
枪哥玩转嵌入式
·
2024-01-31 17:24
51单片机
智能小车
嵌入式
单片机
51单片机
随记
一点“思随心动”2021-05-13
“思随心动”今天最开心的是看到一个孩子的单纯与善良,一份情绪的真实再现,“委屈”旋律的流淌,看到它、感受到它又是那么的美妙,触动着心灵,既而看到表情的转化与柔软,也更让我知道作为一名心理咨询师,如何去做到倾听、共情,真诚,如何去内容反应、情感反应。在今天的一个学生的案例咨询中,让我深深的觉察到了这一技术的运用与灵活,与对当事人的有效支持。及时觉察当下自己的情绪是有开心、喜悦,也欲求享受到了一份价值
大鸿小姐姐
·
2024-01-31 16:52
【生活
随记
】想与你再续前缘……
韵味人生瞎写…一个人不管怎样,都要有一项完全属于自己的爱好!也许你会说:爱好不当饭吃也不当衣服穿,有啥用?韵味人生的课堂无论你是几零后的人,尤其是女人,更应该有个爱好!爱好的确不当吃穿,但你会因为有了爱好,让生活变得更有趣啊!许多女人,整天整年围绕家庭转啊转,最终迷失了自我!等到孩子长大、孩子爸忙忙乎乎时,家里就剩自己,会突然失去生活的重心而不知所措,严重的还会影响情绪!这不是危言耸听!这是现实生
韵味人生
·
2024-01-31 15:47
ZYNQ系列PL配置加载流程
一,
FPGA
配置引脚说明1,配置相关电源如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。
寒听雪落
·
2024-01-31 14:10
fpga开发
【Xilinx】开发环境(二)- Petalinux环境安装
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
随记
之前一个朋友把他的朋友微信推给了我,互加好友之后,那个男生每天都有找我聊天,他的每一次找我,我都有回信息,聊的还算可以吧?但是,从来都是那个男生找我,我却不会主动的挑起话题,主动去找他聊天,他不找我的时候,我很多时候都在,上班实习或者做一些别的事情,但是当他不找我,然后我又无聊的时候,我会很想他来找我聊天,这样的情绪真的是很矛盾啊!
麋糜
·
2024-01-31 14:16
OpenMIPS用verilog实现
最近在研究
FPGA
的开发,于是需要用到Verilog。但是手头上只有一台M1芯片的Mac
闻林禹
·
2024-01-31 13:24
cpu
verilog
四月
随记
3
今天是四月最后一天,明天开始就是五一小长假了。回顾这个四月,最没有做好的一件事,就是太少时间陪孩子们了。孩子渐渐长大,变的越来越懂事,这是每个做家长的都感到非常欣慰的事,然而,大人们往往在每天的忙碌中,忽略了与孩子平等交流与陪伴的过程。人活在世上,究竟在追求什么。每个人都有不同的答案,但至少我应该知道,最近的,眼前的追求,就是努力做孩子们的榜样,让孩子健康快乐的成长。五月一定会很忙,但一定要提醒自
吕布貂蝉2009
·
2024-01-31 13:22
日记之
随记
90
不知不觉写日记到90了,自己都没想到自己能坚持这么长时间,这90天记录了宝贝成长的点滴,以后自己要坚持下去。今天格外的冷,这雪花也一直飘着,公司考虑开车等安全问题,4:30就下班了,刚到家没一会,宝和奶奶也回来了,原来两个人回来又出去了一趟,给宝买了鞋带着他回去换,但是自己选来选去还是没换,回家吃完饭开始写作业,宝自己都说今天作业不多,可不知道从什么时候开始这拖拉的毛病,愣是写到了晚上9点,这习惯
嘉祺妈妈
·
2024-01-31 12:15
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-Verilog-低功耗-STA-设计-验证-
FPGA
-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(Verilog)3.3linux操作系统3.4C语言3.5微机原理3.6汇编语言3.7计算机组成原理3.8计算机体系架构3.9STA静态时序分析3.10SystemVerilog3.11UVM3.12SVA3.
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
开学
随记
开学了,接手了新的班级,虽然忙碌,但比想象中要顺利的多。三年级的孩子,个子那么的矮小,一脸稚气,还是蛮可爱的。心里默念着,面对这么小的孩子,一定不要太严厉,不要老是大声批评不听话的学生,以免吓着他们,第一印象还是很重要。第一天,想着先选出卫生班长,纪律班长和卫生小组长,帮着管理班级。很多学生特别积极,踊跃的报名。没想到孩子们那么想表现自己。由于对学生还不够熟悉,选了几名感觉比较认真,负责任的同学。
日铸雪芽
·
2024-01-31 09:24
「线上分享」采用Zynq系列
FPGA
实现NDI AV over IP 应用
IP为AVoverIP带来更多可扩展切换的可能,打破传输距离的障碍,提高了输入与输出设备的数量,超越了本地化的视频标准,与数据和通信的融合更密切。长沙千视希望采用AVoverIP为自身的NDI技术赋能,实现更好的场景部署。NDI的特点是需要软件的协议和处理,通过Zynq在逻辑端实现NDI的编解码算法,在ARM端跑NDI的SDK以及网络的收发。这样的一种分工协同就实现了技术的最大化利用。被称为“Sp
LiveVideoStack_
·
2024-01-31 08:26
fpga开发
tcp/ip
网络协议
网络
【
FPGA
原型验证】附录基础知识:
FPGA
/CPLD基本结构与实现原理
聚焦XilinxISE介绍Xilinx公司及其产品的基本情况,并在此基础上描述了CPLD和
FPGA
的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
STM32与
FPGA
实现以太网功能--web、UDP、tcp测试
web网管程序在ETH工程已经做好并验证完成了,现在STM32+
FPGA
实现ping功能,那么web功能应该一样能实现问题1:浏览器输入192.168.1.30,能出现登入界面,但是输入密码点击没反应,
weixin_41719055
·
2024-01-31 07:22
fpga开发
stm32
嵌入式硬件
[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
GD32F30x SPI转CAN 从机实现
通信不同于串口等全双工通信,主机在发送数据的同时也能得到从机传送的数据,所以SPI通信是同步的,从机要想发送数据给主机,必须等主机主动发送时钟来读取;所以主机要想读取从机的数据必须发送2帧数据才能读取到想要的结果(不同与
FPGA
kensey
·
2024-01-31 07:18
fpga开发
呼吸灯--
FPGA
目录1.breath_led.v2.tb_breath_led.v呼吸灯就是从完全熄灭到完全点亮,再从完全点亮到完全熄灭。具体就是通过控制PWM的占空比控制亮灭程度。绘制PWM波的步骤就是,首先灯是在第一个时钟周期保持高电平熄灭状态,在第二个时钟周期保持1/10个时钟周期的低电平,其余都是高电平。在第3个时钟周期保持2/10的低电平,剩余都是高电平,依次绘制下去直到第11个时钟周期在一个周期内都是
sendmeasong_ying
·
2024-01-31 07:47
FPGA
fpga开发
FPGA
芯片的可重构技术
FPGA
可重构技术就是通过上位机控制在
FPGA
运行过程中加载不同的Bitstream文件,
FPGA
芯片根据文件内的不同逻辑将内部的资源全部或部分进行重新配置以达到多种功能任务动态切换的目标,从而提高了使用
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
重构
国内外
FPGA
主要厂商和其主要芯片
前言随着人工智能的普及,在落地过程中由于需要实时处理大批量的图片和视频数据,在硬件设计过程中,
fpga
都会作为硬件架构中的周转,所以近年来
fpga
工程师的需求越来越大,本文旨在归纳一下目前市场主流的
fpga
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
随记
今天休息日,早上起来练声以及英语口语和普通话后又睡了个回笼觉,感觉很棒,休息就应该有个休息的样子往常休息时会在练完基本操作会晨跑到江边,然后再到附近公园散步思考也许是最近工作强度比较大,工作中没有明确的方针,导致有点精神疲惫,只是想好好休息一下,本身今天也没有给自己安排什么重要的任务我自己能明确的知道,也不会常用这种借口来搪塞自己今天叫上朋友一起去江北城国金广场游玩了一下,一路走走聊聊,天马行空,
三机谶
·
2024-01-31 06:00
GUN 汇编
随记
赋值加1伪操作.section【段名】.text代码段.data数据.bss未初始化.rodata只读.section.textsection@定义一个数据段--------------------------------------其他伪操作.byte定义单字节数据,比如.byte0x12.short定义双字节数据,比如.byte0x1234。.long定义一个4字节数如.long0x12345
人不知QAQ
·
2024-01-31 05:35
新虹桥花园
随记
【严建设】
今日无事,驱车跑了趟延安路左近的新虹桥花园。是个闹中取静,植被非常好的地方。里面有大片的梅林。有红梅、粉梅、白梅、绿梅以及腊梅,可谓梅园。说是花园,也就是闹市中心的公园。人工湖里有鸭子浮水,四周高楼大厦林立。旧历年年底的上海已是春意盎然。举目四望郁郁葱葱,梅花、山茶花、迎春花竞相绽放。玉兰树已萌蓓蕾含苞欲放。个别人穿了短裤T恤在跑。百度得知:新虹桥中心花园地处虹桥经济开发区,位于古北路以东、延安西
严建设
·
2024-01-31 04:49
我这样画荷花
《我这样画荷花》作者:黛荷翁(原创)将进酒画意此篇属于随想
随记
。1-把握生活绘画是个文化,这个文化其实很大;需要的修养很深。生活本身,就很具有艺术性。而岁月,都是些琐碎的时光。
黛荷翁诗画
·
2024-01-31 04:01
FPGA
学习日志:Verilog仿真文件的写法
目录一、Verilog与仿真1.1Verilog的概念1.2仿真与仿真文件1.3仿真的重要性二、Verilog仿真文件的写法2.1搭建模块2.2标记模块名称2.3定义输入输出变量2.4初始化initial代码段2.5一些注意事项三、仿真文件编码实践-三八译码器3.1测试文件3.2仿真文件一、Verilog与仿真1.1Verilog的概念Verilog是一种硬件描述语言(HardwareDescri
长安er
·
2024-01-31 04:43
课程学习心得
fpga开发
学习
仿真文件
Verilog
HDL
EDA
教育
随记
(5月24日,晴)
今天距离高考还有14天。继续加油!在外面读书的帅和娴,今天按要求是要从外地回来了。尤其是帅,家长原打算,一直在培训学校学习,到6月3号才回来的。到市教体局有要求,经过和学校教务员沟通,昨晚十点多去接的。今天凌晨3点多到家的。学校问具体的住址和阴性核酸报告,做好信息上报和管理。下午第八节课,本是班主任例会,但没有开。便在这节课把班级学生的毕业证照片给贴好了。看着毕业证,感觉毕业很近很近了
士无忌惮
·
2024-01-31 01:51
游玩
随记
7
20180207口述者:久今昨晚睡得较早,一觉睡到自然醒,睡得饱饱的。今早吃的比较多,三个鸡蛋两包子,两片面包加上一杯热牛奶。今天是我们在苏州的第二天,我们去了苏州AAAAA级景点~虎丘。它有一个明显的标志物叫云岩寺塔,这个塔是斜的,由于战争和地壳的变化所以它变斜的。在景区内还参观了真娘墓,试剑石,憨憨泉,剑池,孙武练兵场,断梁殿,云岩禅寺,揽月榭等比较别致的景色,园内并不是特别大,但是园内的植物
久阅颐今
·
2024-01-31 01:24
《大江大河》四部曲读后
随记
四部曲终于读完,一字不拉的读完前三部,第四部有些地方细读,有些地方速读。因为前三部的主角在第四部中成为配角,讲的是一个全新的海归创业的故事,尽管如此,还是挺喜欢柳钧这个角色,他和宋运辉一样,都是科研型创新人才,技术出身,抓技术的同时还要懂管理,管理一个企业。下面分别说说对几个主角的看法吧。宋运辉:黑五类出身,由于其父宋季山在解放前被国民党抓去给士兵治病,所以家庭成分一直被人瞧不起,从小被人区别对待
晴阳爱阅读
·
2024-01-30 23:02
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他