E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
LDPC译码
每日一题-FPGA与CPU和GPU
其中CPU和GPU都属于冯.诺依曼结构,指令
译码
执行,共享内存。而FPGA没有指令,并且可以流水并行和数据并行,因此速度很快。
mu_guang_
·
2020-08-22 10:53
每日一题
SOC设计及Verilog学习笔记四
SOC设计-4.3---------------------AMBA总线------------------Master(发起)-Slave(接受)-同类设备端口需一样Arbiter仲裁器Decoder
译码
器
迷失的二向箔
·
2020-08-22 10:12
数字IC设计
SOC设计及Verilog学习笔记三
3.20assign#2out=in(过于理想,放于Testbenchs)电路设计(考虑可综合性)综合工具:1‘HDL(功能网表)2'约束条件(性能要求)-根据约束自动选择合适的电路结构进行网表优化3-8
译码
器实例
迷失的二向箔
·
2020-08-22 10:42
数字IC设计
EDA数字钟设计(verilog)——显示
译码
模块
进行正常的示数和闹钟的示数,利用电路的共阳极数码管的特性进行10个数字和“-”的
译码
,分别利用两位16进制进行定义,更加简约方便,闹钟电路和正常示数分开显示,防止优先级之间的干扰,动态显示电路的频率为1KHz
SLEEPYHEAD's Blog
·
2020-08-22 10:40
EDA数字钟设计
Verilog实现毫秒级计时器(秒表)
Nexys3开发板上7段
译码
管要实时显示当前计数时间值和小数点。
iteye_5971
·
2020-08-22 10:58
硬件编程
笔记本电脑中的EC
必然要使用内置键盘(矩阵
译码
型键盘)和内置鼠标(如触摸板、指点杆都属于内置鼠标设备)。为此我们
anfr1984
·
2020-08-22 09:16
【计算机组成原理】当一行java代码执行时,CPU背着我们干了什么?
控制单元又包括:指令寄存器(IR),指令
译码
器(ID)和操作控制器(OC)。当程序被加载进内存之后
雷霆哥
·
2020-08-22 02:35
计算机组成原理
组原--动态RAM(DRAM)刷新方式
又因为内存就一套地址
译码
和片选装置,刷新与存取有相似的过程,它要选中一行,这期间片选线、地址线、地址
译码
器全被占用着。所以刷新与存取不能并行。同理,刷新操作之间也不能并行,意味着一次
FlyuZ
·
2020-08-22 01:54
期末复习
计算机原理3:时序电路
1异步计数器异步二进制计数器的传输延迟:截断序列的部分
译码
:模10计数器。
小小刘木子
·
2020-08-21 19:50
计算机原理
【Verilog HDL 训练】第 04 天(竞争、冒险、
译码
等)
1.什么是竞争和冒险?记得我刚学FPGA那会,恶补基础知识,其中之一就是竞争与冒险,我参考了《FPGA之道》,记录了几篇博客:【FPGA】组合逻辑中的竞争与险象问题(一)第一篇博客中写道了单输入组合逻辑,如下:这个例子最简单,却最能说明什么是竞争,以及由竞争导致的险象,也即冒险。输入为A先于not(A)A非到达或门,因此,如果初始令A为1,则NOT(A)为0,之后A变为0,则由于A先到或门,导致有
李锐博恩
·
2020-08-21 18:02
#
实验二 陈磊 0132
在大板上,有八位数码管,通过3-8
译码
器的端口实现。对于小板,只有四位数码管,则直接通过STC端口进行实现。从高位到低位依次为p2.0到p2.3,使用init1作为独立按键。
陈磊0132
·
2020-08-21 13:24
字节序基础知识
如果不达成一致的规则,通信双方将无法进行正确的编/
译码
从而导致通信失败。目前在各种体系的计算机中通常采用的字节存储机制主要有两种:Big-Endian和Little-Endian,下面先从字节序说起。
Vay0721
·
2020-08-21 13:03
编程知识
conrtex 和 ARM 的关系
它具有经典RISC的特点:*大的、统一的寄存器文件;*简单的寻址模式;*统一和固定长度的指令域,3地址指令格式,简化了指令的
译码
。
yanglin1228
·
2020-08-21 11:15
驱动
嵌入式
cache
扩展
存储
h.264
产品
51单片机学习笔记
1、动态数码管:用for循环加switch语句来选择是哪个LED亮138
译码
器的01234567对应的ABC接口是的数要是对应的二进制编码,对二求二进制时是010所以A=0,B=1,C=0用延时函数来使
狂徒张三
·
2020-08-21 10:25
51单片机
物联网技术与应用【第四章测验答案】
A.CODE49B.39码C.PDF417D.EAN码正确答案:D你选对了2单选(2分)条码扫描
译码
过程是()A.模拟电信号→光信号→数字信号B.光信号→模拟电信号→数字信号C.光信号→数字信号→模拟电信号
Z.Top
·
2020-08-21 10:46
物联网慕课
嵌入式开发系列教程(二) MCU启动过程
CortexM3的启动过程cpu的基本动作是取指,
译码
,执行,从第一条指令开始执行,循环往复。可是哪一条指令是第一条指令?指令都是cpu从存储单元当中取得的,那么第一条指令放置在了哪里?
qianlihu
·
2020-08-21 09:34
EM ID卡卡号格式输出说明
EMID卡卡号格式输出说明:由于各个厂家的读卡器
译码
格式不尽相同,在读卡输出时,读出的二进制或十六进制(Hex)结果应该是唯一的,但是又可以通过以下几种主要换算办法,输出不同结果的十进制卡号(Dec),
zzginfo
·
2020-08-21 07:57
Other
多进制
LDPC
—EMS
译码
算法
决定
译码
结果的是消息向量中数值之间的相对大小,消息向量中单个值的大小并不影响
译码
结果。
xqlys
·
2020-08-21 07:34
LDPC
的两种常用
译码
算法
LDPC
码简介
LDPC
码(低密度检验码)是1962年Gallager提出的一种通信编码方式,也是当前最接近香农极限的编码,在信息传输速率高速增长的今天,
LDPC
码有着广阔的应用前景。
Tommyll
·
2020-08-21 06:02
others
ldpc
Think--多进制
LDPC
思考(一)
1.输入的s信号原本二进制为列向量的话,那么多进制的就是把每行的一位变为多为,代表一个多进制符号;2.编码过程中,如果H中非0用Int表示,那么s信号中非0也可以这样吧...3.解码过程中,需要判断之间校验乘积出来的数的源数据的概率,像一个数组,u[i],分别为i的概率是多少p(i),应该再仔细琢磨下解码过程中的理论知识。转载于:https://www.cnblogs.com/heyuheiton
weixin_33989058
·
2020-08-21 06:26
LDPC
译码
算法代码概述
程序说明V0.02015/1/24
LDPC
译码
算法代码概述概述本文介绍了包括
LDPC
_Simulation.m,ldpcdecoderbp1.m,ldpcdecoderminsum.m,ldpcdecoderbp2
weixin_30567225
·
2020-08-21 06:07
LDPC
码
译码
原理——概率公式推导
近半年多来我一直在学习
LDPC
码
译码
上的东西,主要是在FPGA实现上的,所以这次想写一些关于这方面的内容,包括
译码
的原理、仿真以及实现。
stand_by_me123
·
2020-08-21 05:04
基于FPGA的电子日历设计
代码分为顶层模块,分频模块,计数模块,备忘模块,
译码
显示模块,按键消抖模块,8位二进制转BCD码模块。也希望此文也能
草团子
·
2020-08-21 05:56
FPGA
verilog
fpga
LDPC
码的基础(1)
低密度奇偶校验(lowdensityparity-check,
LDPC
)码最早由Gallager在1962年提出,后来在1996年被MacKay等人重新发现,并被证实在置信传播(beliefpropagation
melty-ttt
·
2020-08-21 05:14
LDPC
Codes
LDPC
和积
译码
示例详解
LDPC
软
译码
过程:输入(Input):检验矩阵H,信道后验概率pn(x)=p(cn=x|rn),最大迭代次数L(x为0或1).初始化(Initialization):setqnm(x)=pn(x)forall
September1805
·
2020-08-21 04:28
LDPC
LDPC
编
译码
资料汇总
LDPC
编
译码
。这篇博客介绍了
LDPC
码的基本概况包括历史,特点,具体构造等等。初学者(如我)一般遇到一些概念会觉得陌生,或者需要熟悉一下。所以我随手查了这篇博客中一些感到陌生的词语。
hupipi96
·
2020-08-21 02:28
研究生课程
JAVA实现哈夫曼编码、
译码
、压缩、解压
进行哈夫曼编码、
译码
、压缩、解压创建节点类利用java集合类排序,实现Comparable接口,方便节点排序,此方法表示从小到大排序,若要从大到小排序,加一个负号即可。
GOF.
·
2020-08-20 19:10
学习总结
地址线和片选线的关系
怎么感觉片选线有点多余啊,机器在执行读写操作的时候,已经通过地址线和
译码
驱动找到存储单元的具体位置,这不就等于找到了相应的存储芯片的位置了吗,为什么还要通过片选线再找呢?不多余。
plory1089
·
2020-08-20 10:53
数电实验七:
译码
显示电路
转载自https://wu-kan.cn/_posts/2018-07-03-
译码
显示电路/数字电子技术实验报告实验题目:
译码
显示电路预习报告内容一74LS194芯片相关。
wu-kan
·
2020-08-20 08:25
数电实验
主存储器组织
.主要性能指标3.半导体存储器组织4.内存条组织和总线宽度5.主存模块的连接与读写操作一、存储器的分类1.按工作性质/存取方式(1)随机存储器RAM每个单元读写时间一样,与所在位置无关(如内存):地址
译码
时间相同
hnu你深
·
2020-08-20 07:56
计算机系统
计算机组成原理(5)CPU功能 控制器/运算器/寄存器/操作控制器、时序发生器 指令周期 方框图 微程序 流水CPU 三种相关性
逻辑运算处理左边运算器,右边控制器,记住IR,PC,AR,DR,AC等寄存器这张图比较直观,记住寄存器作用,后面再学一下指令顺序控制器红圈所指就是控制器取指:从内存中取出指令并指出下一条地址在内存的位置
译码
眯眯眼:)
·
2020-08-20 07:25
计算机组成原理
计算机组成原理day2
计算机组成原理存储器存储器分类存储器的层次结构半导体存储芯片的
译码
驱动方式存储器的校验提高访存速度的措施存储器存储器分类1、按存储介质分类:半导体存储器磁表面存储器磁芯存储器光盘存储器2、按存取方式分类随机存储器
Sola_Ex
·
2020-08-20 07:10
硬件
计算机组成原理day6
固定的操作码:将操作码集中放在指令字的一个字段内,这样可以便于硬件设计、指令
译码
时间短。不固定的操作码:其操作码分
Sola_Ex
·
2020-08-20 07:10
硬件
《深入浅出计算机组成原理》专栏阅读笔记之处理器
Decode(指令
译码
),也就是根据指令寄存器里面的指令,解析成
斗士(Carroll)
·
2020-08-20 07:40
读书笔记
#
计算机组成原理
计算机原理之存储器组织
目录一、八位锁存器二、8-1选择器三、3-8
译码
器四、随机访问存储器五、RAM阵列六、大规模RAM阵列七、64Kx8的RAM阵列一、八位锁存器可以将电平触发的D型锁存器表示成如下形式:从结构上来讲,这套电路与先前的电平触发的
不睡觉的怪叔叔
·
2020-08-20 07:02
计算机原理
计算机组成原理第一章 概论 计算机的基本组成
2.存储器的基本结构:存储体(由于数据必须一个个的存取,指令也必须一个个的存取,所以将存储体分为若干个单元,为每个单元分配地址,地址放在地址寄存器中MAR)地址
译码
器(ADaddressdecode)地址寄存器读写控制线路数据缓冲寄存器
stack-0
·
2020-08-20 06:02
计算机组成原理笔记
计算机组成原理补考复习day1_1
控制器每次只对一条指令
译码
,执行部件每次只对单一部件进行处理。2)单指令流多数据流结构(SIMD)由单一控制器,多个执行部件和多个存储模块组成。
Long234610
·
2020-08-20 05:44
计组学习笔记
软件设计师计算机组成原理(学习笔记)
计算机组成原理及体系结构数据的表示计算机结构cpu运算器1.算术逻辑单元ALU2.累加寄存器AC3.数据缓冲寄存器DR4.状态条件寄存器PSW:存储在计算过程中的标志位控制器1.程序计数器PC2.指令寄存器IR3.指令
译码
器
小光头爱飘柔
·
2020-08-20 05:12
组原学习笔记三:存储器
:目录一、概述1.存储器分类2.存储器的层次结构二、主存储器1.概述1.1主存的组成1.2主存中存储单元地址分配1.3主存的技术指标2.半导体存储芯片2.1半导体存储芯片基本结构2.2半导体存储芯片的
译码
驱动方式
美豆阿
·
2020-08-20 05:39
计算机组成原理
缓存
指令流水线的吞吐率
假设一个四段流水线,取指段的时间为t,
译码
段的时间为t,取数段的时间为3t,执行段的时间为t。流水线示意图如下:为了便于计算假设取指和
译码
段总是连续执行的。
wangjian8855
·
2020-08-20 05:18
计算机组成原理学习笔记——主存和CPU连接
主存和CPU的连接1、连接原理2、主存容量扩展技术2.1、位扩展法2.2、字扩展法1.3、字位同时扩展3、存储芯片的地址分配与片选3.1、线选法3.2、
译码
片选法4、搭建主存系统4.1、选取存储芯片4.2
御承扬
·
2020-08-20 05:26
《计算机组成原理》学习笔记
2.计算机组成原理笔记二发展应用及相关知识
根据指令的功能给出实现指令功能所需要的控制信号)输入设备,能将人能够识别的信息形式转换为机器能够识别的形式输出设备组成框架如下:1.1CPU的组成1.控制器从内存取出一条指令,并指出下条指令的地址;对指令进行
译码
badman250
·
2020-08-20 05:57
计算机系统
数字逻辑第七章概念集锦(中规模通用集成电路及其应用)
一、常用中规模组合逻辑电路1.二进制并行加法器:一种能并行产生两个n位二进制数“算术和”的逻辑部件按进位方式分类:串行二进制并行加法器、超前位二进制并行加法器2.
译码
器和编码器:数字系统中广泛使用的多输入多输出组合逻辑部件
译码
器功能
蜗牛牛想上金字塔
·
2020-08-20 05:51
《数字逻辑》学习笔记
计算机组成原理学习笔记(4):存储器
4.2.1主存的基本组成4.2.2主存与CPU之间的联系4.2.3主存中存储单元地址的分配4.2.4主存的技术指标4.3主存储器:半导体存储芯片简介4.3.1半导体存储芯片的基本结构4.3.2半导体存储芯片的
译码
驱动方式线选
呆呆象呆呆
·
2020-08-20 05:14
计算机组成原理
数字数字钟课程设计
(2)“秒电路”、“分电路”均为00—59的六十进制计数、
译码
、显示电
yisijun
·
2020-08-20 02:15
从MOV PC,PC;(或者ADDPC,PC,#4 )看ARM的三级流水线过程
⑴取指从存储器装载一条指令⑵
译码
识别将要被执行的指令⑶执行处理指令并将结果写会寄存器以前学过的51单片机,因为比较简单,所以它的处理器只能完成一条指令的读取和执行后,才会执行下一条指令。
weixin_30954607
·
2020-08-20 01:34
嵌入式
软考知识点整理
1.CUP是由运算器、控制器、寄存器和系统总线组成的2.再加上储存器、输入输出接口就组成了计算机3.控制器有:程序计数器(计数指令的)、指令寄存器、指令
译码
器、状态和条件寄存器4.软件设计师中的处理器划分依据
weixin_41611613
·
2020-08-19 21:37
计算机软件
软件设计师知识点梳理
---------------计算机系统组成运算器:算术/逻辑运算单元ALU,累加器ACC,寄存器组,多路转换器,数据总线组成.控制器控制器:计数器PC,时序产生器,微操作信号发生器,指令寄存器,指令
译码
器
kuno321
·
2020-08-19 18:39
java二维码生成 zxing
点出现是1,不出现0.比如QRCode二维码的优点:高密度编码,信息容量大;编码范围广;容错能力强;
译码
可靠性高;可引入加密措施;成本低,易制作,持久耐用。
icecrea
·
2020-08-19 16:47
软考之计算机硬件
ALU(算术/逻辑单元)、数据缓冲寄存器、累加寄存器、多路转换器、数据总线组成;控制器是分析和执行指令的部件,也是统一指挥和控制计算机各部件按时序协调操作的部件,通常由程序计数器(PC)、指令寄存器、指令
译码
器
hushhw
·
2020-08-19 10:44
笔记总结
上一页
19
20
21
22
23
24
25
26
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他