E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog低速外设
STM32中的计时与延时
想从坑里跳出来还是得加强
外设
原理的学习和理解,切不可只依赖HAL库。除了延时之外,我们在开发中有时也会想要确定某段程序的耗时,这就需要
lupinjia
·
2024-09-16 08:08
STM32
stm32
单片机
(179)时序收敛--->(29)时序收敛二九
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛二九(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:32
FPGA系统设计(内训)
fpga开发
时序收敛
(180)时序收敛--->(30)时序收敛三十
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛三十(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(158)时序收敛--->(08)时序收敛八
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛八(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(159)时序收敛--->(09)时序收敛九
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛九(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(160)时序收敛--->(10)时序收敛十
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛十(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(153)时序收敛--->(03)时序收敛三
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛三(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:01
FPGA系统设计(内训)
fpga开发
时序收敛
(121)DAC接口--->(006)基于FPGA实现DAC8811接口
1目录(a)FPGA简介(b)IC简介(c)
Verilog
简介(d)基于FPGA实现DAC8811接口(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL
FPGA系统设计指南针
·
2024-09-16 07:01
FPGA接口开发(项目实战)
fpga开发
FPGA
IC
FPGA复位专题---(3)上电复位?
1目录(a)FPGA简介(b)
Verilog
简介(c)复位简介(d)上电复位?
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
(182)时序收敛--->(32)时序收敛三二
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛三二(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:29
FPGA系统设计(内训)
fpga开发
时序收敛
亮剑的背后
历史的前进不是直线,不是渐进,可能是进很多步,退很多步,
低速
的螺旋上升。
晖晖晓
·
2024-09-16 06:07
KVM虚拟机源代码分析【转】
另外一个是稍微修改过的Qemu,用于模拟PC硬件的用户空间组件,提供I/O设备模型以及访问
外设
的途径。KVM基本结构如图1所示。其中KVM加入到标准的Linux内核中,被组织成Linux中标准
xidianjiapei001
·
2024-09-16 02:24
#
虚拟化技术
操作系统基础
目录操作系统基础冯诺依曼体系结构介绍操作系统基本认知本篇文章是后面学习操作系统知识的基础操作系统基础冯诺依曼体系结构介绍冯诺依曼体系结构如下:在上图中「输入设备」和「输出设备」一般被称为计算机的
外设
,而
怡晗★
·
2024-09-15 21:27
Linux
linux
FPGA_mipi
1mipi接口mipi(移动行业处理器接口,是为高速数据传输量身定做的,旨在解决日益增长的高清图像(视频)传输的高带宽要求与传统接口
低速
率之间的矛盾。
哈呀_fpga
·
2024-09-15 19:58
fpga开发
逻辑
高速接口
系统架构
高速传输
STM32的寄存器深度解析
目录一、STM32寄存器概述二、寄存器的定义与作用三、寄存器分类1.内核寄存器2.
外设
寄存器四、重要寄存器详解1.GPIO相关寄存器2.定时器相关寄存器3.中断相关寄存器4.RCC相关寄存器五、寄存器操作方法
千千道
·
2024-09-15 15:33
STM32
stm32
单片机
物联网
Quartus sdc UI界面设置(二)
1.在Quartus软件中,导入
verilog
设计之后,打开Tools/TimeQuestTimingAnalyzer界面大致分为上下两部分,上半部分左侧显示Report、Tasks,右侧显示欢迎界面;
落雨无风
·
2024-09-15 10:49
IC设计
fpga
fpga开发
源代码怎么防泄露?9种方法教会你!
程序员泄密的常见方式物理方法:—网线直连,即把网线从墙上插头拔下来,然后和一个非受控电脑直连;—winPE启动,通过光盘或U盘的winPE启动,甚至直接用ISO镜像启动;—虚拟机,通过安装VMWare虚拟机,在虚拟机内使用
外设
Felixwb
·
2024-09-14 07:44
服务器
运维
塞车
一条二条三条路,高速堵塞走
低速
。千兜万转终到达,只为回家过大年。人多出行必塞车,春节哪能人不多?念着马上家圆团,苦些累点又何妨?前
东阁糖
·
2024-09-14 03:07
掌握单片机,其实并不难
想要学好单片机,需要从硬件结构、内部资源、
外设
应用等几个方面多方位入手。而要想成为一名嵌入式工程师,就要对单片机的基础非常熟悉,并且掌握C语言当中各个功能的初始化、启动、停止各类函数的编写调试。
培林将军
·
2024-09-13 11:12
单片机
嵌入式硬件
PCI/CPCI/PXI/PCIE/PXIE的区别
PCIPeripheralComponentInterconnect(
外设
部件互联标准),是由外围部件互联专业组PCISIG推出的一种局部并行总线标准。
小腓腓
·
2024-09-13 04:50
嵌入式硬件
fpga
牛客
Verilog
语法刷题Day 1
校验器的输入是由原始数据位和校验位组成对于奇偶校验,若合法编码中奇数位发生了错误,也就是编码中的1变成0或0变成1,则编码中1的个数的奇偶性就发生了变化,从而可以发现错误,但不能检测出是哪些位出错。对于一个设置为50MHz的移位寄存器,把16左移到128,需要()nsA.30B.40C.50D.60本题答案选D,从16到128需要3位,50MHz的时钟为20ns,移动3位则为60ns时间(s)=1
SAChemAdvance
·
2024-09-13 03:47
刷题
fpga开发
FPGA(Field-Programmable Gate Array,现场可编程门阵列)开发入门
计算机体系架构:掌握CPU、内存、
外设
、总线等计
MAMA6681
·
2024-09-13 03:16
fpga开发
连续发送多个数据(uart串口RS232协议/
verilog
详细代码+仿真)
写在前言以下内容详细源文件,已经上传个人主页资源,需要自取~目录写在前言需求分析UART简介整体架构流程小结需求分析使用串口(rs232协议)间隔1s连续发送16byte的数据。由于每次发送的数据只有8bit,16byte=128bit,所以要发送16帧。UART简介这里实验所使用的参数有:rs232通信协议+9600bps+quartus18.0+modelsim2020异步通信:UART是一种
勇敢牛牛(FPGA学习版)
·
2024-09-12 22:45
fpga开发
嵌入式硬件
matlab
智能硬件
微控制器和微处理器的区别(含课本原图)
微控制器:CPU+片内内存+片内
外设
微处理器:CPU处理器通常指微处理器、微控制器和数字信号处理器这三种类型的芯片。
嵌入式Linux系统开发
·
2024-09-12 01:29
嵌入式
单片机
硬件
MCU
CPU
MPU
微控制器
微处理器
20190712/黄小娟坚持分享第294天:《心理学家的倾听术》
他们让对方产生了抗拒心理,但使用我的方法时,与你的做法正好相反,你倾听,提问,体察映照对方的情绪,把你听到的话如实反馈给对方,当你这样做的时候,他们会感觉到你的关注和理解,知道你与他们感同身受,而这意料之外的
低速
挡
千里共婵娟_4a8e
·
2024-09-11 22:46
鸿蒙轻内核M核源码分析系列四 中断Hwi
当
外设
需要CPU时,将通过产生中断信号使CPU立即中断当前任务来响应中断请求。在剖析中断源代码之前,下面介绍些
OpenHarmony_小贾
·
2024-09-11 19:44
鸿蒙开发
OpenHarmony
HarmonyOS
harmonyos
单片机
OpenHarmony
嵌入式硬件
鸿蒙开发
移动开发
鸿蒙内核
继续内存优化——一脸懵逼
指针/Pointers如果可能,我们应该使用结构体的引用作为参数,也就是结构体的指针,否则,整个结构体就会被压入堆栈,然后传递,这会降
低速
度。
从梦流风
·
2024-09-11 17:15
嵌入式面试经典30问与非标准答案
因为STM32拥有丰富的
外设
资源,不同
外设
使用的时钟也会不一样,同时我们要知道时钟越快,功耗就越大,抗电磁干扰的能力就会减弱,因此,比较复杂的MCU都会采用多时钟
念志
·
2024-09-10 06:26
stm32
面试
【触想智能】工控一体机与PLC电脑的三大区别
它通常采用工控机或嵌入式系统作为计算机核心,与各种工业
外设
集成在一起,如触摸屏、输入输出模块、传感器等。工控一体机的设计结构类似于办公用的
触想工业平板电脑一体机
·
2024-09-10 03:36
电脑
每日推荐11.09
分享时下比较流行的优秀国
外设
计,每日开眼一下;数量四组,每日积累一点点,提高设计审美!
西瓜绿2020
·
2024-09-09 18:08
乐鑫ESP-HMI方案人机交互,设备彩屏显示新体验,启明云端乐鑫代理商
这种需求催生了一系列创新的芯片方案,它们通过集成高性能的计算核心和丰富的
外设
接口,为智能设备赋予了新的生命。这些芯片不仅能够处理复杂的数据和算法,还能够通过触摸、语音甚至视觉识别来响应用户的指令。
启明云端wireless-tag
·
2024-09-09 02:04
乐鑫方案
物联网
乐鑫
无线方案
交互
显示屏
STM32CubeMX和HAL库
STM32Cube主要包括两部分安装MCU固件包软件功能与基本使用STM32CubeMX和HAL库介绍STM32CubeMX软件是ST有限公司为STM32系列微控制器快速建立工程,并快速初始化使用到的
外设
三十度角阳光的问候
·
2024-09-08 20:26
stm32
嵌入式硬件
单片机
【GD32定时器】高级定时器生成PWM波+定时器
外设
配置DMA使用
灯光间隔1s闪烁例程】【GD32】_时钟架构及系统时钟频率配置【GD32】TIMER通用定时器学习+PWM输出占空比控制LED目录标题一、DMA简介1DMA操作2中断3DMA请求映射二、代码分析:1定时器
外设
配置
大山很山
·
2024-09-08 18:46
嵌入式软件开发
单片机
嵌入式硬件
第11周作业---HLS编程环境入门
目录HLS概念HLS是什么HLS与VHDL/
Verilog
有什么关系?
pss_runner
·
2024-09-08 09:41
高通SA8295P芯片技术规格详解与原理解析
高通SA8295P芯片技术规格详解与原理解析高通SA8295P(骁龙8295)是一款专为汽车座舱设计的高性能SoC(系统级芯片),采用最新的5nm工艺,具备强大的计算能力、图形处理能力以及丰富的
外设
支持
空间机器人
·
2024-09-07 13:20
高通SA8295学习笔记专栏
硬件工程
自动驾驶
汽车
音视频
VCS简介
1.2.1关于VCSVCS是
Verilog
CompiledSimulator的缩写。VCSMX®是一个编译型的代码仿真器。
XtremeDV
·
2024-09-07 08:14
VCS快速实战指南
vcs 入门
vcs即
verilog
compilesimulator支持
verilog
,system
Verilog
,openvera,systemC等语言,同时也有代码覆盖率检测等功能。
hemmingway
·
2024-09-07 07:36
Xilinx/FPGA
2024 年全国大学生数学建模竞赛题目——E 题 交通流量管控
景区周边道路上既有本地居民出行,也有过境车辆,还有大量前来景区游览的游客车辆,后者常常会因寻找停车位而在周边道路上来回
低速
绕圈,影响了道路的通行效率。图1是小镇
跟着紫枫学姐学CDA
·
2024-09-06 15:25
数学建模
TMS320F2812原理与开发:深入解析与实践指南
本书详细阐述了TMS320F2812的架构、指令系统、
外设
功能,并介绍了其在工业控制、电力电子、自动化、通信等领域的应用。
蓝虫虫
·
2024-09-06 14:15
Xilinx Vivado的RTL分析(RTL analysis)、综合(synthesis)和实现
2、RTL分析(RTLanalysis)一般来讲,通常的设计输入都是
Verilog
、VHDL或者System
Verilog
等硬件描述语言HDL编写的文件,RTL分析这一步就是将HDL语言转化成逻辑电路图的过程
2401_84185145
·
2024-09-05 23:38
程序员
fpga开发
江协科技stm32————11-5 硬件SPI读写W25Q64
一、开启时钟,开启SPI和GPIO的时钟二、初始化GPIO口,其中SCK和MOSI是由硬件
外设
控制的输出信号,配置为复用推挽输出MISO是硬件
外设
的输入信号,配置为上拉输入,SS是软件控制的输出信号,配置为通用推挽输出三
早睡早起|
·
2024-09-05 11:47
科技
stm32
嵌入式硬件
Verilog
2. C语言3. 数组4. 关键词5. 模块
###5.2.4
Verilog
数组VSC语言数组####
Verilog
数组在
Verilog
语言中,数组通常被称作内存。
行者..................
·
2024-09-05 10:41
c语言
fpga开发
开发语言
FPGA
一份可以让LVGL跑的更快的ICF配置
如果一个单片机的FLASH分为
低速
和高速,我们可以将大量使用的代码放入高速flash,将使用频率少的(比如:查找表)放入
低速
FLASH。
casdfxx
·
2024-09-04 17:23
单片机
icf
怎样通过STM32实现环境监测设计
配置STM32的引脚和
外设
:使用STM32的开发环境,例如Keil或CubeMX,配置STM32的引脚和
外设
,使其与传感器相连。初始化传感器:在
WangLinXX
·
2024-09-04 06:08
嵌入式
stm32
嵌入式硬件
单片机
串行通信协议——UART
概述UART(UniversalAsynchronousReceiver/Transmitter,通用异步收发传输器)是一种广泛使用的串行通信协议,用于实现计算机与
外设
之间或两个计算机之间的数据传输。
AI_Guru人工智呢
·
2024-09-04 01:41
stm32
嵌入式硬件
单片机
(170)时序收敛--->(20)时序收敛二十
1目录(a)FPGA简介(b)
Verilog
简介(c)时钟简介(d)时序收敛二十(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-03 13:50
FPGA系统设计(内训)
fpga开发
时序收敛
2023-09-02
51.婚姻如高速路上开车,需要不断的调适车速,即不能超高速,也不能超
低速
。通过调适让婚姻保持在幸福的区间里。
84fb7f2f5c31
·
2024-09-03 11:40
磁轴键盘哪个好?
1.磁轴键盘-蚂蚁电竞AGK75磁轴键盘-蚂蚁电竞AGK75-游戏键盘的新标杆在游戏领域,
外设
设备如键盘对玩家的游戏体验起着至关重要的作用。
yybcp9
·
2024-09-02 19:01
计算机外设
初识
Verilog
Verilog
综述:类C,并行,自顶向下,硬件描述语言,VHDL,
Verilog
HDL。VHDL,
Verilog
HDL,两种不同描述语言。
Verilog
语言(并行,硬件)类似C语言(串行,软件)。
栀栀栀
·
2024-09-02 08:27
笔记
新手学习单片机最常见的六大误区,你进坑了吗?
寄存器一般是我们要使用单片机
外设
的时候会去配置。一流的方法是直接参考别人的配置程序。二流的方法是看数据手册,最傻雕的做法就是去背寄存器。
无际单片机编程
·
2024-09-02 04:01
单片机
自动化
嵌入式
stm32
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他