E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Virtex
IDDR和ODDR使用
该结构类似于
Virtex
-6FPGA实现。图1显示了使用OPPOSITE
树桥上多情的kevin
·
2020-08-22 09:55
FPGA
FPGA加速卡
Virtex
-7系列FPGA具有优化的GTX高速收发器,具有百万门级的逻辑资源,尤其适合于大规模逻辑运
book9997
·
2020-08-22 09:41
[zz]Xilinx中ise原语的使用
1、IBUFGDS输入全局时钟及DCM分频使用:IBUFGDS#(.DIFF_TERM("FALSE"),//DifferentialTermination(
Virtex
-4/5,Spartan-3E/
Catsirblack
·
2020-08-22 09:04
FPGA
Xilinx 7系列FPGA概览
Xilinx7系列FPGA概览文章目录Xilinx7系列FPGA概览1.Xilinx的四个工艺级别2.
Virtex
、Kintex、Artix和Spartan3.7系列特点4.7系列命名规则5.7系列资源概括
碎碎思
·
2020-08-19 23:24
FPGA
FPGA
Xilinx 功耗分析
Virtex
-E和
Virtex
-Ⅱ系列器件的简单功耗分析可以通过Xilinx
TIC_YX
·
2020-08-19 23:03
FPGA
VHDL
fpga
互联网
Dynamic Partial Reconfiguration 3 Implementation of Audio Filter on
Virtex
-5
【内容原创,转载请说明】【感谢LLJ学长白皮书的帮助】先快速阅读完下面的参考资料(在Xilinx官网上有):《16.a_audio_filter_lab6.pdf》《PlanAhead_Tutorial_Reconfigurable_Processor12.3.pdf》阅读完上面资料后,对动态可重构步骤有了一定的了解,但你并没有掌握它,因为里面还存在很多细节方面需要注意与学会,如果只是按照上面的参
Sloan_Hu
·
2020-08-16 19:48
DPR(动态可重构)
DDR3 DDR4 FPGA实现
基于7系列、
virtex
6等xilinx器件的MIGip核设计DDR3/4读写控制器,以及基于arria10器件的DDR4读写控制;DDR3/4的设计,设计的关键点是提高DDR3/4的访问效率,目前设计的性能可以达到
weixin_30596735
·
2020-08-16 02:48
基于SPI FLASH的FPGA多重配置
以
Virtex
5系列开发板和配置存储器SPIFLASH为基础,从硬件电路和软件设计两个方面对多重配置进行分析,给出了多重配置实现的具体步骤,对实现复杂硬件设计工程有一定的参考价值。现代硬件设计规
neufeifatonju
·
2020-08-16 00:28
FPGA重配置
Kintex-7 和
Virtex
-7 FPGA GTX 收发器的设计
ThisDesignAdvisorycontainsinformationonattributesettings,issues,andwork-aroundsforKintex-7andVirtex-7FPGAGTXTransceiverGeneralEngineeringSample(ES)Silicon解决方案1.GTX收发器一般工程样品(ES)芯片的属性更新此表显示了对一般ES芯片进行可靠操
碰碰跳跳
·
2020-08-15 14:47
高速接口
Aurora 8B/10B、PCIe 2.0、SRIO 2.0三种协议比较
业界广泛使用的Xilinx公司
Virtex
-6系列FPGA支持多种高速串行通信协议,本文针对其中较为常用的Aurora8B/10B和PCIExpress2.0,SerialRapidIO2.0三种协议进行了测试及对比分析
weixin_34378922
·
2020-08-15 12:06
【科研论文】基于FPGA和W5100的以太网通信系统设计
摘要:给出了一种基于以太网和单向光纤的数据通信实现方法.结合特定需求,利用W5100和Xilinx公司的
Virtex
5系列FPGA(现场可编程门阵列)实现了PC机到远端PC机的光纤以太网数据通信.说明了以太网接口和光模块接口的具体设计方法和实现过程
WIZnet
·
2020-08-15 10:35
科研论文
基于fpga的nor flash控制器
开发板:xupv5-lx110t(
Virtex
-5XC5VLX110T)开发板上的flash:ANORlinearflash(IntelJS28F256P30T95),bpi接口开发工具:ISE13.3
hehequan
·
2020-08-15 10:21
fpga和dsp数据交互
赛灵思RapidIO接口支持在
Virtex
-4FX和
Virtex
-IIProFPGA平台上实现x1和x4通道SerialRapidIO链接。
alta_wu
·
2020-08-08 14:27
fpga
dsp
在ISE平台上实现跑马灯并烧录到FPGA
VIRTEX
7板子上
首先新建工程文件File-NewProject我的FPGA板子型号如下:建好工程文件后编写代码:在红色区域右键NewSource定义引脚:因为V7时钟为差分时钟,所以需要两个时钟信号clk_in_p、clk_in_n编辑led.v`timescale1ns/1ps////////////////////////////////////////////////////////////////////
a703720979930747
·
2020-08-08 13:39
赛灵思(XILINX) FPGA中VRP/VRN管脚的使用心得
XILINX公司的
Virtex
系列FPGA芯片上,每个BANK都有一对VRP/VRN管脚。
碰碰跳跳
·
2020-08-07 15:42
xilinx
EDA
器件
【转】FPGA器件配置电平和接口标准
1.配置电平和接口标准
Virtex
-4、
Virtex
-5和Spartan-3系列器件增加和修改了一些与配置有关的专用引脚,这些专用引脚如下。
qp314
·
2020-08-07 10:40
Verilog/FPGA
Xilinx FPGA中使用PicoBlaze处理器软核
PicoBlaze是8位微处理器,在Xilinx公司的
Virtex
、Spartan-II系列以上FPGA与CoolRunner-II系列以上的CPLD器件设计中以IP核的方式提供,使用是免费的(百度百科
xddc
·
2020-08-04 08:25
FPGA
FPGA查找表
一.查找表(Look-Up-Table)的原理与结构采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,
Virtex
系列等。
supreme42
·
2020-07-28 12:33
verilog与FPGA学习
Lattice系列FPGA入门相关5(FPGA查找表结构和乘积项结构)
blog.csdn.net/zmq5411/article/details/6361897采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,
Virtex
Times_poem
·
2020-07-27 17:22
FPGA工作原理
一.查找表(Look-Up-Table)的原理与结构采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,
Virtex
系列等。
highhill520
·
2020-07-27 12:14
Vivado初学笔记
性能从低到高:SPARTAN,ARTIX,LINTEX,
VIRTEX
。芯片的内部资源在官网中也有介绍,此处就不贴了。
wuli_Thames
·
2020-07-15 09:14
vivado2017.4开发vc707(
virtex
7)(一)上电调试
开学之初老师扔给作者一块开发板vc707让作者把上面的资源都用一用准备开始下一步工作。原本想在网上找这块板子的一些中文开发资料,实在是有点少,所以就决定记录下自己的开发过程,与各位相互印证。安装和license在网上down一下就好了,这里就不写了。先给vc707上个电,用数据线将板子连上电脑,一般来说是需要下载驱动的,弄一个驱动精灵,扫描一下,然后直接安装就可以了。去网上找这个驱动也是可以的。v
just_do_ee
·
2020-07-14 19:00
VC707
Virtex
6 GTX Transceiver简介
1.
Virtex
6GTXTransceiver简介 在Xilinx的
Virtex
6FPGA中,GTX作为一种低功耗的吉比特收发器,配置灵活,功能强大,并与FPGA内部的其他逻辑资源紧密联系,可用于实现多种高速接口
Upsame
·
2020-07-14 04:47
FPGA
LUT与逻辑的联系
一.查找表(Look-Up-Table)的原理与结构采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,
Virtex
系列等。
weixin_30484247
·
2020-07-13 17:49
FPGA的速度等级(speed grade)
Eachspeedgradeincrementis~15%fasterthantheonebeforeit.Soa-5is10%fasterthana-4speedgrade.Forexample,
Virtex
宇宙379
·
2020-07-13 02:31
FPGA
Xilinx RocketIO模块的介绍
RocketIO是
Virtex
2Pro以上系列FPGA中集成的专用高速串行数据收发模块,可用于实现吉比特的数据传输,适用于多种高速数据传输协议。
长弓的坚持
·
2020-07-12 15:48
总线
接口
协议
存储
RocketIO及其在高速数据传输中的应用(转载)
RocketIO是
Virtex
2Pro以上系列中集成的专用高速串行数据收发模块,可用于实现吉比特的数据传输,适用于多种高速数据传输协议。
qiyuanxiong
·
2020-07-11 14:46
C6678->SRIO和
Virtex
6->FPGA
设计的板子到了SRIO调试阶段了,在板子上,一片V6和两片6678通过4XSRIO互联,中间没有Switch,总算搞定了相互之间的通信。首先,感谢Ti论坛提供的SRIO程序范例,但是其硬件平台是EVM板,更多的只能用于loopback测试,但是可以在其基础上修改。1.初始化DSP的SRIO,主要是对SerDes进行配置,然后是Lane和Speed的配置,最后需要等待FPGA的LinK建立,我们在建
san.hang
·
2020-07-10 06:26
DSP48E Slice
提升性能、增加功能、提高效率、降低功耗所有
Virtex
™-5器件内的550MHzDSP48ESlice可以加速算法,并且同上一代
Virtex
器件相比其DSP集成度更高、功耗也更低。
长弓的坚持
·
2020-07-06 07:06
FPGA开发
基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台
基于双TMS320C6678+双XC6VSX315T的6UVPX高速数据处理平台一、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片
Virtex
-6XC6VSX315T-ff1156FPGA
weixin_34087301
·
2020-07-06 00:30
3.1 Xilinx系列产品介绍
目前赛灵思公司有两大类FPGA产品:Spartan类和
Virtex
类,前者主要面向低成本的中低端应用,是目前业界成本最低的一类FPGA;后者主要面向高端应用,属于业界的顶级产品。
weixin_33806914
·
2020-07-05 23:42
关于AD9371调试笔记
不同板载的时钟支持不一样,比如:7系列是MMCME2,ULTRASCLALE是MMCME2,
VIRTEX
6是MMCM等等。2、存储资源:DDR2/DDR3/DDR4。3、接口问题。
风且行
·
2020-07-05 03:12
FPGA
一种芯片验证工具---验证FPGA板
目前我使用的FPGA型号为XC4VLX60(
VIRTEX
-4系列),其逻辑单
NTMR
·
2020-07-04 22:53
PCB
DSP学习资料:基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台
基于双TMS320C6678+双XC6VSX315T的6UVPX高速数据处理平台板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片
Virtex
-6XC6VSX315T-ff1156FPGA
hexiaoyan827
·
2020-07-04 17:35
2019
TMS320C6678
XC6VSX315T
XC6VSX315T板卡
C6678
C6678板卡
Xilinx FPGA内部资源之时钟篇1
以下时钟介绍以
Virtex
5系列芯片作为参考芯片从时钟的角度可以将XilinxFPGA划分为若干个时钟域(ClockRegion),不同的FPGA芯片具有不同数量的时钟域,XC5VLX30有8个时钟域,
wbh_water
·
2020-07-04 12:40
学习过程记录
6U VPX架构XC7VX690T与2TMS320C6678高速信号处理板—VPX610
北京青翼科技VPX610是一款基于6UVPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片Xilinx的
Virtex
-7系列
北京青翼科技
·
2020-07-04 11:26
6U_ VPX_ XC7VX690T_2TMS320C6678信号处理卡
VPX610是北京青翼科技的一款基于6UVPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片Xilinx的
Virtex
-7
北京青翼科技
·
2020-07-04 11:26
基于VPX总线架构下的
Virtex
-7与C6678信号处理的VPX功能板简介
VITA46基础标准由VITA46.0(基础协议)和VITA46.1(VME连接)描述,也称为VPX,VPX总线是VME技术的自然进化,它采用高速串行总线替代并行总线是其的最主要变化。VPX采用RapidIO和AdvancedSwitchingInterconnect等现代的工业标准的串行交换结构,来支持更高的背板带宽。这些高速串行交换可以提供每个差分对儿250MBytes/sec的数据传输率。如
北京青翼科技
·
2020-07-04 11:25
Virtex
-6中的BRAM(Block RAM)模块、DSP 模块XtremeDSP
BRAM(BlockRAM)模块
Virtex
-6中嵌入BRAM,大大拓展了FPGA的应用范围和应用的灵活性。
李锐博恩
·
2020-07-04 07:10
Verilog/FPGA
实用总结区
Xilinx_ISE 14.7在Win10下选择“open project”崩溃闪退的问题
但请注意该版本仅支持Spartan®-6之后而不支持Spartan-6、
Virtex
-6之前的版本和Coolrunner。解决办法一:别用原来的快捷方式。转用xilinx安装路径\14.4\ISE_D
长弓的坚持
·
2020-07-04 03:48
ISE使用
XILINX GTX/GTP 使用小结
XILINXGTX/GTP使用小结1.XILINXGTX介绍GTX是
Virtex
系列FPGA上的低功耗吉比特收发器,在V6芯片上GTX工作带宽范围是750Mb/s到6.6Gb/s,支持收发双向,且收发双向独立
漫步无垠
·
2020-07-02 16:38
Xilinx-7系列FPGA架构学习 --- CLB
xilinx7系列FPGA主要包括:Spartan®-7/Artix®-7/Kintex®-7/
Virtex
®-7。其性能/密度/价格也随着系列的不同而提升。
nearcsy
·
2020-07-02 13:47
FPGA
Xilinx FPGA 学习笔记——原语 BUFIO 的理解
官方解释有这么一段话,如下:(
virtex
的)“BUFIO是用来驱动I/O列内的专用时钟网络,这个专用的时钟网络独立于全局时钟资源,适合采集源同步数据。
七水_SevenFormer
·
2020-07-02 07:16
FPGA基础知识
PCIe链路训练(Link Training) Debug案例解析
Issue背景描述:Xilinx两块开发版PCIelinkup时间相差很大,
Virtex
-6开发版PCIelinkup时间超过60ms,而
Virtex
-7PCIelinkup时间只有~25ms.分析过程
古猫先生
·
2020-06-30 17:14
PCIe
FPGA设计中遇到的奇葩问题之“芯片也要看出身”
独上高楼,望尽天涯路2000年的时候,做设计基本都是使用Xilinx公司的
Virtex
和
Virtex
-E系列芯片。那时候Altera技术实力还比较弱,基于Altera的芯片做设计是要被大家diss的。
zhaowei121
·
2020-06-30 15:10
Xilinx zynq系列FPGA实现神经网络中相关资源评估
内存大小1.3.一个卷积操作占用的内存2.PipeCNN可实现性PipeCNN论文解析:用OpenCL实现FPGA上的大型卷积网络加速2.1已实现的PipeCNN资源消耗3.实现大型神经网络的方法4.
Virtex
祥瑞Coding
·
2020-06-28 19:36
FPGA
FPGA设计中遇到的奇葩问题之“芯片也要看出身”(一)
独上高楼,望尽天涯路2000年的时候,做设计基本都是使用Xilinx公司的
Virtex
和
Virtex
-E系列芯片。那时候Altera技术实力还比较弱,基于Altera的芯片做设计是要被大家diss的。
weixin_34293246
·
2020-06-28 16:53
Reconfigurable computing[可重构计算]
某文章里提到Itanium处理器功耗约为130瓦特,而每个
Virtex
-4FPGA的功耗仅约1.25W…
weixin_34206899
·
2020-06-28 13:30
FPGA 无解漏洞 “StarBleed”轰动一时,今天来扒一下技术细节!
这种漏洞存在于赛灵思的
Virtex
、Kintex、Artix、Spartan等全部7系列FPGA中。
CSDN资讯
·
2020-06-20 20:52
FPGA嵌入式XC7VX485T-2FFG1158I相关介绍
制造商编号:XC7VX485T-2FFG1158I制造商:Xilinx产品种类:FPGA-现场可编程门阵列产品:
Virtex
-7逻辑元件数量:485760输入/输出端数量:350I/O工作电源电压:1.2Vto3.3V
冰VIVI66
·
2020-03-27 20:51
上一页
1
2
3
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他