E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
fpga
状态机思想编程
1.LED流水灯的
FPGA
代码一个使用状态机思想来实现LED流水灯的
FPGA
代码这个例子采用VHDL编写VHDL代码示例:libraryIEEE;useIEEE.STD_LOGIC_1164.ALL;useIEEE.STD_LOGIC_ARITH.ALL
爱喝西北风的东北风
·
2025-04-08 18:31
fpga开发
单片机
嵌入式硬件
fpga
入门名词(1)
这是第一代
FPGA
,在
FPGA
(现场可编程门阵列)设计中,LCA(逻辑单元阵列)通常由几个关键组件构成,包括IOB、CLB和Interconnect。
葱891
·
2025-04-08 15:12
fpga开发
深入应用
FPGA
的人形机器人控制系统设计思路
深入应用
FPGA
的人形机器人控制系统设计思路主要包括以下几个方面:总体架构设计异构融合架构:采用CPU、GPU与
FPGA
异构融合的架构,充分发挥各硬件的优势。
程序员Thomas
·
2025-04-08 10:34
机器人
FPGA
机器人
FPGA
FPGA
2 ,
FPGA
与CPU GPU APU DSP NPU TPU 之间的关系与区别
目录前言首先,
FPGA
与CPUGPUAPUNPUTPUDSP这些不同类型的处理器,可以被统称为"处理器"或者"加速器"。
北城笑笑
·
2025-04-08 04:59
FPGA
fpga
fpga开发
第4篇:Linux程序访问控制
FPGA
端LEDR<二>
Q:DE1-SoC_Computer系统的ARMA9处理器和
FPGA
端I/O怎样进行数据传输?
Terasic友晶科技
·
2025-04-08 00:35
嵌入式系统__DE1-SoC
fpga开发
DE1-SoC开发板
Linux嵌入式程序
火山引擎 BVE 视频图片硬件编码器演进之路
前言近日,第17届世界编码器大赛MSU2022公布硬件编码器比赛结果,在60fps(帧率)的超快视频编码赛道上,火山引擎多媒体实验室自主研发的BVE1.1编码器表现突出,荣获最佳
FPGA
编码器(各项指标大幅领先
·
2025-04-07 22:08
视频云
FPGA
面试总结(八股文)
ps:内容都是自己总结的,如果有错误的话请及时联系我修改,谢谢~后续有补充的话我会持续的更新1.什么是
FPGA
FPGA
是一种可以重构电路的芯片,是一种硬件可重构的体系结构;中文名是现场可编程门阵列2.
FPGA
shock - shock
·
2025-04-07 10:32
面试
污点(Taint)和容忍度(Toleration)存在的意义和需求
Toleration)机制被引入主要是为了满足对集群资源更精细的调度和管理需求,以下从多个方面详细阐述它们出现的原因:节点资源隔离特殊硬件资源节点:在集群里,有些节点可能配备了特殊的硬件资源,像GPU、
FPGA
网络飞鸥
·
2025-04-06 18:23
Kubernetes
kubernetes
FPGA
实现按键切换流水灯不同亮灭模式
本文是一位
fpga
新手学习
fpga
的博客,写出这个shi山代码花了3个小时左右,途中学习了按键消抖、状态机等知识...实现目标:通过按键控制led灯亮的不同模式,将每种模式用状态机表达。
建筑玩家
·
2025-04-06 17:47
fpga开发
单片机
【IC设计】复旦微行业分析
文章目录概述各产品线安全与识别芯片:非挥发存储器:智能电表MCU:集成电路测试服务:前景公司是
FPGA
领军企业,在国产替代背景下深度受益优势1:公司最早推出亿门级
FPGA
产品,提前卡位28nm赛道优势2
农民真快落
·
2025-04-06 17:45
ic设计
fpga开发
计算加速技术比较分析:GPU、
FPGA
、ASIC、TPU与NPU的技术特性、应用场景及产业生态
本文将深入剖析五类主要计算加速器——GPU、
FPGA
、AS
deephub
·
2025-04-06 15:33
人工智能
深度学习
计算加速
GPU
利用AC620开发板实现等精度频率计的
FPGA
设计
本文还有配套的精品资源,点击获取简介:
FPGA
作为可编程逻辑器件,在电子设计领域中扮演着重要角色。本项目聚焦于AC620
FPGA
开发板上实现的等精度频率计,旨在精确测量信号频率并最小化误差。
西域情歌
·
2025-04-05 21:33
基于Verilog的FIR低通滤波器实现及测试(包括Testbench和
FPGA
)
基于Verilog的FIR低通滤波器实现及测试(包括Testbench和
FPGA
)摘要:本文介绍了使用Verilog语言实现FIR低通滤波器的方法,并通过Testbench进行验证。
心之飞翼
·
2025-04-05 21:01
fpga开发
matlab
基于
FPGA
的序列检测器
使用VHDL实现序列检测器,带仿真。序列检测器的原理是通过状态机实现对某一个特定序列进行检测,以达到序列检测的目的,序列的长度可以自定义,序列长度决定状态机的长度。本设计包括,序列产生模块、序列检测模块、数码管显示模块。状态机代码设计如下:libraryIEEE;useIEEE.std_logic_1164.all;useIEEE.std_logic_unsigned.all;useIEEE.st
芯作者
·
2025-04-05 21:01
D1:VHDL设计
fpga开发
FPGA
——
FPGA
状态机实现流水灯
一、引言在
FPGA
开发中,状态机是一种重要的设计工具,用于处理具有时间顺序的事件。本文将详细介绍如何使用状态机实现一个LED流水灯的效果。
Cynthia的梦
·
2025-04-05 19:21
fpga开发
FPGA
调试笔记
XILINXSSTL属性电平报错错误如下:[DRCBIVRU-1]BankIOstandardVrefutilization:Bank33containsportsthatuseareferencevoltage.InordertousesuchstandardsinabankthatisnotconfiguredtouseINTERNAL_VREF,thebank'sVREFpinmustbeu
热爱学习地派大星
·
2025-04-04 12:26
fpga开发
笔记
XCVM1302-1MLIVSVD1760 优势军工渠道 AMD / Xilinx品牌 SoC
FPGA
XCVC1802-1MSIVIVA1596AMD/XilinxXCVM1502-2MLEVFVB1369AMD/XilinxXCVM1502-2MSIVFVB1369AMD/XilinxXCVM1302-2MLEVFVB1369AMD/XilinxXCVM1302-2MSEVFVB1369AMD/XilinxXCVM1402-1LLIVFVB1369AMD/XilinxXCVM1302-1MLIV
Chen_YYan
·
2025-04-04 12:53
芯片介绍
5G
javascript
数据库
生成对抗网络
linux
赛灵思 XCVU13P 介绍 Xilinx
FPGA
Virtex UltraScale+
赛灵思XCVU13PXilinx
FPGA
VirtexUltraScale+XCVU13P-2FHGB2104IXCVU13P-2FHGA2104IXCVU13P-2FHGB2104EXCVU13P是Xilinx
XINVRY-FPGA
·
2025-04-04 12:22
fpga开发
fpga
嵌入式硬件
射频工程
云计算
硬件工程
dsp开发
重塑通信边界,基于ZYNQ7000
FPGA
驱动的多频段多协议软件无线电平台
01、产品概述本平台是基于高性能ZYNQ-7000系列中的XC7Z045处理器构建的多频段多协议软件无线电解决方案,集成了AD9364芯片——一款业界领先的1x1通道RF敏捷收发器,为无线通信应用提供了强大支持。其存储架构包括2路高速4GBDDR3内存、1路32GBEMMC存储以及1路稳定的NORFLASH。板卡集成了一个E22-900M22SLoRa模块,可覆盖850~930MHz超宽适用频率范
迪普微社区
·
2025-04-03 21:18
产品中心
fpga开发
fpga
通信
射频
收发器
GNSS
开发板
全国产ADC 16bit 2通道1G采样 双FMC子板
其FMC接口的电气设计依据FMC标准(ANSI/VITA57.1),通过两个高密度连接器(HPC)连接至
FPGA
载板。它提供16bit2通道1000MS/s的AD采样率,AC/DC耦合可设置。
FPGA_ADDA
·
2025-04-03 21:18
全国产
高速数据采集
1G采集
8路数字信号采样
【弹性计算】异构计算云服务和 AI 加速器(四):
FPGA
虚拟化技术
AI加速器》系列,共包含以下文章:异构计算云服务和AI加速器(一):功能特点异构计算云服务和AI加速器(二):适用场景异构计算云服务和AI加速器(三):GPU虚拟化技术异构计算云服务和AI加速器(四):
FPGA
G皮T
·
2025-04-03 11:46
#
云计算
FPGA
虚拟化
异构计算
弹性计算
云计算
fpga开发
阿里云
fpga
如何约束走线_XDC约束技巧——时钟篇
本文摘自《Vivado使用误区与进阶》,作者为Xilinx工具与方法学应用专家AllyZhou。Xilinx©的新一代设计套件Vivado®中引入了全新的约束文件XDC,在很多规则和技巧上都跟上一代产品ISE中支持的UCF大不相同,给使用者带来许多额外挑战。Xilinx工具专家告诉你,其实用好XDC很容易,只需掌握几点核心技巧,并且时刻牢记:XDC的语法其实就是Tcl语言。原标题:【Vivado使
weixin_39806808
·
2025-04-02 21:11
fpga如何约束走线
FPGA
移位操作实现LED流水灯
前言
FPGA
中使用Vivado工具实现LED流水灯一、实验目的实现一个0.5秒闪烁移动的LED流水灯。
@星痕
·
2025-04-02 20:35
FPGA学习
fpga开发
学习
笔记
FPGA
实现流水灯
定时器实现
FPGA
采用50MHz时钟,一个时钟周期20ns,因此实现1s的定时需要计数器计时50_000_000次。只要计数器未达到计数最大值就一直计数,计数到最大值后清零即可。
杨德杰
·
2025-04-02 20:04
FPAG学习笔记
fpga开发
FPGA
——实现LED流水灯
文章目录一、Quartusll_18.1和VSCode软件的关联二、DE2-115的时钟电路三、流水灯的分层次设计四、总结一、Quartusll_18.1和VSCode软件的关联1.先打开QuartusII软件,然后选择菜单栏“Tools”下的“Options…”。2.点击“Options…”,在弹出的对话框中,选择“General”选项卡下的“PreferredTextEditor”,默认使用的
Dlrbw
·
2025-04-02 20:29
fpga开发
FPGA
学习(三)——数码管实现四位分秒计数器
FPGA
学习(三)——数码管实现四位分秒计数器目录
FPGA
学习(三)——数码管实现四位分秒计数器一、实验要求二、实验思考三、四位分秒计数器实现1、代码实现2、添加按键消抖模块3、添加状态机思想4、模块化重构代码
暴富奥利奥
·
2025-04-02 19:23
fpga开发
学习
FPGA
——分秒计数器
文章目录一、实验任务二、系统模块三、工程源码四、管脚信息五、运行结果参考资料总结一、实验任务在DE2-115板子上用Verilog编程实现一个分秒计数器,并具备按键暂停、按键消抖功能。二、系统模块分频模块高频时钟(如50MHz)分频得到低频时钟(如1Hz),用于驱动计数器模块,使计时每秒更新一次。用户代码中的分频模块可能通过计数器的累加和翻转来实现分频。消抖模块处理机械按键的抖动问题,确保每次按键
Dlrbw
·
2025-04-02 14:51
fpga开发
XILINX ALTERA等
FPGA
ARINC 429源码IP的Verilog实现
FPGA
ARINC429源码IP
FPGA
源码IPVerilog源码支持XILINXALTERA等ID:345888689169702689芳草街沉静的凉果
FPGA
ARINC429源码IP及其在XILINX
xhLwcuDPSG
·
2025-04-02 02:25
fpga开发
tcp/ip
网络协议
FPGA
纯逻辑arinc818 ip core
1、符合FC-FS、FC-AV、FC-ADVB协议规范;2、符合ARINC818协议规范;3、支持光纤通信Class1、Class3服务;5、可动态配置光纤端口速率,支持1.0625Gbps、2.125Gbps、3.1875Gbps、4.25Gbps可配置;6、DDR控制接口简洁,方便快速集成;7、支持分辨率如下:1、1920*1080@30Hz/60Hz2、1680*1050@30Hz/60Hz
FPGA_Linuxer
·
2025-04-02 01:21
FPGA图像处理
FPGA
fpga开发
第二章 4位闪烁灯
FPGA
至简设计项目实践前言一、设计目标本工程使用4个LED灯(LED1~LED4)来实现闪烁灯的功能。
Mr 黄锦华
·
2025-04-01 21:19
FPGA至简设计项目实践
fpga开发
算力技术创新赋能多场景应用升级
工业互联网场景中,CPU+GPU+
FPGA
的混合计算模式有效支撑复杂物理仿真与产线优化;智能安防领域借助量子计算的高并发特性,实现千亿级特征数据的实时匹配与风险预警;物联网终端则依托边缘计算节点的分布式部署
智能计算研究中心
·
2025-04-01 13:50
其他
【弹性计算】异构计算云服务和 AI 加速器(四):
FPGA
虚拟化技术
AI加速器》系列,共包含以下文章:异构计算云服务和AI加速器(一):功能特点异构计算云服务和AI加速器(二):适用场景异构计算云服务和AI加速器(三):GPU虚拟化技术异构计算云服务和AI加速器(四):
FPGA
G皮T
·
2025-04-01 04:18
#
云计算
FPGA
虚拟化
异构计算
弹性计算
云计算
fpga开发
阿里云
【bug】OPENCV和
FPGA
的版本对应关系
如果opencv和
FPGA
的版本不对应,则会出现如下warning/usr/bin/ld:warning:libavcodec.so.57,neededby/usr/lib/gcc/aarch64-linux-gnu
andeyeluguo
·
2025-03-31 20:20
AI笔记
bug
opencv
人工智能
MCU内置
FPGA
/CPLD在触摸屏中的应用
传统的屏驱MCU常见应用于洗衣机、空调、空调面板、仪器仪表等人机交互界面显示场景中,通常是以段码的形式显示设备运转的时间、温度、测量结果等简单运行数据,随着人机交互需求丰富化,智能家居设备、摩托车、电动车等产品也逐步增加了屏幕显示功能,段码显示的方式也升级为显色内容更为丰富的TFT-LCD图形交互显示,以更丰富的颜色和生动的图像形式展示运行参数信息,甚至以屏幕操控代替部分机械按键功能。AG32最高
上海易硅智能科技有限公司
·
2025-03-31 16:21
fpga开发
AGM芯片
单片机
FPGA
基础知识——单位之间的转换
刚刚开始学习
FPGA
,对于常用时间做如下总结:1s(秒)=1000ms(毫秒)1ms(毫秒)=1000us(微妙)1us(微妙)=1000ns(纳秒)——常用1ns(纳秒)=1000ps(皮秒)1KHZ
xiaoyang0307
·
2025-03-31 10:08
zynq平台
fpga
ZYNQ的cache原理与一致性操作
在XilinxZynqSoC中,Cache管理是确保处理器与外部设备(如
FPGA
逻辑、DMA控制器)之间数据一致性的关键。
指令集诗人
·
2025-03-31 05:36
zynq
fpga开发
Zynq + FreeRTOS 笔试题2
A.ARMCortex-A9双核B.
FPGA
可编程逻辑C.DDR控制器D.以上全是AXI4总线协议中,以下哪种类型适合高吞吐量数据传输?
指令集诗人
·
2025-03-31 05:36
zynq
fpga开发
FPGA
学习记录 第一天
为了锐捷网络杯B组赛题,进行
FPGA
的学习,并最终完成基于
FPGA
的温控风扇的实现。
Hanying_5
·
2025-03-29 23:15
fpga开发
vscode
VScode 画时序图(
FPGA
)
1、先安装插件:2、然后就可以编写一个.js文件,如下:{signal:[{name:'clk',wave:'p.......|..'},{name:'rstn',wave:'01......|..'},{name:'din_vld',wave:'0.1.0...|..'},{name:'din',wave:"x.==x...|..",data:["D0","D1"]},{name:'dout_v
坚持每天写程序
·
2025-03-29 23:44
fpga开发
vscode
ide
CUDA专题3:为什么GPU能改变计算?深度剖析架构、CUDA®与可扩展编程
其他计算设备(如
FPGA
)虽然能效也很高,但其编程灵活性远不及GPU。GPU与CPU的能力差异源于它们的设计目标不同。CPU旨在以最快速度执行单个线程(即一系列操作),并可并行执行数十
AI专题精讲
·
2025-03-29 20:22
CUDA
C++编程系列专题
gpu算力
Lattice并购案和我国
FPGA
发展道路
引用http://www.cnblogs.com/ali
fpga
/p/9292588.html
FPGA
作为通信、航天、军工等领域的关键核心器件,是保障国家战略安全的重要支撑基础。
万_大_帅
·
2025-03-28 18:18
FPGA
简记_
FPGA
硬件最小系统设计
一、
FPGA
板级设计的五要素1.1、电源电路核心电压:一般为固定值IO电压:
FPGA
的IO分为多个bank,同一个bank的不同IO引脚电压相同,不同bank的电压可以不同辅助电压:除了核心电压和IO电压
土豆19891021
·
2025-03-25 14:25
硬件系统设计
fpga开发
嵌入式硬件
Xilinx系ZYNQ学习笔记(二)ZYNQ入门及点亮LED灯
系列文章目录文章目录系列文章目录前言简单介绍简称xc7z020型号
FPGA
ZYNQ实操通用IO点亮LED灯硬件逻辑基础前言简单入门一下ZYNQ是何种架构,如何编程,至于深入了解应该要分开深入学习Linux
贾saisai
·
2025-03-23 17:50
FPGA学习
学习
笔记
fpga开发
【第1章>第6节】CMAC小脑模型神经网络的理论学习与MATLAB仿真
网络结构2.2CMAC地址映射2.3学习过程3.CMAC网络的MATLAB编程实现4.分辨率,重叠度,学习率对CMAC网络的训练性能影响分析4.1分辨率4.2重叠度4.3学习率5.视频操作步骤演示欢迎订阅
FPGA
fpga和matlab
·
2025-03-23 15:54
#
第1章·神经网络
学习
matlab
CMAC
小脑模型神经网络
人工智能
一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)
文章目录一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)1.背景介绍2.核心概念与联系3.核心算法原理&具体操作步骤3.1算法原理概述3.2算法步骤详解
AI天才研究院
·
2025-03-23 02:36
AI大模型企业级应用开发实战
DeepSeek
R1
&
大数据AI人工智能大模型
计算科学
神经计算
深度学习
神经网络
大数据
人工智能
大型语言模型
AI
AGI
LLM
Java
Python
架构设计
Agent
RPA
Fpga
-流水灯代码详解
moduleflowled(inputsys_clk50,inputrst_n,outputreg[3:0]led);reg[23:0]cnt;always@(posedgesys_clk50ornegedgerst_n)beginif(!rst_n)cnt<=24'd0;elseif(cnt<24'd10000000)cnt<=cnt+1'b1;elsecnt<=24'd0;endalways@
一顿吃一锅
·
2025-03-23 01:59
fpga开发
FPGA
实战1-流水灯实验verilog
1.实验要求(1)设计一个流水灯的实验,实现12位流水灯的依次点亮,(2)流水灯的流转时间是(500ms/2Hz),(3)系统时钟位50MHz,(4)定义12个寄存器ledtemp保存12个状态,(5)寄存器的初始值位12'b0000_0000_0001,(6)当移位到12‘b1000_0000_0000时,ledtemp的值回到12'b0000_0000_0001,2.设计代码//coding/
马志高
·
2025-03-23 01:56
FPGA
fpga开发
PXI PXIe控制器:4Link架构+16GB带宽,兼容主流机箱,设计文件涵盖原理图、PCB和
FPGA
源码,实现可直接制板,高带宽PXI PXIe控制器,4Link架构,兼容主流机箱,提供设计文件、
PXIPXIe控制器4Link架构16GB带宽兼容主流PXIe机箱设计文件原理图&PCB
FPGA
源码可直接制板ID:8245999662600997605浪里个浪里个浪001PXI和PXIe控制器是一种用于测量和自动化测试的高性能仪器
suRQWcVNi
·
2025-03-22 02:50
fpga开发
程序人生
PXI/PXIe控制器 4Link架构 16GB带宽 兼容主流PXIe机箱 设计文件 原理图&PCB
FPGA
源码 可直
原理图&PCB
FPGA
源码可直接制板PXI和PXIe技术在现代仪器仪表领域中扮演着重要角色。
FjtKvOwLaGa
·
2025-03-22 02:17
fpga开发
架构
FPGA
基带平台射频数据处理装置及验证系统设计与方法
本文还有配套的精品资源,点击获取简介:
FPGA
在射频数据处理领域拥有灵活性和高性能,广泛用于通信、雷达、卫星导航等。
BE东欲
·
2025-03-21 22:10
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他