E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
risc
从零开始设计
RISC
-V处理器——单周期处理器的设计
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:07
RISC-V学习笔记
risc-v
单片机
stm32
fpga
从零开始设计
RISC
-V处理器——五级流水线之数据通路的设计
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:07
RISC-V学习笔记
risc-v
fpga开发
硬件架构
【
RISC
-V学习】《手把手教你设计CPU——
RISC
-V处理器》笔记(二)2021.11.11
本文只针对
RISC
-V的相关内容大纲进行整理,对于蜂鸟E200处理器的内容基本上简要略过。且内容只是大纲部分,便于对本文有全局的理解,以及便于今后的翻阅查找。
qq_41876038
·
2023-01-04 21:04
RISC-V
risc-v
RISC
-V 指令格式和6种基本整数指令
指令格式是指令使用二进制编码表示的结构形式,一般一条指令分为操作码和地址码两部分:一、操作码操作码表示指令的属性功能和执行的指令类型。操作数对应的二进制位数决定了计算机能够实现的最大指令数目。例如,操作码是7位的二进制码,计算机能够实现的最大指令数目是128(2^7)。操作码根据二进制位数是否具有可变性将其细分为固定长度和可变长度两种。固定长度操作码就是保持二进制位数不变,所有指令的操作码长度都等
耐心的小黑
·
2023-01-04 21:32
#
RISC-V
risc-v
指令集
x86
arm
架构
RISC
-V指令集架构特点及其总结
指令总结六种基本指令格式,分别是:用于寄存器-寄存器操作的R类型指令用于短立即数和访存load操作的I型指令用于访存store操作的S型指令用于条件跳转操作的B类型指令用于长立即数的U型指令用于无条件跳转的J型指令
RISC
-V
草芥小白
·
2023-01-04 21:02
笔记
手把手教你设计CPU-1
RISC
-V架构的整数通用寄存器组,包含32个(I架构)或者16个(E架构〉通用整数寄存器,其中整数寄存器0被预留为常数0,其他的31个(I架构)或者15个(E架
dullhero
·
2023-01-04 21:31
手把手教你设计CPU
RISC
-V常用指令学习笔记
RISC
-V是一个基于精简指令集原则的开源指令集架构ISA指令集架构ABI应用程序二进制接口PC程序计数器B-type条件跳转指令J-type无条件跳转指令I-type寄存器-立即数指令R-type寄存器
JIUMAO1128
·
2023-01-04 21:21
risc-v
基于
RISC
-V指令集的CPU设计和FPGA实现(二)
RISC
-V指令集分析其实接下来的指令介绍我刚开始不太确定要不要写,因为对于CPU设计和实现而言略有拖沓,但是熟练掌握指令格式还是对写CPU有帮助的。
巴浪·高斯
·
2023-01-04 21:50
RISC
CPU
大数据
从零开始设计
RISC
-V处理器——指令系统
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:19
RISC-V学习笔记
risc-v
fpga开发
硬件工程
华为鲲鹏处理器介绍
首先华为鲲鹏处理器是一种基于ARM架构的处理器X86指令集CISC供应商主要有Intel和AMD,Intel处于垄断阶段产业链成熟ARM指令集
RISC
供应商开放的授权策略,众多供应
柠檬山楂荷叶茶
·
2023-01-03 06:59
鲲鹏应用专栏
华为
物联网
stm32
玄铁C910总览
一、开源玄铁C910简介玄铁C910是由平头哥设计并开源的高性能CPU,基于开源的
RISC
-V指令集,主要面向对性能要求严格的边缘计算领域,如边缘服务器、边缘计算卡、高端机器视觉、高端视频监控、自动驾驶
山东大学RISC-V芯片研究实验室
·
2023-01-02 07:07
risc-v
MCU行业信息汇总
若按照指令集架构(ISA)来划分,MCU类型包括8051、Arm、MIPS、
RISC
-V、POWER等微处理器。
yangshuodianzi
·
2023-01-01 09:48
行业应用
mcu
单片机
手机芯片霸主ARM革新了机器学习和神经网络的新功能
Arm公司是专门从事基于
RISC
技术芯片设计开发的公司,同时也是全球领先的半导体知识产权(IP)提供商,并因此在数字电子产品的开发中处于核心地位。
whale52hertz
·
2022-12-31 06:39
人工智能资讯
手机芯片
ARM芯片
机器学习
神经网络
FPGA学习日志——
Risc
-V架构的cpu设计
FPGA学习日志坚持每天写总结2021.2.18
Risc
-V学习FPGA学习日志前言一、
RISC
-V是什么?二、学习
RISC
-V的探索过程1.
Taozi pi
·
2022-12-30 20:07
鉴释科技核心技术宣布开源
不仅如此,我们还在源代码发布中包含了一个用于
RISC
-V处理器的编译器。此版本符合Open64的开源许可证。
CSDN云计算
·
2022-12-27 18:34
资讯
科技
Parasoft与Andes Tech合作为汽车功能安全应用提供无缝软件测试工具
32/64位、高效能低功耗的
RISC
-V处理器核心领导供货商暨
RISC
-V国际协会创始首席会员AndesTechnology晶心科技,与全球自动化软件测试的领导者Parasoft共同宣布建立全球伙伴关系
Parasoft中国
·
2022-12-27 14:23
软件测试
自动化
安全标准
汽车
刘强东痛批京东中高层拿 PPT 欺骗自己;拼多多海外版成美国下载量最高应用;腾讯加入
RISC
-V 基金会|极客头条
刘强东痛批京东中高层拿PPT欺骗自己,用假大空那套忽悠我腾讯加入
RISC
-V基金会2022年度十大科技热词出炉:元宇宙、光刻机在列发力无人驾驶,百度Apollo计划2023年增加投放200台无人车B
极客日报
·
2022-12-27 09:34
快讯
极客日报
powerpoint
risc-v
全志V85x芯片 Tina Linux
RISC
-V E907核心开发指南
全志V85x芯片TinaLinuxRISC-VE907核心开发指南1编写目的介绍v85X上E907的启动环境和AMP的环境搭建。2使用范围全志V85X系列芯片3环境A7SDK:TinaE907SDK:melis4SDK快捷命令说明这里主要介绍几个下文会用到的命令,并不会介绍全部命令,如果想了解全部命令,可以在lunch方案后使用hmm打印出所有tina提供的快捷命令。ckernel,mkernel
韦东山
·
2022-12-27 07:35
全志Tina-Linux
linux
risc-v
核通信
支持V853
多核异构
基于K210开源AI智能跟随云台OpenFollow(基础篇)--(二)K210的MicroPython基础
OpenFollow点击这里OpenFollow使用了
RISC
-V内核的AI芯片K210,该芯片带有独立FPU的双核处理器,64位的CPU位宽,8M片内SRAM,400M可调标称频率,支持乘法、除法和平方根运算的双精度
Mr.Lanson
·
2022-12-26 03:59
人工智能
python
开发语言
DatenLord前沿技术分享 No.13
1、演讲题目异步事件驱动的电路机制&基于
RISC
-V的全异步超标量CPU体系结构2、演讲时间2022年12月25日上午10:303、演讲人何安平副教授4、引言在传统硅基芯片领域,随着芯片规模的急剧增大和半导体工艺的持续进步
·
2022-12-23 14:41
cpurisc-v
详聊平头哥在
RISC
-V软件生态的探索和实践 | 龙蜥技术
近日,在2022云栖大会龙蜥峰会
RISC
-V专场上,来自平头哥IoT研发OS平台团队的负责人、资深技术专家熊健介绍了《平头哥在
RISC
-V软件生态的探索》,以下为本次演讲内容:(图/平头哥资深技术专家熊健
·
2022-12-23 14:09
平头哥、中科院软件所PLCT实验室等技术专家解读最新
RISC
-V技术
RISC
-V专场来自平头哥、高校、和业界公司的技术专家将为大家介绍
RISC
-V技术在嵌入式、桌面、服务器、AI等领域的最新进展,与现场伙伴一起深入探讨
RISC
-V当前面临的挑战和机遇。
·
2022-12-23 14:07
DatenLord前沿技术分享 No.13
1、演讲题目异步事件驱动的电路机制&基于
RISC
-V的全异步超标量CPU体系结构2、演讲时间2022年12月25日上午10:303、演讲人何安平副教授4、引言在传统硅基芯片领域,随着芯片规模的急剧增大和半导体工艺的持续进步
·
2022-12-23 14:35
cpurisc-v
干货|“区块链+物联网”的发展现状和应用案例
本文将与大家探讨区块链的现状和挑战,以及区块链与
RISC
-V结合的机遇。什么是区块链?区块链分为公链、私链、联盟链。公链是所有的个人、
深圳华安联大科技创新有限公司
·
2022-12-21 17:21
区块链
物联网
基于FPGA的简化
RISC
_CPU设计
基于FPGA的简化
RISC
_CPU设计一、
RISC
各个子模块的设计CPU即中央处理器,是计算机内部负责信息处理及内存资源管理的核心部件。其主要的功能有取指令、分析指令、执行指令。
青青少年11
·
2022-12-21 11:15
fpga
cpu
基于状态机的简易
RISC
CPU设计
分享一下我老师大神的人工智能教程!零基础,通俗易懂!http://blog.csdn.net/jiangjunshow也欢迎大家转载本篇文章。分享知识,造福人民,实现我们中华民族伟大复兴!基于状态机的简易RISCCPU设计目录一、什么是CPU?二、RISCCPU结构1.时钟发生器2.指令寄存器3.累加器4.RISCCPU算术逻辑运算单元5.数据控制器6.状态控制器7.程序计数器8.地址多路器9.外
绿萝哥哥
·
2022-12-21 11:12
简易
RISC
软核CPU设计
1,简介该工程已开源至GitHub,请自行点击查看FPGA设计中在IP核的提供方式上,通常将其分为软核、固核和硬核这3类。软核(SoftIPCore):软核在EDA设计领域指的是综合之前的寄存器传输级(RTL)模型;通常遍是指以HDL代码(Verilog,VHDL…)为形式的可综合源代码;固核(FirmIPCore):固核在EDA设计领域指的是带有平面规划信息的网表;硬核(HardIPCore):
暖暖的时间回忆
·
2022-12-21 11:09
FPGA
简易
risc
_cpu学习总结
1,什么是cpu?CPU即中央处理器的英文缩写,它是计算机的核心部件。计算机进行信息处理可分为两个步骤:(1)将数据和程序(即指令序列)输入到计算机的存储器中;(2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊的进行,因此必须具有以下功能:a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此
alone_l
·
2022-12-21 11:07
fpga
在VIVADO上实现的非常简易的
RISC
-V CPU设计(来自《Verilog数字系统设计》夏宇闻著)
在VIVADO上实现的非常简易的
RISC
-VCPU设计一、实验要求重述:1.实验目的2.实验要求:二、学习准备:1.什么cpu?2.cpu需要具有哪些部件?3.什么是
RISC
_CPU?
Jefferymeng
·
2022-12-21 11:06
fpga
fpga开发
【xv6
RISC
-V】xv6操作系统原理解析与源代码阅读报告
目录导言1.系统调用(syscall)(1)基本原理(2)源代码分析i)用户代码ii)内核代码2.陷阱(trap)(1)基本原理(2)源代码分析3.内存管理(memorymanagement)(1)基本原理i)页表与地址转换ii)地址空间(2)源代码分析4.多线程(multithreading)(1)基本原理(2)源代码分析5.锁(lock)(1)基本原理(2)源代码分析6.文件系统(filesy
Elecshe_ep
·
2022-12-17 15:00
阅读报告
risc-v
unix
c语言
heco链挖矿智能合约dapp系统开发部署详细讲解
概述
RISC
-Vservice为HuobiChain提供了一个支持
RISC
-V指令集的虚拟机服务。用户可以通过
·
2022-12-16 12:34
solidity
大数据最常用的算法,主要有哪些?
奥地利符号计算研究所(ResearchInstituteforSymbolicComputation,简称
RISC
)的ChristophKoutschan博士在自己的页面上发布了一篇文章,提到他做了一个调查
duozhishidai
·
2022-12-16 04:32
大数据
数据算法
谷歌不准备推出 ChatGPT 类聊天产品;Bugzilla 宣布未来计划|极客头条
小米发布《知识产权与创新白皮书》:累计获得授权专利超2.9万项阿里平头哥公布新进展,
RISC
-V成功运行安卓12腾讯互动阅读App《一零零一》宣布将停运苹果iOS16.3Beta发布:引入对物理安全
极客日报
·
2022-12-15 10:50
极客日报
快讯
chatgpt
5G
RISC
-V SIG 推出基于openEuler 的下游发行版 Eulaceura
这是首个基于openEuler开发的
RISC
-V架构的发行版,给
RISC
-V的开发者开箱即用的
RISC
-V系统环境,方便开发者进行各种创新项目的开发与验证。
·
2022-12-14 14:21
平头哥加入openKylin,完成社区版本与曳影 1520 SoC适配落地!
作为高性能
RISC
-V处理器的先行者,平头哥不断拓展
RISC
-V性能、应用与生态的边界,打造出从低功耗、低成本到高性能、高能效的丰富RI
·
2022-12-14 14:24
gitgithub
OpenHarmony轻量系统 子系统,组件那点事
OpenHarmony技术架构如下所示:OpenHarmony支持如下几种系统类型:轻量系统(minisystem)面向MCU类处理器例如ArmCortex-M、
RISC
-V32位的设备,硬件资源极其有限
sd2131512
·
2022-12-14 09:48
鸿蒙
harmonyos
华为
openharmony
鸿蒙
子系统
MIPS学习笔记(1)
基本决策机制乘除法指令算术溢出位运算指令移位指令不等式伪指令实现函数函数调用约定存储型程序概念R型指令I型指令B类指令J型指令汇编实战反汇编实战背景CISC(ComplexInstructionSetComputing)
RISC
kascas
·
2022-12-13 09:11
MIPS
mips
雷军回应对标iPhone被笑话:没勇气就做不好高端手机;GitHub发布企业版Copilot;Linux 6.1 发布|极客头条
雷军回应对标iPhone被笑话:没有勇气就做不好高端手机华为与三星签订5G专利许可协议中国移动旗下芯片公司发布
RISC
-V内核物联网通信芯片支付宝加入数字人民币受理网络,逐步支持淘宝使用数字人民币三
极客日报
·
2022-12-13 09:02
极客日报
快讯
iphone
github
linux
【先楫HPM6750系列】HPM6750EVKMINI开箱和资料下载
去年年底,我就在网络上看到了关于HPM6750的相关新闻,当时记住了两条关键信息——
RISC
-V内核、主频高达800MHz。
码工许师傅
·
2022-12-12 08:28
先楫高性能RISC-V
MCU应用笔记
HPM6750
RISC-V
RT-Thread
pythonai开发板_Maix Bit AI 开发板
简介MaixBitAI开发板使用了
RISC
-V内核的AI芯片K210,该芯片带有独立FPU的双核处理器,64位的CPU位宽,8M片内SRAM,400M可调标称频率,支持乘法、除法和平方根运算的双精度FPU
三亻已
·
2022-12-12 08:54
pythonai开发板
灵动微低功耗单片机MM32L0136C6P替换STM32L053C8
ST超低功耗STM32L053C8微控制器采用高性能Arm®Cortex®-M0+32位
RISC
内核、频率32MHZ,高速嵌入式存储器(高达64KB的闪存程序存储器、2KB的数据EEPROM和8KB的RAM
EVERSPIN
·
2022-12-11 01:28
MCU
单片机
stm32
嵌入式硬件
灵动微
国内有哪些厂商推出了
RISC
-V内核的MCU?
传统ARM内核MCU受到高昂授权费的影响,很多MCU厂商开始转型或入局
RISC
-V内核MCU。今天就来给大家分享一下由痞子衡整理的国内多家
RISC
-V内核MCU厂商。
嵌入式资讯精选
·
2022-12-11 00:57
芯片
内核
人工智能
物联网
java
STM32国产替代,候选和比较
候选北京兆易创新-GD32系列上海灵动微电子-MM32系列沁恒微电子CH32F103(cortexM3),CH32V103(
risc
-v)华大半导体-HC32系列中科芯CETC雅特力Artery中微股份
lbaihao
·
2022-12-05 17:09
STM32架构和驱动
stm32
驱动开发
物联网
基于
RISC
-V架构的45条指令单周期CPU设计——第1章
完整目录完整代码和论文指令选取前言本次设计选取RV32I和RV32M大部分可实现的指令,其中囊括R型、I型、U型、S型、B型、J型指令R型指令R型指令格式:I型指令I型指令格式:U型指令U型指令格式S型指令S型指令格式:B型指令B型指令格式:J型指令J型指令格式:
Coder.Gnew
·
2022-12-03 12:39
计算机组成原理大作业‘
RISC-V
STM32单片机课程自学知识点整理 - 指南版
课程目录前言网络课程推荐一、基础知识题外话:什么是
RISC
-V,
RISC
-V芯片的发展现状1.原码、补码和反码2.为什么1Byte=8bit3.什么是I^2^C4.什么是ICode、DCode、系统总线
weixin_46771530
·
2022-12-03 04:26
单片机
stm32
嵌入式硬件
【EDA365电子论坛】
RISC
-V 能否超越 x86、Arm,成为新一代计算机系统架构?
前言指令集架构(InstructionSetArchitecture,缩写为ISA),是一组指令的集合,指令是指处理器进行操作的最小单元(譬如加减乘除操作或者读/写存储器数据)。指令集架构,有时简称为“架构”或者称为“处理器架构”有了指令集架构,便可以使用不同的处理器硬件实现方案来设计不同性能的处理器。处理器的具体硬件实现方案称为微架构(Microarchitecture)。虽然不同的微架构实现可
EDA365电子论坛
·
2022-12-02 16:50
EDA
器件工程
PCB
risc-v
数据库
java
软件设计师考点总结
1.2、考试形式1.3、历年考试情况二、计算机组成原理与体系结构2.2、数据的表示2.2.1、进制转换2.2.2、编码2.2.3、浮点数运算2.3、CPU结构2.4、Flynn分类法2.5、CISC与
RISC
2.6
渣渣苏
·
2022-12-01 06:45
算法
软考
软件设计师
Arm64 和 AArch64 的区别
ARM简要介绍ARM是一种精简指令集(
RISC
)架构。指令集架构(InstructionSetArchitecture)是指一种类型CPU中用来计算和控制计算机系统的一套指令的集合。
DaydreamHippo
·
2022-12-01 01:05
arm
risc-v
linux
4.自制操作系统:
risc
-v 加载存储指令
加载指令指令名称功能ISAtype用法含义LA地址加载RV32I/RV64I伪指令lard,symbol将symbol的地址加载到x[rd]中。当编译位置无关的代码时,它会被扩展为对全局偏移量表(GlobalOffsetTable)的加载。对于RV32I,等同于执行auipcrd,offsetHi,然后是lwrd,offsetLo(rd);对于RV64I,则等同于auipcrd,offsetHi和
richard.dai
·
2022-11-28 13:47
risc-v
bare
metal
risc-v
RISCV五级流水CPU设计
RISCV五级流水CPU设计代码流水线设计取指译码执行ALU地址生成访存回写转发部件冒险检测Cache最新更新:扩展说明包请见一个简单的
RISC
-VCPU设计与实现代码所有代码已上传至我的github,
qtxzh
·
2022-11-28 10:42
硬件
risc
risc-v
verilog
fpga
cpu
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他