【Multisim实验设计】设计一个带有显示功能的抢答器设计

实验目的:

  1. 熟悉常用的TTL,触发器的基本结构及其逻辑功能。
  2. 熟悉计数器的工作原理,掌握MSI计数器逻辑功能及其应用。
  3. 掌握计数器级联方法,并会使用MSI计数器实现任意进制计数。
  4. 学习数字系统电路的设计方法。

实验课题:

设计一个带有显示功能的抢答器设计

设计要求:

  1. 抢答者在第一时间抢答成功锁定其状态,其对应的LED指示灯亮。
  2. 应设有主持人控制电路并控制电路复位后才能重新抢答。
  3. 设计抢答时间为24s,只有抢答成功才能启动定时时钟,抢答时间为24s。
  4. 时间(归零时)主持人复位,等应全灭且定时器不计时。

元器件:

74ls765,两片74LS90,逻辑与门,逻辑与非门,数码管,单脉冲,LED灯若干,开关若干,Multisim仿真平台。

 

原理图:

抢答电路:

【Multisim实验设计】设计一个带有显示功能的抢答器设计_第1张图片

 

24进制计时原理电路:

【Multisim实验设计】设计一个带有显示功能的抢答器设计_第2张图片

 

这只是一种接法,实际中还有同步清零法电路,如图:

【Multisim实验设计】设计一个带有显示功能的抢答器设计_第3张图片

除了74LS90外,74LS161也可以实现24进制计数器,如图:

【Multisim实验设计】设计一个带有显示功能的抢答器设计_第4张图片

 

完善电路:

【Multisim实验设计】设计一个带有显示功能的抢答器设计_第5张图片

 

 

你可能感兴趣的:(技术整合)