数字电路知识

数字电路中的建立时间与保持时间

在数字电路中,时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行, 这就要求时钟信号时延差要非常小, 否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量减小时钟的延时对保证设计的稳定性有非常重要的意义。

建立时间与保持时间:

建立时间(Tsu:setup time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器;

保持时间(Th:hold time)是指数据稳定后保持的时间,如果保持时间不满足要求那么数据同样也不能被稳定的打入触发器。

建立与保持时间的简单示意图如下图所示:

数字电路知识_第1张图片

你可能感兴趣的:(数字电路知识)