E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
《Xilinx
FPGA高端项目:
Xilinx
Zynq7020系列FPGA 多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案我已有的FPGA视频拼接叠加融合方案本方案的
Xilinx
Kintex7系列FPGA
9527华安
·
2024-02-02 10:42
FPGA视频拼接叠加融合
FPGA图像缩放
菜鸟FPGA图像处理专题
fpga开发
音视频
图像缩放
视频拼接
zynq7020
Xilinx
FPGA高端项目:
Xilinx
Artix7系列FPGA 多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案我已有的FPGA视频拼接叠加融合方案本方案的
Xilinx
Kintex7系列FPGA
9527华安
·
2024-02-01 10:58
FPGA图像缩放
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
图像缩放
Xilinx
Artix7
Xilinx
FIFO Generator 需要注意BRAMs的资源消耗
Xilinx
FIFOGenerator需要注意BRAMs的资源消耗系列文章推荐
Xilinx
FIFOGenerator需要注意RST复位
Xilinx
FIFOGenerator需要注意ActualDepth
Xilinx
FIFOGenerator
ShareWow丶
·
2024-01-31 19:14
FPGA设计从硬件到软件
Xilinx
FIFO
BRAM
xilinx
真双口RAM的primitives /core output 区别
软件平台Vivado2016.4属性设置说明1在ipcatalog->blockmemorygenerator.这里仅介绍真双口RAM,真双口RAM支持A/B两个口可读可写。属性1operatingmode包含writingfirst(WF),readingfirst(RF),nochang(NC)三种模式参考手册如下:
zzyaoguai
·
2024-01-31 19:13
FPGA
仿真
RAM
xilinx
Xilinx
RAM IP核的使用
背景RAM和ROM也是类似的,由于这也是常用的IP核,所有完全有必要在这里记录一下,以后用到了实际后,再补充到实际工程中。随机存储器(RAM),它可以随时从任一指定地址读出数据,也可以随时把数据写入任何指定的存储单元,且读写的速度与存储单元在存储芯片的位置无关。RAM主要用来存放程序及程序执行过程中产生的中间数据、运算结果等。RAM按照存储单元的工作原理可以分为静态RAM和动态RAM,也就是常说的
ciscomonkey
·
2024-01-31 19:12
Xilinx_ISE
xilinx
【
xilinx
primitives 】01 IBUFDS and IBUFGDS
参考源:①差分原语对应的用法和规则与单端SelectIO原语类似。②差分SelectIO原语有两个与器件焊盘之间的引脚,以显示差分对中的P和N通道引脚。③N通道引脚具有B后缀。④IBUFDS和IBUFGDS原语是相同的,当差分输入缓冲器用作时钟输入时,使用IBUFGDS。该设计元素是一个输入增益器,支持低电压、差分信号。在IBUFDS中,设计级接口信号表示为两个不同的端口(I和IB),一个被视为“
hcoolabc
·
2024-01-31 19:12
FPGA
硬件工程
【
Xilinx
】开发环境(二)- Petalinux环境安装
此系列博客,仅对
Xilinx
平台PS端(ARM部分)开发做介绍,不对PL(FPGA)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
【FPGA原型验证】附录基础知识:FPGA/CPLD基本结构与实现原理
聚焦
Xilinx
ISE介绍
Xilinx
公司及其产品的基本情况,并在此基础上描述了CPLD和FPGA的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
国内外FPGA主要厂商和其主要芯片
一、FPGA1、国外主要品牌1.1、Xlinx(赛灵思)官网地址:赛灵思官网介绍:
Xilinx
是全球领先的可编程逻辑完整解决方案的供应商,也是目前排名第一的FPGA解决方案提供
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
【总线接口】3.常见总线、接口GPIO、I2C、SPI、I2S、Modbus
系列文章【总线接口】1.以
Xilinx
开发板为例,直观的认识硬件接口【总线接口】2.学习硬件这些年接触过的硬件接口、总线·大汇总【总线接口】3.常见总线、接口GPIO、I2C、SPI、I2S、Modbus
神仙约架
·
2024-01-30 15:14
硬件
接口
总线
IIC
SPI
GPIO
Modbus
I2S
Aurora 8B/10B IP核(1)----如何理解Aurora 8B/10B协议?
版权声明:本文为CSDN博主「孤独的单刀」的原创文章,原文链接:https://blog.csdn.net/wuzhikaidetb/article/details/123723408本文主要参考
Xilinx
岁岁人如旧
·
2024-01-30 07:28
fpga开发
基于FPGA实现Aurora高速串行接口
)模块设计6)AuroraIP核简介7)AuroraIP核定制8)Aurora协议特点9)结束语1Aurora简介1)采用并行方式传输高速的数据流有很多设计难点,未来高速数据传输主要采用串行方式传输,
Xilinx
宁静致远dream
·
2024-01-30 07:49
FPGA水滴穿石
Xilinx
ZYNQ7020密集访问内存出错
Xilinx
ZYNQ7020密集访问内存出错问题问题描述:
Xilinx
ZYNQ7035和ZYNQ7020,没有跑linux系统,裸机和使用freertos如果频繁使用memset和memcpy会出现错误
觉皇嵌入式
·
2024-01-29 22:46
ZYNQ7020
ZYNQ7035
Xilinx
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以
xilinx
等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
FPGA逻辑资源评估之BRAM(以
Xilinx
为例)
在FPGA逻辑设计时,需要参考所需逻辑资源对FPGA进行选型,其中一项就是对BRAM的评估,在这里以
xilinx
UltraSCALE+系列FPGA为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
Xilinx
Vivado定制IP核调用和除法器IP核的latency和resource分析
加入定制的乘法IP核,必须在sources右键,用AddDirectories加入才完整加入文件夹后如下图:测试代码与主程序模块连接端口初学者容易出现错误输入端口:从模块内部来讲,输入端口必须为线网数据类型,从模块外部来看,输入端口可以连接到线网或者reg数据类型的变量。输出端口:从模块内部来讲,输出端口可以是线网或者reg数据类型,从模块外部来看,输出必须连接到线网类型的变量,而不能连接到reg
人工智能和FPGA AI技术
·
2024-01-29 13:07
FPGA
嵌入式
Xilinx
Xilinx
FPGA BRAM使用方法
BRAM使用方法在利用fpga进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO的缓存特性适用于先存先取得过程,没有寻址地址,数据只能按照次序读出,可以用于速率变换,位宽变换的应用中,数据的读写可以分开控制。RAM可以缓存数据,然后按照地址进行读出,这样不受顺序的限制,能够更
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
FPGA | BRAM和DRAM
如
Xilinx
公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx
7系列 BRAM概述
Xilinx
7系列FPGA中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是fpga定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在
Xilinx
AsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
xilinx
FPGA 除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的FPGA逻辑原语(寄存器和lut),所以和Radix2相比占用fpga资源更少;可以选择有符号或者无符号类型数据;但是位数有限,只能用于运算量小的时候,被除数位宽:2~17,除数位宽:2~11;只能选择余数模式Radix2:使用FPGA逻辑原语(
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
xilinx
基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择FPGA芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加
Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
ac3165 linux驱动_[干货]手把手教你用Zedboard学习Linux移植和驱动开发
重点介绍传统方式的Linux移植和
Xilinx
的Petalinux的快速移植开发两种。
weixin_39616090
·
2024-01-28 13:17
ac3165
linux驱动
Clover
驱动文件夹
delphi
linux
arm
linux
can总线接收数据串口打包上传
linux
delphi
开发
linux
配置启动
nomad
【FPGA】7系列 FPGA时钟资源及时钟IP核配置
Xilinx
7系列FPGA时钟资源及时钟IP核配置
Xilinx
7系列时钟资源1.分类全局时钟,区域时钟2.7系列时钟结构ClockBackbone:全局时钟线将芯片分成左右两个时钟区域;HorizontalCenter
原地打转的瑞哥
·
2024-01-28 05:23
fpga开发
ip
基于
xilinx
的fifo IP核使用
一、FIFOIP核简介FIFO(FirstInFirstOut,即先入先出),是一种数据缓冲器,用来实现数据先入先出的读写方式。与ROM或RAM的按地址读写方式不同,FIFO的读写遵循“先进先出”的原则,即数据按顺序写入FIFO,先被写入的数据同样在读取的时候先被读出,所以FIFO存储器没有地址线。FIFO有一个写端口和一个读端口外部无需使用者控制地址,使用方便。FIFO存储器主要是作为缓存,应用
伊藤诚诚诚诚
·
2024-01-27 03:59
fpga开发
xilinx
FIFO使用总结
Xilinx
FIFO使用总结FIFO是我们在FPGA开发中经常用到的模块,在数据缓存和跨时钟域同步等都会有涉及。在实际工程使用前,我们需要熟悉掌握FIFOIP的配置过程及时序特点。
wuzhirui志锐
·
2024-01-27 03:58
fpga
问题记录:关于
xilinx
不同模式的fifo计数器
平台:Vivado2018.3.芯片:xcku115-flva1517-2-i(active)最近在学习的过程中总结了关于
xilinx
的不同fifo的计数器。关于不同fifo的计数器表现的特征不一致。
爱漂流的易子
·
2024-01-27 03:26
fpga开发
Xilinx
7系列FPGA Multiboot介绍
Xilinx
的双镜像方案成为Multiboot。本文
非鱼知乐
·
2024-01-26 18:10
FPGA高端项目:
Xilinx
Artix7系列FPGA多路视频拼接 工程解决方案 提供4套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案本方案在
Xilinx
Kintex7系列FPGA上的应用3、设计思路框架视频源选择
9527华安
·
2024-01-26 07:17
FPGA视频拼接叠加融合
图像处理三件套
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
视频拼接
图像拼接
Artix7
FPGA高端项目:
Xilinx
Zynq7020系列FPGA多路视频拼接 工程解决方案 提供6套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案本方案在
Xilinx
Kintex7系列FPGA上的应用本方案在
Xilinx
Artix7
9527华安
·
2024-01-26 07:42
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
音视频
Zynq7020
图像处理
视频拼接
图像拼接
Xilinx
Vivado官网下载
https://www.
xilinx
.com/support/download.html(需要注册一个AMD账号,之后即可免费下载)下载成功后开始安装:默认配置即可,50多G
圆喵喵Won
·
2024-01-26 00:11
fpga开发
FPGA硬件架构
1.
Xilinx
FPGA是异构计算平台(所谓异构,就是有很多不同的部分组成):CLB,BRAM,DSP
燎原星火*
·
2024-01-25 07:22
fpga开发
数字信号处理-04- FPGA常用运算模块-除法器
写在前面本文是本系列的第四篇,本文主要介绍FPGA常用运算模块-除法器,
xilinx
提供了相关的IP以便于用户进行开发使用。
Vuko-wxh
·
2024-01-24 07:13
#
数字信号处理FPGA实现
数字信号处理
xilinx
除法ip核(divider) 不同模式结果和资源对比(VHDL&ISE)
1.Radix-2模式:基数-2使用整数操作数的非恢复整数除法,允许生成分数或整数余数。对于小于16位的操作数宽度或需要高吞吐量的应用程序,建议使用。基数-2非恢复算法使用加减法求解每个周期的一点商。该设计是完全流水线的,可以实现每个时钟周期一分的吞吐量。如果所需的吞吐量较小,则每个时钟参数的分法允许降低吞吐量和资源使用。该算法自然会生成一个余数,对于需要整数余数或模数结果的应用程序的选择也是如此
坚持每天写程序
·
2024-01-24 07:41
xilinx
fpga
ip核使用例程(VHDL)
FPGA
VHDL
ISE
fpga开发
图像处理算法:白平衡、除法器、乘法器~笔记
参考:基于FPGA的自动白平衡算法的实现白平衡初探(qq.com)FPGA自动白平衡实现步骤详解-CSDN博客
xilinx
除法ip核(divider)不同模式结果和资源对比(VHDL&ISE)_ise除法器
NoNoUnknow
·
2024-01-24 07:00
笔记
14025.ZynqMP System Monitors 监控模块
参考
xilinx
手册ug1085,ug1087,ug580.2ZynqMpSystemMo
xhome516
·
2024-01-23 19:13
14000-xilinx
xilinx
【惊喜揭秘】
xilinx
7系列FPGA时钟区域内部结构大揭秘,让你轻松掌握!
本文对
xilinx
7系列FPGA的时钟布线资源进行讲解,内容是对ug472手册的解读和总结,需要该手册的可以直接在
xilinx
官网获取,或者在公众号回复“
xilinx
手册”即可获取。
电路_fpga
·
2024-01-23 15:26
FPGA
fpga开发
Xilinx
FPGA 权威书籍指南 基于Vivado 2018 集成开发环境
数字系统设计教程_夏宇闻深入浅出玩转FPGA_吴厚航《深入浅出玩转FPGA》视频教程:35课时FPGA项目实例资料合集FPGA从入门到精通.实战篇数字逻辑基础与Verilog设计原书第3版,斯蒂芬·布朗
Xilinx
FPGA
light6776
·
2024-01-23 13:41
fpga开发
我的创作纪念日
目前市面上主流的FPGA图像缩放方案如下:1:
Xilinx
的HLS方案,该方案简单,易于实现,但只能用于
Xilinx
自家的FPGA;2:非纯Verilog方案,大部分代码使用Verilog实现,但中间的
攻城狮Wayne
·
2024-01-23 07:00
芯片的设计与验证案例
开源项目
嵌入式开发应用案例
fpga开发
FPGA高端项目:
Xilinx
Zynq7020 系列FPGA纯verilog图像缩放工程解决方案 提供3套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案本方案在
Xilinx
Kintex7系列FPGA上的应用本方案在
Xilinx
Artix7
9527华安
·
2024-01-23 06:52
FPGA图像缩放
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
Zynq7020
图像缩放
双线性插值
图像处理
ZYNQ学习笔记-LINUX篇-字符设备驱动控制AXI-GPIO
ZYNQ学习笔记硬件平台:zynq-7000&xc7z100ffg900-2linux开发平台:ubuntu16.04.4LTSzynq-linux内核:linux-xlnx-
xilinx
-v2017.4LINUX
mlia
·
2024-01-20 15:30
FPGA高端项目:
Xilinx
Artix7 系列FPGA纯verilog图像缩放工程解决方案 提供4套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案本方案在
Xilinx
Kintex7系列FPGA上的应用本方案在国产FPGA紫光同创系列上的应用本方案在国产
9527华安
·
2024-01-20 11:03
FPGA图像缩放
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
图像缩放
图像处理
双线性插值
Artix7
Xilinx
基于
Xilinx
的Kintex-7系列XC7K325T的硬件加速卡
产品型号:B-PCIE-K7F5
XILINX
的Kintex-7系列FPGA处理器B-PCIE-K7F5是一款基于PCIExpress总线架构的高性能FPGA算法加速卡,该板卡采用
Xilinx
的高性能28nm7
打怪升级ing
·
2024-01-18 21:07
FPGA
Xilinx
Kintex-7系列
XC7K325T
硬件加速卡
光纤数据转发卡学习资料保存:基于
Xilinx
Kintex-7 XC7K325T 的FMC/千兆以太网/SATA/四路光纤数据转发卡
基于
Xilinx
Kintex-7XC7K325T的FMC/千兆以太网/SATA/四路光纤数据转发卡一.板卡概述本板卡基于
Xilinx
公司的FPGAXC7K325T-2FFG900芯片,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
四路光纤数据转发卡
光纤数据转发卡
软件无线电处理平台
图形图像硬件加速器
XC7K325T板卡
基于
Xilinx
Kintex-7 FPGA K7 XC7K325T PCIeX8 四路光纤卡 光纤PCIe卡
基于
Xilinx
Kintex-7FPGAK7XC7K325TPCIeX8四路光纤卡一、板卡概述板卡主芯片采用
Xilinx
公司的XC7K325T-2FFG900FPGA,pin_to_pin兼容FPGAXC7K410T
hexiaoyan827
·
2024-01-18 21:35
2019
光纤PCIe卡
XC7K325T光纤卡
XC7K325T软件无线电
PCIe卡
基于
Xilinx
Kintex-7 FPGA K7 XC7K325T PCIeX8 四路光纤卡226
基于
Xilinx
Kintex-7FPGAK7XC7K325TPCIeX8四路光纤卡正在上传…重新上传取消一、板卡概述板卡主芯片采用
Xilinx
公司的XC7K325T-2FFG900FPGA,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
万兆网络
四路光纤卡
基于
Xilinx
K7-410T的高速DAC之AD9129开发笔记(一)
引言:从本文开始,我们介绍下项目中设计的并行LVDS高速DAC接口设计,包括DAC与FPGA硬件接口设计、软件设计等。项目设计高速DAC采用了ADI公司的AD9129,该芯片最大更新速率5.7Gsps,该芯片在宽带通信应用、LTE、雷达信号产生、干扰机等领域有广泛应用。1.AD9129概述AD9129是高性能14位RF数模转换器(DAC),支持最高达2.85GSPS的数据速率。DAC内核基于一个四
FPGA技术实战
·
2024-01-18 21:34
FPGA外设接口设计
Xinx
FPGA硬件设计
笔记
fpga开发
硬件设计
DAC
数字信号处理(四)CIC IP核滤波器详解(一)
VivadoCICIP核滤波器详解(一)引言:从本文开始,我们详细介绍
Xilinx
CICIP核滤波器相关知识,包括CICIP核提供的特性、IP核接口描述以及IP核设计指导等相关内容。
FPGA技术实战
·
2024-01-18 21:04
FPGA数字信号处理
Vivado
提高
Xilinx
FPGA Flash下载速度
最近在编写完FPGA逻辑,成功生成.bin文件后,可以通过Vivado软件进行设置,提高烧写速度。操作如下:(1)布局布线完成后,点击OpenImplementation。(2)点击Tool----->EditDeviceProperties...(3)General----->EnableBitstreamCompression----->TRUE,选择压缩数据流,提高下载速度。(4)Confi
FPGA技术实战
·
2024-01-18 21:04
Xinx
FPGA硬件设计
Vivado
fpga开发
硬件设计
FPGA
Xilinx
FPGA DDR3设计(三)DDR3 IP核详解及读写测试
引言:本文我们介绍下
Xilinx
DDR3IP核的重要架构、IP核信号管脚定义、读写操作时序、IP核详细配置以及简单的读写测试。01.DDR3IP核概述7系列FPGADDR接口解决方案如图1所示。
FPGA技术实战
·
2024-01-18 21:04
fpga开发
tcp/ip
网络协议
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他