E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
【大道至简】Zynq
Xilinx DDR3 MIG系列——Xiinx DDR3官方手册ds176_7series_MIS
针对Xilinx
Zynq
-7000AllProgrammableSoCand7seriesFPGAs,提供了两份官方手册,
小灰灰的FPGA
·
2023-11-13 09:05
Xilinx
DDR3
MIG系列
fpga开发
【
ZYNQ
】从入门到秃头06 Vivado下的IP核MMC/PLL实验
文章目录实验原理创建Vivado工程仿真板上验证生成其他PLL信号很多初学者看到板上只有一个50Mhz时钟输入的时候都产生疑惑,时钟怎么才50Mhz?如果要工作在100Mhz、150Mhz怎么办?其实在很多FPGA芯片内部都集成了PLL,其他厂商可能不叫PLL,但是也有类似的功能模块,通过PLL可以倍频分频,产生其他很多时钟。本实验通过调用PLLIPcore来学习PLL的使用、vivado的IPc
“逛丢一只鞋”
·
2023-11-12 19:57
ZYNQ
tcp/ip
fpga开发
网络协议
ZYNQ
_project:IP_ram_pll_test
例化MMCMip核,产生100Mhz,100Mhz并相位偏移180,50Mhz,25Mhz的时钟信号。例化单口ram,并编写读写控制器,实现32个数据的写入与读出。模块框图:代码:moduleip_top(inputwiresys_clk,inputwiresys_rst_n,outputwire[7:0]douta,outputwireclk_100Mhz,outputwireclk_100Mh
warrior_L_2023
·
2023-11-12 19:22
正点原子领航者7020
tcp/ip
fpga开发
网络协议
[
ZYNQ
]开发之DMA的理解及应用
的环通测试实验进一步了解DMA的应用三、通过上板验证BD链表的创建四、关于中断的一些内容补充上一篇文章的链接如下:基于AN108模块的ADC采集以太网传输_Laid-backguy的博客-CSDN博客一、DMA介绍通过学习
ZYNQ
Laid-back guy
·
2023-11-12 11:43
ZYNQ开发之从入门到入土
嵌入式硬件
fpga开发
udp
fpga python_PYNQ:使用Python进行FPGA开发
前言PYNQ就是python+
ZYNQ
的意思,简单来说就是使用python在Xilinx的
ZYNQ
平台上进行开发。
weixin_39657575
·
2023-11-11 18:37
fpga
python
ZYNQ
linux环境下PS I2C配置OV5640
平台:ubuntu虚拟机
ZYNQ
70351.vivado编辑BD文件,设置两个IIC接口2.设备树搭建,应用petalinux调用hdf直接生成在Ubuntu虚拟机内搭建工程source/opt/pkg
Nler
·
2023-11-10 22:22
zynq
liunx
linux
运维
服务器
米尔基于
Zynq
-7010/20开发平台工业网关设计应用
随着工业物联网的飞速的发展,5G时代的到来,工业控制系统在生产领域应用越来越广泛,工业物联网为未来工业控制系统灵活性和可扩展性的需求提供了支持。工业物联网使我们的生产数据可以进行规模化集中存储,并利用高速采集、云计算等技术对这些大数据进行分析、挖掘,进而优化生产效率。工业网关是跨系统互联的桥梁,对接口的类型和数量要求多样化,对设备的可靠性、处理性能、信息安全等要求高,而一般的MCU芯片解决方案已经
Jason_zhao_MR
·
2023-11-10 21:37
zynq
嵌入式硬件
芯片
物联网
ZYNQ
_project:key_breath
[Synth8-327]inferringlatchforvariable'led_breath_reg'["C:/Users/warrior/Desktop/
ZYNQ
/pl/key_breath/rtl
warrior_L_2023
·
2023-11-10 13:57
正点原子领航者7020
fpga开发
AD9371+
ZYNQ
结构中JESD204B IP核的AXI_STREAM接口数据结构
以fpga端的rx为例:
ZYNQ
jesd204b中rx的axi_stream接口的位宽n与配置的LANE数量L有关,n=32L,如下图所示(L为2):去解析rx_tdate的数据时需要参考AD9371的
哈塞给,套离开套
·
2023-11-09 20:58
ZYNQ
fpga开发
FPGA配置采集AR0135工业相机,提供2套工程源码和技术支持
前言免责声明2、AR0135工业相机简介3、我这里已有的FPGA图像处理解决方案4、设计思路框架AR0135配置和采集图像缓存视频输出5、vivado工程1–>Kintex7开发板工程6、vivado工程1–>
Zynq
7100
9527华安
·
2023-11-09 09:25
菜鸟FPGA图像处理专题
fpga开发
AR0135
Ubuntu 20.04 安装STM32开发环境 (Ubuntu+STM32CubeMX + Vscode+Makefile+Openocd)
小记:最近在学习I.MX6U和
Zynq
比较多,又都是在linux系统下,然后又不想丢下STM32单片机,所以就想到了可不可以在Ubuntu操作系统中编写STM32的代码,来替代Win操作系统中MDK编译器的功能呢
NoahPan333
·
2023-11-09 07:01
#
STM32
DEBUG
vscode
stm32
ubuntu
ZYNQ
petalinux设置固定IP地址
背景:
zynq
petalinux在开机自启动以后ifconfig设置ip,然后运行应用程序;如果设备没有串口且程序在启动过程中用Wireshark抓取不到信息,这时,就要使用固定IP地址进行测试了。
Alex-L
·
2023-11-08 22:21
Ubuntu
ZYNQ
_project:key_led
条件里是十进制可以不加进制说明,编译器默认是10进制,其他进制要说明。实验目标:模块框图:时序图:代码:`include"para.v"modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwire[`key_length-1:0]key_in,outputreg[`key_length-1:0]key_flag);reg[`key_l
warrior_L_2023
·
2023-11-08 20:38
fpga开发
ZYNQ
_project:key_beep
通过按键控制蜂鸣器工作。模块框图:时序图:代码:/*1位按键消抖*/modulekey_filter(inputwiresys_clk,inputwiresys_rst_n,inputwirekey_in,outputregkey_flag);//参数定义parameterMAX_CNT_10MS=500_000;localparamIDLE=4'b0001,FILTER_UP=4'b0010,S
warrior_L_2023
·
2023-11-08 20:36
正点原子领航者7020
fpga开发
Zynq
-linux PL与PS通过DMA数据交互
一、目标在米尔科技的z-turn板上,采用AXIDMA实现
zynq
的PS与PL数据交互。
天使之猜
·
2023-11-08 11:15
zynq
DMA
PL-PS数据交互
ZYNQ
linux驱动
Xilinx 产品制程工艺
B–28nm供货至2035年spartan-7\artix-7\kintex-7\virtex-7\
Zynq
™7000SoC工艺节点上的持续创新使新器件能够以更低的功耗在整个产品系列中实现最佳性能,以满足关键应用的要求
hcoolabc
·
2023-11-08 08:46
FPGA
fpga开发
基于
Zynq
的GNULinux在线编译调试记录
--201712281、实验环境硬件环境:联想ThinkPadE430(内存加到10G)、显示屏×2、VGA线×1、HDMI线×1、鼠标×2、键盘×1、USB分线器×1、ZedBoard开发板套件×1、AD-FMCOMMS2-EBZ×1、网线×1、SD卡×1。windows软件环境(E430运行软件):Window7、VMwareWorkstationPro12、串口调试助手、Win32DiskI
weixin_30362233
·
2023-11-08 07:20
运维
开发工具
c/c++
ZYNQ
_project:led
本次实验完成:led流水间隔0.5s闪烁间隔0.25s。名词解释:analysis分析:对源文件进行全面的语法检查。synthesis综合:综合的过程是由FPGA综合工具箱HDL原理图或其他形式源文件进行分析,进而推演出由FPGA芯片中底层基本单元表示的电路网表的过程。通俗的讲就是将自己的设计映射到FPGA中。Implementation设计实现:加入一些约束文件。然后可以进行后仿真。bitstr
warrior_L_2023
·
2023-11-07 12:48
正点原子领航者7020
fpga开发
linux flash擦除命令,Linux下flash操作读、写、擦除步骤
描述1、背景介绍在板上,
ZYNQ
PL部分通过EMC连接一片NORFLASH,地址空间如下:可以看到NORFLASH的起始地址为0x80000000,这是物理地址,可以把数据存放在以该地址起始的一段区域。
ZH洺
·
2023-11-07 09:16
linux
flash擦除命令
ubuntu挂载共享目录的方法
NFSsudoapt-getinstallnfs-kernel-server配置NFS创建work共享目录:(本人将此文件放在桌面)sudomkdirworksudogedit/etc/exports添加:/home/
zynq
yekui006
·
2023-11-07 08:01
ubuntu
2021-03-31
大道至简
,豁然开朗。
36c84d12a58e
·
2023-11-06 10:10
Zynq
简介——FPGA学习笔记<7>
目录一.xilinx
Zynq
UltraScale+MPSoC1.MPSoC简介2.FPGA简介3.MPSoCPL简介(1)可编程输入/输出单元(2)基本可编程逻辑单元(3)嵌入式块RAM(4)丰富的布线资源
switch_swq
·
2023-11-06 04:43
FPGA
学习笔记
fpga开发
学习
笔记
2022-01-01
希望自己能平抚疗愈时不时的冒泡的各种情绪泡泡,做平和的自己能给周围的人与事、及各种境遇带来喜悦与深深的和平,能诚实的对己对人对待这个世界,与过去、与自己、与世界,不仅握手言和、更能握手言欢[愉快]万物之始,道法自然,
大道至简
凤凰未涅槃
·
2023-11-06 03:54
《道德经106-真正的道,昏暗不明》早课场记20200331
育心经典用的是137累积法,很简单的方法,因为
大道至简
。我们称自己可以是下士,但是如果别人称自己是下士,那我们听了肯定不舒服。比如犬子也是这样。老子在这一章
泉州炜圣妈
·
2023-11-06 00:58
ZYNQ
核心板设计和引脚关系
背景无论是
zynq
,还是FPGA,它们的引脚映射都让人眼花缭乱。比如前期在学习
zynq
时,我硬是不理解EMIO与实际引脚的关系是什么,从而让我觉得苦恼。同时我个人在学习时,总是偏好于先理解低层硬件。
开拓Ktor
·
2023-11-05 15:07
zynq
fpga开发
基于上海复旦微电子FMQL20S400的全国产化核心模块
该款核心板的主芯片兼容XILINX的
ZYNQ
7010或
ZYNQ
7020系列FPGA。核心板上布了DDR3SDRAM、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
WPF学习之X名称空间详解
版权声明:
大道至简
,悟在天成。本文为博主原创文章,未经博主允许不得转载。
章小鱼V587
·
2023-11-05 11:42
Frontend
WPF
你是人间四月天,是一树一树花开
阅尽世间百味,洗尽铅华,方能明白
大道至简
,放空一切时,才能遇见更好的自己,明净如水的
水月岚曦
·
2023-11-05 04:34
2020-02-25DAY10
其实
大道至简
,复杂的事情只要重复简单的做就能实现,关键在于能不能守的住那份耐心。
北北的人生记录仪
·
2023-11-05 00:38
基于C6657+
ZYNQ
7045的DSP+ARM+FPGA主控板设计方案
评估板规格书1评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+Xilinx
ZYNQ
7045FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
基于
ZYNQ
wifi方案实现与测试
信迈XM-
ZYNQ
7045-EVM是一款基于Xilinx
ZYNQ
SOC的软件无线电处理平台,该平台采用一片Xilinx的高性能
ZYNQ
系列SOCXC7Z020来实现2路AD9361无线射频信号的收发,SDR
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:51
ZYNQ
ZYNQ
WIFI
学会这个技巧,让你躺赢沟通
讲之前先明确两个前提,第一:
大道至简
,越是有效的方法越是简洁,第二:一招鲜吃遍天,在第一个前提的基础上,你应该相信解决某个问题不一定需要很多种方法,如果一个方法管用那就经常使用它,直到遇到新的问题再另想它法
糖份
·
2023-11-04 13:18
大道至简
3
图片发自App精于心,简于形。拷问灵魂这是人的终极问题,简不仅是一种至美,也是一种能力、一种境界。看透了不说透,高境界;朦胧地看,心透;透非透、知未知,故意不看透,才是透彻;知道世事看不透,就是透,透彻后的不透彻,明白后的不明白,难得糊涂是真境界。
轩高谦
·
2023-11-04 11:27
Zynq
UltraScale+ XCZU7EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI编解码方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端FPGA硬件设计PS端VitisSDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号
9527华安
·
2023-11-04 06:02
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga
Zynq
UltraScale+
XCZU7EV
VHDL
IMX214
MIPI
如何在变化的世界加速成功
其中上升路径有换梯术,师傅领进门,快速反馈,利用平台,抓住浪潮,超级联系人,创造动能,
大道至简
,十倍思维九个方面。"换梯"好比现在
糖小姐2018
·
2023-11-03 14:52
2019-08-03如何用社群新零售引爆未来商业
越是简单的东西越是复杂,所谓
大道至简
。今天我想告诉你的是,社群是未来实体店企业转型升级的必经之路。如果如果你今天不听我讲,你会遇到以下三大死穴1
全心启航
·
2023-11-03 04:33
中胜恒基研究院:领悟八字真言,投资路上没有骗子
中胜恒基认为
大道至简
,悟者大成。这8个字是做股票期货外汇的最核心的内容,谁能最早领悟最早执行,那他就会早一步走上成功之路。
哄哄_fc20
·
2023-11-02 19:07
极简主义---笔记
第一个理念:事情其实很简单
大道至简
从古人就提过,国外的古人也发现同样的至理名言,让6岁小孩都能明白你说的是什么,需要:who(对象
Lucy623
·
2023-11-02 17:35
ZYNQ
7100+standalone+SD卡(fat32文件系统)
使用的板卡为CRZ01-
ZYNQ
7100,在此进行SD卡配置的总结参考:https://github.com/Xilinx/embeddedsw/tree/master/lib/sw_services/
鹏宝阿加西
·
2023-11-02 16:38
简单易复制的0基础引流实操课程(日引流1000+)
大道至简
,引流方式越是简单就会越有效果,实战的指导性就越强。之前小编已经给大家讲了关于腾讯系社群引流法,今天主要给大家实操新浪系微博引流。新浪系的引流工具包含绿洲、论坛、微博、微博群等。
福粉商学院
·
2023-11-02 15:04
ZYNQ
实验---IQ调制实现SSB PART1
参考文献软件无线电多模式调制解调HDLDigitalUp-Converter(DUC)复信号与IQ调制HackRFOneTI超外差接收与零中频接收一、基本理论 软件无线电中,各种调制信号都是用一种通用数字信号来实现的。采用复数IQ信号结合DAC芯片的实现各种调制。理论上,各种信号都可以用正交调制的方法实现。IQ调制公式如下调制信号的信息都包括()和()内,可以对上式子进行数字化处理IQ调制(复数
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
学习
fpga开发
ZYNQ
实验 FIFO读写实验(如何平衡跨时钟域的读写)
一、实验介绍基本原理参考文章:
ZYNQ
实验—IQ调制实现SSBPART1,本实验将实现参考文章中的PS-PL间的数据转发功能。
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
fpga开发
ZYNQ
实验---IQ调制实现SSB PART2
一、前言 本文实验在
ZYNQ
实验—IQ调制实现SSBPART1的基础上进行优化完善。
伊丽莎白鹅
·
2023-11-02 15:17
ZYNQ学习笔记
单片机
嵌入式硬件
Xilinx
zynq
mp VCU使用
参考
Zynq
UltraScale+MPSoCVCUTRD2019.1
Zynq
UltraScale+MPSoCVCUTRD2019.1-VCUTRD:MultiStream
Zynq
UltraScale+MPSoCVCUTRD2019.1
三遍猪
·
2023-11-02 05:34
Xilinx
linux
AD7606/AD7616使
ZYNQ
在能源电力领域如虎添翼,可实现16/32/64通道AD同步采样
1AD7606/AD7616介绍AD7606是ADI公司的16位、8通道同步采样AD芯片,并行采样率高达200KSPS(AD7616是16位、16通道、1MSPS)。在电力线路测量和保护系统中,需要对多相输配电网络的大量电流和电压通道进行同步采样,AD7606是目前电力系统中最常用的ADC采样芯片之一。AD7606片上集成模拟输入箝位保护、二阶抗混叠滤波器、跟踪保持放大器、16位电荷再分配逐次逼近
Tronlong创龙
·
2023-11-02 05:03
能源
fpga开发
嵌入式硬件
嵌入式
arm
随笔| 闲思漫想
(最近看了许多有关如何写文的书籍,有所得)浮现于心头的经典名言:“
大道至简
,贵在恒久力行。”珍惜时间吧!希望我们花费时间心里做的都会有满意的回报。源于网络侵权删
02Solitude
·
2023-11-01 22:00
凡事彻底,朝一条路走,行动中修正自己 0727
20210727日日精进Day90#每天记下三件开心的小事#温柔月1、手破了,哥哥赶紧用创口贴+薰衣草拿过来贴上,好温暖呀2、哥哥带弟弟洗澡,还帮弟弟穿衣服,真厉害,妈妈的好帮手3、和娴姐的聊天,更通透,
大道至简
一棵苹果树而已
·
2023-11-01 15:10
反思我的小组合作
大道至简
,小组合作的评价要简单便于操作。3.小组合作不能急功近利。小组合作的前提是学生要先独立思考,让后共享每个人的思考,这无关于对错。有不同意见
悠然_6547
·
2023-11-01 12:54
【为什么现在的人都过得不幸福,全世界只有极少数人懂得的幸福真谛】
大道至简
。同样亲爱的朋友们,你所想象的那种幸福生活压根
雷人论语
·
2023-11-01 10:39
基金入门篇——买入与卖出操作方法
1买入时机
大道至简
:就像我们买衣服:打折降价的时候多买,涨价的时候少买那买基金也是:便宜的时候就多买,涨价的时候就少买大家就会说你这不是废话吗?我还不知道低价多买,怎么判断呢?
养基小能手
·
2023-11-01 08:42
上一页
10
11
12
13
14
15
16
17
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他