E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
上海安陆FPGA
智算中心系统化建设与运营框架
从政策驱动到技术落地构建完整解决方案:一、政策与产业生态政策支撑体系算力补贴机制:国家层面:工信部“东数西算”工程对西部智算中心给予电价优惠(0.3元/度)及税收减免(如贵州大数据综合试验区所得税减按15%征收);地方政策:
上海
对
大霸王龙
·
2025-03-25 03:34
python
django
深度学习
计算机网络层超全解析:从IP协议到路由算法
类比:快递公司总部(网络层)根据目的地规划全国运输路线,确保包裹从北京发到
上海
能高效送达。
A宝呀
·
2025-03-25 02:52
计算机网络
tcp/ip
智能路由器
网络
考研
408
业界首场 NoETL 指标平台最佳实践研讨会成功举办,打造 AI 时代数据底座
3月14日,由Aloudata大应科技组织的「业界首场NoETL指标平台最佳实践研讨会」在
上海
成功举办。
·
2025-03-25 00:28
数据分析数据仓库大数据etl
Python 爬虫实战:舞台剧与演出信息获取
许多城市都有专业的演出场馆,如国家大剧院、
上海
大剧院等,它们会定期发布演出信息。通过爬虫技术,我们可以自动化地获取这些演出信息,方便用户查询和分析。二、技术选型在
西攻城狮北
·
2025-03-24 05:00
python
爬虫
开发语言
pyspark学习rdd处理数据方法——学习记录
python黑马程序员"""文件,按JSON字符串存储1.城市按销售额排名2.全部城市有哪些商品类别在售卖3.
上海
市有哪些商品类别在售卖"""frompysparkimportSparkConf,SparkContextimportosimportjsonos.environ
亭午
·
2025-03-23 20:12
学习
Xilinx系ZYNQ学习笔记(二)ZYNQ入门及点亮LED灯
系列文章目录文章目录系列文章目录前言简单介绍简称xc7z020型号
FPGA
ZYNQ实操通用IO点亮LED灯硬件逻辑基础前言简单入门一下ZYNQ是何种架构,如何编程,至于深入了解应该要分开深入学习Linux
贾saisai
·
2025-03-23 17:50
FPGA学习
学习
笔记
fpga开发
【第1章>第6节】CMAC小脑模型神经网络的理论学习与MATLAB仿真
网络结构2.2CMAC地址映射2.3学习过程3.CMAC网络的MATLAB编程实现4.分辨率,重叠度,学习率对CMAC网络的训练性能影响分析4.1分辨率4.2重叠度4.3学习率5.视频操作步骤演示欢迎订阅
FPGA
fpga和matlab
·
2025-03-23 15:54
#
第1章·神经网络
学习
matlab
CMAC
小脑模型神经网络
人工智能
python垃圾分类游戏_垃圾分类就要来了?教你使用Python轻松完成垃圾分类
从7月1日起,
上海
市正式实施《
上海
市生活垃圾管理条例》。条例规定,个人混合投放垃圾今后可最高罚200元,单位混装混运,最高可罚至5万元,而且违规还将会列入征信,堪称“史上最严垃圾分类措施”。
weixin_39627390
·
2025-03-23 09:13
python垃圾分类游戏
TCL空调携手中家院发布“SHE空调智慧健康绿色评价标准”
3月20日,2025年TCL空调「智慧健康再进化」发布会于
上海
AWE圆满举办。
TMT星球
·
2025-03-23 04:28
家电
科技
一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)
文章目录一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)1.背景介绍2.核心概念与联系3.核心算法原理&具体操作步骤3.1算法原理概述3.2算法步骤详解
AI天才研究院
·
2025-03-23 02:36
AI大模型企业级应用开发实战
DeepSeek
R1
&
大数据AI人工智能大模型
计算科学
神经计算
深度学习
神经网络
大数据
人工智能
大型语言模型
AI
AGI
LLM
Java
Python
架构设计
Agent
RPA
Fpga
-流水灯代码详解
moduleflowled(inputsys_clk50,inputrst_n,outputreg[3:0]led);reg[23:0]cnt;always@(posedgesys_clk50ornegedgerst_n)beginif(!rst_n)cnt<=24'd0;elseif(cnt<24'd10000000)cnt<=cnt+1'b1;elsecnt<=24'd0;endalways@
一顿吃一锅
·
2025-03-23 01:59
fpga开发
FPGA
实战1-流水灯实验verilog
1.实验要求(1)设计一个流水灯的实验,实现12位流水灯的依次点亮,(2)流水灯的流转时间是(500ms/2Hz),(3)系统时钟位50MHz,(4)定义12个寄存器ledtemp保存12个状态,(5)寄存器的初始值位12'b0000_0000_0001,(6)当移位到12‘b1000_0000_0000时,ledtemp的值回到12'b0000_0000_0001,2.设计代码//coding/
马志高
·
2025-03-23 01:56
FPGA
fpga开发
EnerVerse:智元机器人提出首个机器人4D世界模型,在动作规划任务中达到SOTA水平
EnerVerse:智元机器人提出首个机器人4D世界模型,在动作规划任务中达到SOTA水平PNP机器人PNP机器人2025年02月10日21:04
上海
本文来自:公众号智元机器人https://sites.google.com
强化学习曾小健
·
2025-03-22 08:44
机器人
PXI PXIe控制器:4Link架构+16GB带宽,兼容主流机箱,设计文件涵盖原理图、PCB和
FPGA
源码,实现可直接制板,高带宽PXI PXIe控制器,4Link架构,兼容主流机箱,提供设计文件、
PXIPXIe控制器4Link架构16GB带宽兼容主流PXIe机箱设计文件原理图&PCB
FPGA
源码可直接制板ID:8245999662600997605浪里个浪里个浪001PXI和PXIe控制器是一种用于测量和自动化测试的高性能仪器
suRQWcVNi
·
2025-03-22 02:50
fpga开发
程序人生
PXI/PXIe控制器 4Link架构 16GB带宽 兼容主流PXIe机箱 设计文件 原理图&PCB
FPGA
源码 可直
原理图&PCB
FPGA
源码可直接制板PXI和PXIe技术在现代仪器仪表领域中扮演着重要角色。
FjtKvOwLaGa
·
2025-03-22 02:17
fpga开发
架构
FPGA
基带平台射频数据处理装置及验证系统设计与方法
本文还有配套的精品资源,点击获取简介:
FPGA
在射频数据处理领域拥有灵活性和高性能,广泛用于通信、雷达、卫星导航等。
BE东欲
·
2025-03-21 22:10
基于
FPGA
的3U机箱温度采集板PT100,应用于轨道交通/电力储能等
板卡简介:本板为温度采集板(PT100),对目标进行测温,然后将温度转换成处理器可识别的电流信号。性能规格:电源:DC5V,DC±15V4线制PT100:7路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)3线制PT100:1路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)尺寸:220mm*100mm*1.6mm重量:0.155kg工作
深圳信迈主板定制专家
·
2025-03-21 22:08
轨道交通
NXP+FPGA
X86+FPGA
fpga开发
arm开发
架构
人工智能
FPGA
仿真过程中宏定义的修改
在仿真过程中,经常会有一些时间变量,比如1分钟,10分钟等,这种级别的仿真很费时间,因此,人们往往将时间参数修改,利用秒级别进行仿真,仿真完成后,再改回分钟级别。下面提供一种宏定义的方式,方便实际过程中和仿真过程中时间参数修改。`defineSIMULATION`ifdefSIMULATIONlocalparamTIMER_CNT_1S=30'd1_000-1'b1;//1s计数的最大值local
学习永无止境@
·
2025-03-21 21:38
fpga开发
FPGA
设计中衍生时钟的定义及约束
衍生时钟的定义:衍生时钟主要是指由已有的主时钟进行分频、倍频或相移而产生出来的时钟信号,如由时钟管理单元(MMCM等)或一些设计逻辑所驱动产生的时钟信号。衍生时钟的定义取决于主时钟的特性,衍生时钟约束必须指定时钟源,这个时钟源可以是一个已经约束好的主时钟或者另一个衍生时钟,衍生时钟并不直接定义频率、占空比等参数,而是定义其与时钟源的相对关系,如分频系数、倍频系数、相移差值、占空比差值等。因此,在做
学习永无止境@
·
2025-03-21 21:38
FPGA设计
fpga开发
fpga
时钟约束
基于MPC8377的MCPU 3U机箱CPCI板卡
性能规格:电源:DC5VCPU:MPC8377核数:单核32位主频:667MHzMCU:MK60DN512VLL10
FPGA
:XC6SLX16-2FT256I存储:DDR2256Mb(CPU)PROM16MB
ARM+FPGA+AI工业主板定制专家
·
2025-03-21 21:35
轨道交通
linux
Codesys
RK3568
PLC
RK3588
解析稳定率达99.99%!合合信息“大模型加速器2.0”助力AI打破“幻觉”
训练数据是影响大模型“认知能力”的关键要素,近期,
上海
合合信息科技股份有限公司(简称“合合信息”)TextIn“大模型加速器2.0”版本正式上线,基于领先的智能文档处理技术,对复杂文档的版式、布局和元素进行精准解析及结构化处理
·
2025-03-21 21:56
算法大数据人工智能图表表格
“大国品牌”建设全面启动,工业电商生态加速成型
3月17日,AMT企源与中国工业互联网研究院(简称“工联院”)于北京、
上海
两地同步举行“大国品牌”电商平台项目启动仪式。
·
2025-03-21 20:22
人工智能
FPGA
时序约束的概念和意义
设计人员通过GUI输入时序约束,或者手动输入时序约束的方式告诉Vivado工具关于时钟或者IO接口的时序信息,用于协助Vivado工具在布局布线时尽可能的满足设计人员的时序要求,最大程度的保证Vivado工具每次生成的bit文件都具备良好的稳定性和适应性。
学习永无止境@
·
2025-03-21 18:10
FPGA设计
fpga
fpga开发
开发语言
BOE(京东方)携手京东发起百吋电视品牌联盟发布会 引领家庭视听正式迈入大屏时代
2025年3月20日,备受瞩目的大型家电与消费电子展AWE博览会(AWE2025)在
上海
隆重召开,多款由BOE(京东方)ADSPro技术赋能的大屏新品惊艳亮相。
·
2025-03-21 16:47
网络
AI实干家:HK深度体验-【第3篇-香港、新加坡、深圳、
上海
、首尔五座城市在金融数据维度的对比分析】
以下是香港、新加坡、深圳、
上海
、首尔五座城市在金融数据维度的对比分析,涵盖货币流通量、存货款规模、资本市场活跃度、国际贸易、外资及外汇储备等关键指标,结合最新公开数据及全球金融中心排名动态:一、货币流通量
SZ0771
·
2025-03-21 12:18
人工智能
大数据
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略引言在
FPGA
设计中,BRAM(BlockRAM)是用于存储数据的重要资源。有效管理和利用BRAM对于实现高性能数字系统至关重要。
kanhao100
·
2025-03-21 12:11
HLS
fpga开发
基于
FPGA
的DDS连续FFT 仿真验证
基于
FPGA
的DDS连续FFT仿真验证1摘要本文聚焦AMDLogiCOREIPFastFourierTransform(FFT)核心,深入剖析其在
FPGA
设计中的应用。
toonyhe
·
2025-03-21 11:35
FPGA开发
fpga开发
DDS
FFT
IFFT
无矩阵乘法LLM:效率与性能双突破
此外,基于
FPGA
的硬件优化进一步提升了性能,1.3B参数模型功耗仅为13W,达到人类阅
XianxinMao
·
2025-03-21 08:42
人工智能
矩阵
人工智能
线性代数
高云
FPGA
的管脚约束文件的复制
问:Gowin里面能不能直接拷贝一个管脚约束文件进去用?答:可以直接拷贝,但是拷贝前后两个工程对应的芯片必须要是同一个芯片拷贝方法:第一步:按照被拷贝约束文件对应的芯片新建一个工程,然后将原工程文件夹“src”里面的“.cst”文件拷到新建工程的相同目录下,第二步:回到新建工程目录下,点击芯片名右击,如下图:将“.V”文件和“.cst”文件一同加入这个工程,最后综合,布局布线就可以了,注意:有时拷
在岸上走的鱼
·
2025-03-21 04:08
fpga开发
嵌入式硬件
硬件架构
甘特图:项目经理的时空魔方,解锁高效管理的秘密
一、甘特图的四大降维打击优势时空折叠术:三维信息二维呈现时间维度:在特斯拉
上海
·
2025-03-20 23:17
FPGA
——DDS原理及代码实现
FPGA
——DDS原理及代码实现一、DDS各参数意义如图,一个量化的32点的正弦波,也就是说一个ROM里存了32个这样的数据,每次读出一个数据要1ms,分别读出1,2,3...30,31,32,共32个点
·
2025-03-20 19:34
技术沙龙 | 从高并发架构到企业级区块链探索零售创新
此概念一出,零售行业的侧重点开始由销售端向技术端倾斜,趁着一年一度618来临之际,京东云特别在
上海
举办了主题为"从高并发架构到企业级区块链,探索无界零售的数字化创新"的技术沙龙活动。本次活
weixin_33984032
·
2025-03-20 15:50
区块链
python
数据库
拓数派荣获
上海
数据交易所“数据治理服务商”认证
近期,杭州拓数派科技发展有限公司(以下简称“拓数派”)荣获
上海
数据交易所“数据治理服务商”认证,标志着拓数派正式加入
上海
数据交易所数商生态,成为
上海
数据交易所官方认证的数据治理服务商。
·
2025-03-20 14:52
数据库大数据云原生数字化转型
TDE透明加密技术:免改造实现华为云ECS中数据库和文件加密存储
作为国内数据安全领域的领军者,
上海
安当推出的TDE透明加密技术,以“存储层无感加密、密钥全生命周期管理、动态防勒索”为核心,为华为云
安 当 加 密
·
2025-03-20 07:43
华为云
数据库
谈高考真题的使用(数学)
高考数学试题难度相对稳定,考查形式的变化却是异彩纷呈,而变化中又有着一定的规律:全国试题与各省市试题的考试要求基本一致;题型除
上海
和江苏外,全国和其他各省
weixin_34116110
·
2025-03-20 06:33
python
测试
AXI总线之相关应用
AXI总线作为现代SoC设计的核心互连协议,其应用场景极为广泛,覆盖移动设备、AI加速器、
FPGA
、存储控制器等多个领域。
逾越TAO
·
2025-03-19 23:39
fpga开发
硬件工程
笔记
【
FPGA
教程案例31】通信案例1——基于
FPGA
的ASK调制信号产生
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2025-03-19 23:03
★教程2:fpga入门100例
fpga开发
FPGA教程
ASK调制
verilog
MMScan数据集:首个最大的多模态3D场景数据集,包含层次化的语言标注
2024-10-24,由
上海
人工智能实验室联合多所高校创建了MMScan,这是迄今为止最大的多模态3D场景数据集,包含了层次化的语言标注。
·
2025-03-19 21:28
数据集
【教程4>第2章>第30节】本章整体思维导图与学习总结
教程4.目录.目录1.本章节目录2.本章节思维导图3.本章节学习案例与实际应用欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:
fpga
入门100
fpga和matlab
·
2025-03-19 12:39
#
第3章·通信—高阶调制解调
FPGA
教程4
学习总结
高阶调制解调
算力未来演进与多场景创新
从技术架构层面来看,异构计算通过整合CPU、GPU、
FPGA
等多元芯片实现性能跃升,边缘计算则借助分布式节点降低时延并提升响应效率,而量子计算在特定领域的指数级加速潜力已进入验证阶段。
智能计算研究中心
·
2025-03-19 11:06
其他
TDE透明加密:重塑文件传输与网盘存储的安全新范式
作为国内数据安全领域的创新者,
上海
安当推出的TDE透明加密技术**,以**“端到端无感加密、全链路权限管控、跨平台无缝兼容”**为核心,为企业构建从文件生成、传输到存储的全生命周期防护体系。本
安 当 加 密
·
2025-03-19 08:01
安全
纵存科技加入OurBMC,共建高性能存储技术栈
近日,
上海
纵存科技有限公司(简称“纵存科技”)签署CLA(ContributorLicenseAgreement,贡献者许可协议),宣布正式加入OurBMC社区。
·
2025-03-18 18:08
程序员
东隆科技携手PRIMES成立中国校准实验室,开启激光诊断高精度新时代
3月12日,
上海
慕尼黑光博会期间,东隆科技正式宣布与德国PRIMES共同成立“中国校准实验室”。
东隆科技
·
2025-03-18 14:13
科技
第4章:二房东都怕你知道:用DeepSeek让隔断房电表不再吃人
第4章:二房东都怕你知道:用DeepSeek让隔断房电表不再吃人——前电力稽查工程师的隐蔽战场纪实4.1租约里的隐藏税
上海
某城中村的调查报告触目惊心:67%的隔断房存在电表加速现象,普通单间月耗电量竟高达
m0_65737849
·
2025-03-18 10:00
运维
前端
网络
正式开启Django之旅
django-adminstartproject项目名称(2)、在settings.py文件,修改配置文件LANGUAGE_CODE='zh-hans'#需要设置为中文TIME_ZONE='Asia/Shanghai'#时区设置为亚洲/
上海
__淡墨青衫__
·
2025-03-18 06:30
Django
django
python
后端
FPGA
中级项目3——IP核之时钟管理单元
FPGA
中级项目3——IP核之时钟管理单元时钟还需要管理?什么是时钟管理单元?我们常熟知
FPGA
本身有晶振单元,源源不断的提供的50Mhz的频率波。但是这样往往无法满足一些设计需求。
霖00
·
2025-03-17 18:23
fpga开发
经验分享
嵌入式硬件
fpga
网络
时序数据库
【从零开始学习计算机科学】硬件设计与
FPGA
原理
硬件设计硬件设计流程在设计硬件电路之前,首先要把大的框架和架构要搞清楚,这要求我们搞清楚要实现什么功能,然后找找有否能实现同样或相似功能的参考电路板(要懂得尽量利用他人的成果,越是有经验的工程师越会懂得借鉴他人的成果)。如果你找到了的参考设计,最好还是先看懂并理解,这一方面能提高我们的电路理解能力,而且能避免设计中的错误。在开始做硬件设计前,根据自己的项目需求,可以去找能够满足硬件功能设计的,有很
贫苦游商
·
2025-03-17 06:21
【从零开始学习计算机】硬件设计
fpga开发
学习
数字逻辑
verilog
HDL
硬件设计
硬件工程
【无标题】采集板设计
设计包含16片AD9680ADC和XilinxXC7V690
FPGA
的电路板需要解决高速数据接口、电源管理、时钟同步及PCB布局等关键挑战。
weixin_42366388
·
2025-03-16 21:46
测试工具
软件测试之测试用例详细解读
(比如说我们唯一标识一个人:中国-
上海
市
隐居人家的炊烟
·
2025-03-15 23:41
测试用例
软件测试
自动化测试
FPGA
为何要尽量减少组合逻辑的使用
在
FPGA
设计中,组合逻辑的使用确实需要谨慎,尤其是要尽量减少它的复杂性。这并不是因为组合逻辑本身不好,而是因为它在实际应用中容易引发一系列问题,而这些问题往往与
FPGA
的设计哲学和硬件特性相冲突。
昇柱
·
2025-03-15 23:37
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他