E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
信号完整性
Cadence
信号完整性
(二)-- 电源完整性理论基础1
随着PCB设计复杂度的逐步提高,对于
信号完整性
的分析出了反射、串扰及EMI外,稳定可靠的电源供应也成为设计者们重点研究的方向之一。
Marvin_wu
·
2020-08-20 07:23
Cadence
SI........
信号完整性
专题【1】——电源完整性(PI)
前言:为了方便查看博客,特意申请了一个公众号,附上二维码,有兴趣的朋友可以关注,和我一起讨论学习,一起享受技术,一起成长。说明:本文的多数图片,均来源网络,如有侵权,请告知删除,谢谢。1.概述电源完整性:如何保证电源分配系统(PowerDistributionNetwork——PDN)满足负载芯片对电源的要求,即为电源完整性。解释一下,即电源调整系统为各部分电路提供稳定正确的工作电压,使系统的各部
霁风AI
·
2020-08-20 02:29
躬耕硬件
信号完整性
硬件电路设计
差分对等长绕线问题
差分对等长绕线问题差分对是很有效的高速信号走线的方式,可以通过差分对的方式抑制共模噪声,达到更佳的高速
信号完整性
。
zding92
·
2020-08-20 01:39
硬件
信号完整性
之差分对
差分传输差分互连方式中,使用两条传输线来传输信号。差分驱动器有两个输出端,这两个输出端同时输出信号。理想情况下两个信号边沿对齐,但是翻转方向相反,如下图所示:两个信号沿着各自的传输线传输,到达接收器时,接收器对两个信号进行差分检测,从两个信号的差值中提取信息,这个差值信号称为差分信号。对于其中任意一个信号,和普通的单端信号没有什么区别,在传输线上传输时也遵循单端信号传输的各种规律。差分驱动器的两个
结界很厚
·
2020-08-20 01:11
信号完整性
信号完整性
问题(1)——基本概念
在刚刚开始工作的时候,主管让我学习画原理图和Layout,我只是在照着原厂的资料画,甚至做完了之后都不知道自己干的是什么。主管给了我一张纸,上面写着Layout规则,完全不懂为什么要这样,为什么走线不能交叉,完全不懂,所以自己开始看点东西,恶补一下基础,起码要能懂自己在干什么。1.传播速度:电信号在导线中或者空气中以光速传播。但是在电路板中就不是了。所有物质都有一种特性,叫做相对介电常数(εr),
耗子0_0
·
2020-08-20 00:30
硬件相关
PCB设计与串扰-真实世界的串扰(上)
随着电子设计领域的高速发展,产品越来越小,速率越来越高,
信号完整性
越来越成为一个硬件工程师需要考虑的问题。串扰,阻抗匹配等词汇也成为了硬件工程师的口头禅。
恋风恋歌123
·
2020-08-19 23:16
PCB
信号完整性
专题【3】——有哪些功能和方案专攻高速设计布局布线?【转载】
不论你PCB工程师、系统工程师,还是芯片设计工程师,都面临着
信号完整性
——当今高速电子设计的一大挑战
霁风AI
·
2020-08-19 23:45
信号完整性
躬耕硬件
Altium
Designer
信号完整性
专题【2】——等长绕线
1.等长走线的目的为了减少信号传输的相对延时,让信号的传输速度一致,等长绕线就是为了统筹信号的时序,等长设计的目的是等时。2.建立时间和保持时间(1)建立时间建立时间是指时钟前沿数据信号保持不变的时间。(2)保持时间保持时间是指时钟跳变后数据需要保持不变的时间。建立时间和保持时间是芯片识别出信号需要的最小时间量。信号的速率越高,数据的建立、保持时间窗越窄。时序逻辑要满足建立时间和保持时间的要求,并
霁风AI
·
2020-08-19 23:45
信号完整性
躬耕硬件
HFSS学习设计流程
HFSS是由美国Ansoft公司开发的一款电磁仿真设计软件,具有精确的场仿真器,可以满足以下几个方面的的电磁仿真设计:1.射频与微波无源器件设计2.天线、天线阵列设计3.告诉数字
信号完整性
分析4.EMC
weixin_30698527
·
2020-08-19 04:41
信号完整性
分析之电阻,电容,电感的物理基础
1.电阻R=电阻率*距离/横截面积(R=ρ*d/S)连接线的阻抗与材料和几何结构有关。2.电容C=电荷量/导体间电压(C=Q/V)I=△Q/△t=C*dv/dt当电压不变时,电容越大,电流越大;电容越大(单位时间内电荷量越多),电容器阻抗越小3.怎么计算电源与地平面之间的去耦电容的值δt(表示电压下沉幅度达到电源电压的5%的时间)=C*0.05*V2/P若芯片功耗1W,去耦电容1nF,电源电源3.
菜鸟的进化之旅
·
2020-08-18 18:23
信号完整性与电源完整性分析
一文读懂高速PCB设计跟高频放大电路应用当中的阻抗匹配原理
你将会初步了解频率与波长的基础知识、信号反射的基本原理、特性阻抗的基本概念以及怎么样为放大电路做阻抗匹配,可以为进一步学习《三极管进阶》课程打下基础,这些知识在高速PCB设计当中也是适用的,它们也属于
信号完整性
的范畴
weixin_30685047
·
2020-08-18 17:41
硬件系统概要设计-1-
信号完整性
分析
一、概要设计阶段要对
信号完整性
、电源完整性、EMC/EMI、结构与散热设计、工艺的可行性、测试的可行性座初步分析;二、需求分析的目标是选定一套符合要求的最佳设计方案,确定硬件系统设计的关键器件及总体设计架构
waixingxueren
·
2020-08-18 17:13
硬件系统工程师宝典(张志新
王新才著)
信号完整性
的几个基本概念
常识铜厚:1oz(盎司)=35um(微米)=1.44mil线宽:1mil=0.0254mm=25.4um;1inch=1000mil几个基本概念上升/下降时间(Rise/FallTime):信号从低电平跳变到高电平所需要的时间,通常是量度上升/下降沿在10%~90%电压幅值之间的持续时间,记为Tr。截止频率(KneeFrequency):表征数字电路中集中了大部分能量的频率范围(0.5/Tr),记
u010296036
·
2020-08-18 16:50
信号完整性与pcb设计
信号完整性
100条经验法则
随着现代数字电子系统突破1GHz的壁垒,PCB板级设计和IC封装设计必须都要考虑到
信号完整性
和电气性能问题。凡是介入物理设计的人都可能会影响产品的性能。
rockpi
·
2020-08-18 16:25
EDA设计
100条估计
信号完整性
效应的经验法则
经验法则只是一种大概的近似估算,它的设计目的是以最小的工作量,以知觉为基础找到一个快速的答案。经验法则是估算的出发点,它可以帮助我们区分5或50,而且它能帮助我们在设计的早期阶段就对设计有较好的整体规划。在速度和精度的权衡之间,经验法则倾向于速度,但它并不是很准确。当然,不可以盲目的使用经验法则,它必须基于对基本理论的深刻了解和良好的工程判断能力。当精确度很重要时,例如在设计中某个数值偏离百分之几
蓝白的天空
·
2020-08-18 16:17
信号完整性
测试入门——SECOND
经验法则是一种可以广泛应用于多种情况下的原则和方法。在SI设计中,经验法则用于粗略估计某种参数或指定设计中应该遵循的原则。比如,FR4板材上信号的衰减大约为0.1dB/inch/GHz,这种经验法则可以在设计之前快速粗略地估计信号可能有多大的衰减。SI设计是个性化的,对于局部总线,关注的仅仅是本身的质量,对反射、串扰、电源滤波等几个方面的设计就能让电路正常工作。在高速同步总线(如DDR)中,只关注
初释衷年
·
2020-08-18 16:22
SIstudy
信号完整性
分析系列——1基本概念
1.
信号完整性
(SignalIntegrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。
lh1611
·
2020-08-18 15:30
信号完整性
的基本概念(走出误区)
什么是
信号完整性
?2014-07-23
信号完整性
是指高速PCB中由于信号、互连线、电源等因素相互作用,使信号产生畸变的一种现象。波形畸变可能导致无法正确接收信号,进而导致电路无法正常工作。
东方之巅
·
2020-08-18 14:16
信号完整性
什么是特性阻抗
作者:
[email protected]
本文所有权归作者Aircity所有首先推荐一本书《
信号完整性
分析》,EricBogatin著。个人认为硬件工程师必看此书。
AirCity123
·
2020-08-18 13:39
笔记
100条
信号完整性
效应的经验法则
下面是具有40年研究经验的国际大师EricBogatin给出的100条估计
信号完整性
效应的经验法则。读书分割线一、第1-101、信号上升时间约是时钟周期的10%,即1/10x1/Fclock。
火红色祥云
·
2020-08-18 13:42
随笔
硬件学习系列——设计之中——1
信号完整性
相关再学习
信号的时域和频域:
信号完整性
的研究主要从信号的时域和频域去研究。
alala120
·
2020-08-18 13:10
SI
PI
信号完整性
之“过冲“(振铃)深度分析
信号在传输的过程中,往往不是标准的矩形波信号,尤其在高速信号中,保证信号的完整性是十分重要的,影响
信号完整性
最主要的因素之一,就是阻抗不匹配,通常表现在传输线上,而阻抗不匹配直接导致信号的反射,反射信号与原始信号叠加
失心少年悟红尘
·
2020-08-17 22:00
仿真软件算法分析
仿真软件算法简介(MOM、FDTD、FEM)针对
信号完整性
的仿真从仿真类型上可以分为三类,分别是电路仿真、行为仿真以及电磁场仿真。
十四岁的十四
·
2020-08-16 21:54
SI
DDR的VTT电源应用及其优化
论文导读:摘要:针对高速DDR总线中的
信号完整性
问题,本文在分析现有的端接方式后,提出了一种新的VTT端接方式。在分析和设计的过程中,使用了Cadence仿真软件。
碰碰跳跳
·
2020-08-16 19:29
xilinx
EDA
器件
Advanced Design System 破解教程 ADS 2017
https://www.isharepc.com/2544.htmlAdvancedDesignSystem2017(简称ADS2017)是由美国Agilent公司推出的微波电路和通信系统仿真软件,新版在
信号完整性
_travel_alone
·
2020-08-16 18:33
ADS
Allegro进行PCB级的
信号完整性
仿真
摘要:在高速PCB设计过程中仅仅依靠个人经验布线,往往存在巨大的局限性.利用Cadence的Allegro软件包对电路进行PCB级的仿真,可以最优化线路布局,极大地提高电路设计质量,从而缩短设计周期,本文结合作者的实际设计经验.介绍使用Cadence的一般步骤并列举在使用过程中所发现的一些问题.随着信息宽带化和高速化的发展,以前的低速PCB已完全不能满足日益增长信息化发展的需要,而高速PCB的出现
滔滔江水
·
2020-08-15 17:24
杰里之蓝牙耳机距离及 天线匹配 调试方法篇
一、tPCBlayout注意事项:11、保证
信号完整性
芯片VMCU、VDDIO、BTAVDD、RTCVDD退偶电容地线回路要尽量短,SW-BTAVDD回路尽量短,地线完整。
Rambo-Lamborghini
·
2020-08-15 16:50
如何理解反射信号淹没在上升沿中
如何理解反射信号淹没在上升沿中一般关于
信号完整性
的讨论均会要求阻抗不连续的距离足够短(如L<λ/20),这样可以让反射信号淹没在入射信号的上升沿中。但如何理解这一说法呢?
剑侠蜀山
·
2020-08-15 07:21
信号完整性及信号时序
反射淹没
Linux-spi_硬件接口
优点:支持全双工,push-pull的驱动性能相比open-drain
信号完整性
更好;支持高速(100MHz以上);协议支
哐哐砸电脑
·
2020-08-14 03:28
Linux-spi
Altium Designer 20 的安装
这套软件通过把原理图设计、电路仿真、PCB绘制编辑、拓扑逻辑自动布线、
信号完整性
分析和设计输出等技术的完美融合,为设计者提供了全新的设计解决方案,使设计者可以轻松进行设计,熟练使用这一软件必将使电路设计的质量和效率大大提高
冷月枫啊
·
2020-08-14 00:55
Altium
Designer
20
Altium
Designer
设计软件
PCB
AD20
信号完整性
之信号回路(驱动路径与返回路径)
对于
信号完整性
,两条路径同样重要。信号传输时,驱动路径即为信号的PCB走线,返回时则选择与驱动路径阻抗最小的路径。需要注意的时,这里提到时时阻抗而不是电阻,即,返回路径选择的
结界很厚
·
2020-08-12 12:29
信号完整性
基于Cadence_Allegro的高速PCB设计
信号完整性
分析与仿真
原文地址::http://www.21ic.com/app/power/201106/86955.htm摘要:
信号完整性
问题已成为当今高速PCB设计的一大挑战,传统的设计方法无法实现较高的一次设计成功率
xqhrs232
·
2020-08-11 15:27
PCB/EDA/硬件设计与仿真
高速PCB 设计中终端匹配电阻的放置
1引言随着半导体工艺的快速发展,信号上升时间愈来愈短,导致
信号完整性
问题日
简单并快乐着
·
2020-08-11 12:20
硬件基础
信号完整性
分析7——传输线的物理基础
信号完整性
分析7——传输线的物理基础传输线定义:同轴电缆线是一种传输线,多层板中的PCB线条也是一种传输线。简单地说,传输线是由两条有一定长度的导线组成的。
Wilson_hhx
·
2020-08-09 01:57
信号完整性分析笔记
创龙基于Xilinx Kintex-7系列高性价比FPGA开发板的处理器、NOR FLASH、DDR3
核心板尺寸仅80mm*58mm,底板采用沉金无铅工艺的6层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 13:46
产品说明
TLA7-EVM开发板硬件说明
核心板尺寸仅70mm*50mm,底板采用沉金无铅工艺的6层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 13:46
创龙Xilinx Artix-7系列FPGA开发板的处理器、NOR FLASH、DDR3
核心板尺寸仅70mmx50mm,采用沉金无铅工艺的10层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 13:46
产品说明
创龙基于Xilinx Kintex-7系列高性价比FPGA开发板IO、JTAG
核心板尺寸仅80mm*58mm,底板采用沉金无铅工艺的6层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 13:46
产品说明
创龙基于Xilinx Artix-7系列FPGA处理器规格书
核心板尺寸仅70mm*50mm,采用沉金无铅工艺的10层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 13:45
产品说明
创龙基于Xilinx Artix-7系列FPGA处理器规格书
核心板尺寸仅70mm*50mm,底板采用沉金无铅工艺的6层板设计,专业的PCBLayout保证
信号完整性
的同时,经过严格的质量控制,满足工业环境应用。
Tronlong_
·
2020-08-08 10:52
产品说明
信号完整性
之串扰
1.前言当PCB板上走线间距较近,一条走线上传输信号时,会在邻近的走线上引起噪声,这种现象称为串扰。串扰实际上是相邻走线之间的一种能量传递现象。下图显示了这种串扰现象,上方的走线传输信号,无论下方的走线是否有信号在传输,其两端都会产生噪声。通常将产生干扰的信号线称为攻击线,被干扰的信号线称为受害线。板上走线密度很高时串扰的影响尤其严重。由于线性无源系统满足叠加定理,如果受害线上有信号的传输,串扰引
结界很厚
·
2020-08-08 00:37
信号完整性
PCB技巧
1.
信号完整性
(SignalIntegrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。
bird67
·
2020-08-07 12:02
电子电路
电路板上的连线也存在坑
器件管脚之间的连线都是理想化的,但在实际的电路板上要通过有一定宽度、长度、厚度的导线进行连接,而且相邻的导线之间还会由于电磁作用互相影响,实际的走线是有一定的阻抗、感抗、容抗的,导致了PCB上一系列干扰、串扰、
信号完整性
等问题
ybhuangfugui
·
2020-08-05 15:47
Sate210(Cortex A8 S5pv210)邮票孔核心板PCB设计说明
Sate210最高运行频率1GHz,内存总线带宽频率是DDR400MHz所以PCB设计要严格遵守
信号完整性
与电源完整性设计原则。首先是层叠结构设计,PCB层叠需要考虑多个因素,层叠结构的选择首
gooogleman
·
2020-08-05 13:54
原创S5PV210
Sate210开发板
信号完整性
分析-笔记
http://www.sig007.com/---于博士
信号完整性
研究网自己的理解:1.如果把人比喻成信号,道路比喻成传输线,坑洼看做特征阻抗---当人迈大步子(信号的上升时间>信号往返时间),道路上的的坑洼会被跳过
zyboy2000
·
2020-08-04 23:31
信号完整性
信号完整性
:信号反射
信号沿传输线向前传播时,每时每刻都会感受到一个瞬态阻抗,这个阻抗可能是传输线本身的,也可能是中途或末端其他元件的。对于信号来说,它不会区分到底是什么,信号所感受到的只有阻抗。如果信号感受到的阻抗是恒定的,那么他就会正常向前传播,只要感受到的阻抗发生变化,不论是什么引起的(可能是中途遇到的电阻,电容,电感,过孔,PCB转角,接插件),信号都会发生反射。那么有多少被反射回传输线的起点?衡量信号反射量的
KunKa-
·
2020-08-04 21:16
模拟/数字
PCB设计
信号完整性
分析---串扰和反射
信号完整性
的定义定义:
信号完整性
(SignalIntegrity,简称SI)是指在信号线上的信号质量。差的
信号完整性
不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。
打怪升级ing
·
2020-08-04 21:05
信号完整性-SI/PI
信号完整性
入门笔记一-细解为什么低频信号在较短传输线不考虑反射?
最近学习阻抗匹配的时候,不太理解为什么低频信号在较短传输线上不考虑发射;后来看了一些帖子说可以这样理解:在低频电路中,我们一般不考虑传输线的匹配问题,只考虑信号源跟负载之间的情况,因为低频信号的波长相对于传输线来说很长,传输线可以看成是"短线",反射可以不考虑(可以这么理解:因为线短,即使反射回来,跟原信号还是一样的)。不知道大家理解没有,若大家如我一样当初一样有些不明白,那么可以看下面的分析。先
ZKERK
·
2020-08-04 20:17
信号完整性
(五):信号反射
信号沿传输线向前传播时,每时每刻都会感受到一个瞬态阻抗,这个阻抗可能是传输线本身的,也可能是中途或末端其他元件的。对于信号来说,它不会区分到底是什么,信号所感受到的只有阻抗。如果信号感受到的阻抗是恒定的,那么他就会正常向前传播,只要感受到的阻抗发生变化,不论是什么引起的(可能是中途遇到的电阻,电容,电感,过孔,PCB转角,接插件),信号都会发生反射。那么有多少被反射回传输线的起点?衡量信号反射量的
weixin_34414196
·
2020-08-04 20:32
信号完整性
2- 读于博士
信号完整性
这个版面主要讲一下信号非完整性的一些现象或问题反射临界长度的理解PCB走线宽度变化产生的反射信号的振铃接收端容性负载的反射串扰塌陷反射图一显示了信号反射未处理引起的波形畸变,看起来就像振铃.很多硬件工程师都会在时钟输出信号上串接一个小电阻,至于为什么,很多人都说不清楚,.其实这个小电阻的作用就是为了解决信号反射问题,而且随着电阻的增大,振铃会消失,但你发现信号的上升沿也不再那么陡峭(假如电阻趋于∞
xwshine
·
2020-08-04 18:33
模拟电路
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他