E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
图像处理(fpga)
ISE中逻辑分析仪ChipScope的使用
基本上采用了典型外部逻辑分析仪的理念和功能,却无需额外的逻辑分析设备、测试I/O、电路板走线和探点,只要建立一个对应的文件并做相关设置后,与当前工程捆绑编译,用一根JTAG接口的下载电缆连接到要调试的
FPGA
YprgDay
·
2024-01-29 15:47
#
开发工具的使用
fpga开发
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA
综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
机器视觉对工业机器人有什么作用?
而如今,随着传感器、
图像处理
及光学成像等技术快速的崛起与发展,为机器视觉在中国的发展插上了腾飞的翅膀,有了质一般实际的进展。
工业机器视觉前沿
·
2024-01-29 15:47
工业级机器视觉
工业机器人
3D视觉引导
制造业
工厂
生产线
【
FPGA
】:ip核--Divider(除法器)
本文转自:【
FPGA
】:ip核–Divider(除法器)二、Divider(除法器)概述除法器顾名思义,用来做除法运算。
岁岁人如旧
·
2024-01-29 13:10
FPGA
fpga开发
FPGA
逻辑资源评估之BRAM(以Xilinx为例)
在
FPGA
逻辑设计时,需要参考所需逻辑资源对
FPGA
进行选型,其中一项就是对BRAM的评估,在这里以xilinxUltraSCALE+系列
FPGA
为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
FPGA
实现八位数字抢答器设计
一.设计要求八位数字抢答器设计要求:抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~S7表示。设置一个系统清除和抢答控制开关S,该开关由主持人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂
FPGA之旅
·
2024-01-29 13:08
FPGA之旅课设
fpga开发
FPGA
抢答器设计
设计一抢答器,要求如下:抢答台数为6;具有抢答开始后20s倒计时,20秒倒计时后6人抢答显示超时,并报警;能显示超前抢答台号并显示犯规报警;系统复位后进入抢答状态,当有一路抢答按键按下,该路抢答信号将其余各路抢答信号封锁,同时铃声响起,直至该路按键松开,显示牌显示该路抢答台号。clk时钟信号b1~b6抢答按钮reset复位按钮shield屏蔽标志位stop倒计时暂停标志位show显示器alarm1
wef@~@
·
2024-01-29 13:38
fpga开发
URAM和BRAM 的区别
无论是7系列
FPGA
、UltraScale还是UltraScalePlus系列
FPGA
,都包含BlockRAM(BRAM),但只有UltraScalePlus芯片有UltraRAM也就是我们所说的URAM
shenlansee
·
2024-01-29 13:37
fpga开发
Xilinx
FPGA
BRAM使用方法
BRAM使用方法在利用
fpga
进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
FPGA
| BRAM和DRAM
BRAM(BlockRAM)Blockram由一定数量固定大小的存储块构成的,使用BLOCKRAM资源不占用额外的逻辑资源,并且速度快。但是使用的时候消耗的BLOCKRAM资源是其块大小的整数倍。如Xilinx公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。反过来相邻两个BRAM可以结合起来实现72Kbit存储器,
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx 7系列 BRAM概述
Xilinx7系列
FPGA
中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
FPGA
中除法器IP核乘法器IP核使用
FPGA
中除法器IP核乘法器IP使用1.除法器IP核有两种,3.0是最大支持32bit的被除数除数;4.0是最大支持64bit的被除数除数;研究电机时需要计算步数,都仅仅需要32bit因此选择3.0;2
小时姐姐
·
2024-01-29 13:04
fpga
用
FPGA
实现多人抢答器
测试题目“三人抢答器”要求:(1)答题开始后,由主持人按下“开始”键后进入抢答环节;(2)每人一个抢答按钮,有人抢答成功后,其他人再抢答无效;(3)当某人抢答成功时,抢答器系统发出半秒的低频音,并在数码管上显示该组别序号;(4)每个人初始分数为0,抢答成功得到一分,并在数码管上显示3人的得分;(每人分配一个数码管用于显示分数,显示“0~9”)(5)抢答成功后,10秒倒计时,并在数码管上显示。倒计时
m0_54472634
·
2024-01-29 13:33
fpga开发
基于
FPGA
的4路抢答器verilog,quartus
名称:基于
FPGA
的4路抢答器verilog(代码在文末付费下载)软件:Quartus语言:Verilog要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是
fpga
定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在XilinxAsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
【
FPGA
教程案例11】基于vivado核的除法器设计与实现
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
为什么时序逻辑电路会落后一拍?
FPGA
初学者可能经常听到一句话:“时序逻辑电路,或者说用<=输出的电路会延迟(落后)一个时钟周期。”但在仿真过程中经常会发现不符合这一“定律”的现象–明明是在仿真时序逻辑,怎么输出不会落后一拍?
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
一.设计思路二.实现过程1.第一信号鉴别锁存模块+犯规电路(1)使用器件74175,带公共时钟和复位四D触发器(2)原理a.比赛开始前,主持人复位按钮
月月如常
·
2024-01-29 13:30
fpga开发
嵌入式硬件
单片机
【
FPGA
】Verilog描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,Verilog是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。那么到底该如何描述电路?Verilog提供了3种不同的方式:结构化描述方式(结构模型,StructuralModeling)数据流描述方式(数据模型,Dataflowmodeling)行为级描述方式(行为模型,Beh
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
【无人机三维路径规划】基于人工蝶群算法ABO实现复杂地形无人机三维航迹规划附Matlab代码
更多Matlab完整代码及仿真定制内容点击智能优化算法神经网络预测雷达通信无线传感器电力系统信号处理
图像处理
路径规划元胞自动机无人机内容介绍摘要无人机三维路径规划是无人机自主飞行和协同作业的关键技术之一
天天Matlab科研工作室
·
2024-01-29 13:59
无人机
算法
matlab
xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的
FPGA
逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
FPGA
原理与结构(8)——块RAM(Block RAM,BRAM)
系列文章目录:
FPGA
原理与结构(0)——目录与传送门一、BRAM简介大家对于RAM应该并不陌生,RAM就是一张可读可写的存储表,它经常被拿来与ROM进行对比,相比之下,ROM只可读。
apple_ttt
·
2024-01-29 13:28
FPGA原理与结构
fpga开发
FPGA
通过 UDP 以太网传输 JPEG 压缩图片
FPGA
通过UDP以太网传输JPEG压缩图片简介在
FPGA
上实现了JPEG压缩和UDP以太网传输。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
探秘Photoshop | 一站式了解所有相关信息
Photoshop是迄今为止世界上最强大的图像编辑软件,它已成为许多涉及
图像处理
的行业标准。
不秃头的UI设计师
·
2024-01-29 12:14
photoshop
ui
AI 黑科技,老照片修复,模糊变高清
我拿“自己”的旧照片试了一下,先看效果对比:右侧为修复后只看人脸部分G
FPGA
Nhttps://arxiv.org/pdf/2101.04061.pdf
FPGA
N算法由腾讯PCGARC实验室提出,其相关论文已被
统计学家
·
2024-01-29 11:04
单板计算机(SBC)-片上系统(SOC)嵌入式C++和
FPGA
(VHDL)
要点:片上系统/单板计算机嵌入式C++及VHDL编程单板计算机(RaspberryPi)C++实现MQTT监控房间门锁,灯光,并使用RESTful提示状态单板计算机(ESP8266)C++无线网络MQTT土壤湿度监测仪,实现HTTP服务器,创建网页版监控界面,构建ESP8266监控固件,单板计算机集成到IP网络,添加二氧化碳检测传感器,使用GPIO和PWM控制继电器和直流压控风扇片上系统(SOC)
亚图跨际
·
2024-01-29 08:26
嵌入式
FPGA
C/C++
单板计算机SBC
片上系统SOC
Raspberry
Pi
ESP8266
MQTT
C++
Qt
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在
FPGA
逻辑电路设计中,
FPGA
设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:Vivado布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
C#使用OpenCvSharp4库中5个基础函数-灰度化、高斯模糊、Canny边缘检测、膨胀、腐蚀
、高斯模糊、Canny边缘检测、膨胀、腐蚀使用OpenCV可以对彩色原始图像进行基本的处理,涉及到5个常用的处理:灰度化模糊处理Canny边缘检测膨胀腐蚀1、测试图像lena.jpg本例中我们采用数字
图像处理
中经常用到的一副标准图像
雪域迷影
·
2024-01-29 08:13
OpenCV
编程语言学习
C#
WinForm和WPF
c#
开发语言
opencv
[Python
图像处理
] 使用OpenCV创建深度图
使用OpenCV创建深度图双目视觉创建深度图相关链接双目视觉在传统的立体视觉中,两个摄像机彼此水平移动,用于获得场景上的两个不同视图(作为立体图像),就像人类的双目视觉系统:通过比较这两个图像,可以以视差的形式获得相对深度信息,该视差编码对应图像点的水平坐标的差异。两个立体图像中单个像素的位移量称为视差(disparity),像素的视差与其在场景中的深度成反比。可以用灰度值对每个像素的视差进行编码
AI technophile
·
2024-01-29 07:19
Python图像处理实战
python
图像处理
计算机视觉
数字
图像处理
(实践篇)三十二 OpenCV-Python比较两张图片的差异
目录一方案二实践通过计算两张图像像素值的均方误差(MSE)来比较两张图像。差异大的两张图片具有较大的均方差值,相反,相似的图片间则具有较小的均方差值。需要注意的是。待比较的两张图像要具有相同的高度、宽度和通道数。一方案①导入依赖库importcv2importnumpyasnpimportmatplotlib.pyplotasplt
Jackilina_Stone
·
2024-01-29 06:34
数字图像处理(入门篇
实践篇
综合篇)
数字图像处理
python
OpenCV
HPS SoC和
FPGA
联合使用例程
本教程演示了如何使用HPS/ARM与
FPGA
进行通信。我们将为DE10标准开发板介绍如何根据官方的DE10_Standard_GHRD工程开发出自己的My_GRHD工程。
zhou_sking
·
2024-01-29 05:41
Linux
terasic
软件操作
嵌入式
linux
操作系统
FPGA
中的HPS
使用轻量级HPS-to-
FPGA
桥接器连接需要由HPS控制的IP(轻量级HPS到
FPGA
桥接器允许HPS中的主设备访问SoC器件的
FPGA
部分中的内存映射控制的从端口。
whocarea
·
2024-01-29 05:41
FPGA
quartus如何烧写
FPGA
程序
1.连接好JTAG线,点击烧写按钮2.选择USB串口3.生成jic文件,点击File-CoventProgrammingFile...-根据芯片型号选择正确的4.删除旧版本程序,添加新版程序4.勾选前两项
徐徐如风XR
·
2024-01-29 05:41
fpga开发
Quartus
FPGA
JTAG配置芯片固化(Cyclone IV)
CycloneIV配置芯片固化
FPGA
有三种配置下载方式:主动配置方式(AS),被动配置方式(PS)和最常用的基于JTAG的配置方式。
闲庭信步sss
·
2024-01-29 05:09
FPGA
fpga
Modelsim SE 10.5安装教程
大学老师爱教VHDL语言,但是进入社会以后,基本都是VerilogHDL语言,简单易学,建议用Verilog来仿真与做
FPGA
工程。一、资源:Modelsim_
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
FPGA
硬核与软核处理器有什么区别和联系?
关注、星标公众号,直达精彩内容作者:wcc149软核处理器SOPC技术,即软核处理器,最早是由Altera公司提出来的,它是基于
FPGA
的SOC片上系统设计技术。
Hack电子
·
2024-01-29 05:33
芯片
java
大数据
linux
编程语言
quartus烧写文件pof sof jic区别
quartus烧写文件有三种格式,分别是pof,sof和jicpof是在AS模式下通过jtag写到
fpga
外挂的配置芯片中,不会掉电擦除,要不然成sram了,但是不能调试。
JingZhe_HengJing
·
2024-01-29 05:33
fpga
quartus
jtag
烧写
Quartus生成烧录到
FPGA
板载Flash的jic文件
简要说明:Altera的
FPGA
芯片有两种基本分类,一类是纯
FPGA
,另一类是
FPGA
+Soc(Systemonchip),也就是
FPGA
+HPS(HardProcessorSystem,硬核处理器),
GBXLUO
·
2024-01-29 05:02
FPGA
fpga开发
opencv 形态学
图像处理
-自适应阈值二值化
什么是形态学处理基于图像形态进行处理的一些基本方法这些处理方法基本上是对二进制图像进行处理卷积核决定着
图像处理
的效果形态学
图像处理
的方法腐蚀与膨胀开运算闭运算顶帽黑帽什么是二值化将图像的每个像素变为两种值
美老师
·
2024-01-29 05:21
opencv
基础
python基础
opencv
图像处理
计算机视觉
数字
图像处理
(实践篇)二十七 Python-OpenCV 滑动条的使用
目录1涉及的函数2实践1涉及的函数⒈setWindowProperty()用于设置GUI应用程序的属性cv2.setWindowProperty(windowsName,prop_id,prop_value)参数:①
Jackilina_Stone
·
2024-01-29 05:36
数字图像处理(入门篇
实践篇
综合篇)
图像处理
python
opencv
嵌入式教程_DSP教学实验箱操作:5-14 灰度图像二值化(LCD显示)
在数字
图像处理
中,二值图像占有非常重要的地位,特别是在实用的
图像处理
中,以二值
图像处理
实现而
Tronlongtech
·
2024-01-29 04:18
计算机视觉
人工智能
图像处理
紫外工业相机在半导体制造检测系统中的应用
使用
图像处理
算法进行图像分析,可以对各种缺
超凡三眼仔
·
2024-01-29 04:44
机器视觉
制造
xilinx基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择
FPGA
芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
vivado 2018.3 烧写固化
FPGA
verilog代码以及出现的问题解决
vivado一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325T
FPGA
进行的开发,不会用到SDK软件,所以烧写固化代码想通过vivado
cckkppll
·
2024-01-29 02:29
fpga开发
【加速计算】从硬件、软件到网络互联,AI时代下的加速计算技术
接下来,我们将回顾和梳理常见的硬件加速器,如GPU、ASIC、TPU、
FPGA
等,以及如CUDA、OpenCL等软件
沐风—云端行者
·
2024-01-28 23:10
云计算架构
网络
人工智能
GPU
网络互联
NVlink
RDMA
6.如何对区域进行填充操作
read_image(Image,'egypt1')*对图像进行二值化处理,
图像处理
的前基本步骤*用于全局阈值分割图像,获取像素值介于MinGray和MaxGray的区域也可以说剔除图像内像素值高于一定值
baivfhpwxf2023
·
2024-01-28 23:44
机器视觉
学习
笔记
双线性插值(Bilinear Interpol)原理及应用
一、什么是插值插值指两个方面:一是在数学上,在离散数据的基础上补插连续函数,使得这条连续曲线通过全部给定的离散数据点;二是在
图像处理
上面,是利用已知邻近像素点的灰度值或RGB中的三色值产生未知像素点的灰度值或
interesting233333
·
2024-01-28 22:22
双线性插值
Bilinear
上采样
插值
大数据毕业设计:Python人脸识别门禁系统 深度学习 Dlib模块 Pyqt5界面 数据库(源码)✅
1、项目介绍技术栈:Python语言、dlib人脸识别模块、OpenCV
图像处理
库、Pyqt5框架界面设计、sqlite3数据库Pychar
q_3548885153
·
2024-01-28 22:48
biyesheji0001
biyesheji0002
毕业设计
python
深度学习
人脸识别
毕业设计
机器学习
计算机视觉
人脸
从中兴事件到中美教育...
直到有一天,一位已准备入职的
FPGA
工程师告诉我,因为中兴事件的影响,他决定将芯片研究作为自己未来的职业
Linda姐
·
2024-01-28 20:53
某里P7程序员推荐,C++超完整学习路线!(内附资料)
通过使用C++语言实现Web服务器,Markdown解析器,内存池以及Docker容器管理工具等,学习并实践C++编程基础,C++11/14标准,C++
图像处理
及增强现实技术。
_pangzi
·
2024-01-28 19:59
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他