E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字逻辑电路基础
程序员需要观看的书籍
程序员要求是这样的:1)建立起计算系统的概念,理解计算系统自底向上、逐次构造的过程,了解经典计算系统的工作基础;2)了解计算机系统的底层机制,包括数据的机器级表示、
数字逻辑
、冯·诺伊曼模型、机器语言、汇编语言
三名狂客
·
2023-04-04 06:23
IT杂谈日记
观看书籍
数字DDR PHY
在ASIC的设计中,PHY是经常要遇到的,它是链接
数字逻辑
和物理电路的必要环节。通常这部分设计由模拟电路来完成,但是这很可能就意味着局限在某个固定的厂家或者工艺上。
lureny123
·
2023-04-04 03:50
技术文章
测试
工作
buffer
转 中国人思维的五大逻辑缺陷,BBC用一部趣味纪录片给解决了
大学学过
数字逻辑
也算接触了逻辑学的皮毛--逻辑关系吧?(简单逻辑和组合逻辑门这种)
yqowen
·
2023-04-03 04:33
数字逻辑
复习——触发器
目录一、触发器的两个基本特点二、触发器的分类(一)按电路结构形式不同划分(二)按逻辑功能划分(三)按存储数据的原理不同可分为三、基本R-S触发器(一)逻辑功能描述(二)或非门构成(三)基本RS触发器的特点(四)状态转换图四、同步触发器(一)同步RS触发器1、电路结构与工作原理分析2、设有专门的异步置位输入端和异步复位输入端的同步RS-FF触发器3、动作特点(二)同步D触发器1.逻辑图、特性表和特性
你看得见星星吗
·
2023-04-02 13:39
verilog
Verilog的运算符
1、算术运算符算术运算符,简单来说,就是数学运算里面的加减乘除,
数字逻辑
处理有时候也需要进行数字运算,所以需要算术运算符。
小默haa
·
2023-04-02 12:24
FPGA
verilog
运算符
数字
电路基础
实验 Verilog代码编写(1)组合逻辑
学习并掌握VerilogHDL为FPGA等的学习提供基础,基于课堂上刚学完的数字电路逻辑,现利用Verilog语言进行对数字电路中的常见电路进行描述,从中加深对数字电路逻辑的理解以及对Verilog的熟练应用。(代码参考自网上)1.一位半加器电路:加法器是逻辑运算电路中最基础的组成单元。将如果不考虑有来自低位的进位,将两个二进制数相加,称为半加,实现半加的电路叫做半加器。1位半加器每次对两个1位的
滇西电子练习生
·
2023-04-02 09:57
Verilog
verilog
软工专硕考研_03 2018年考研经验贴:西安交通大学软件工程专硕
西安交通大学软件工程专硕初试科目915(数据结构与程序设计)复试(四选二数据库操作系统微机原理与接口技术
数字逻辑
与系统设计)回忆下我一年中的经历:2月份到开学:过完年订下了考研的目标后,就开始收集相关信
weixin_39884832
·
2023-04-01 10:20
软工专硕考研
高速接口
电路基础
(三):SerDes
8b/10b编码未编码:可能存在连续的1/0,必须使用直流耦合,存在共模或地噪声,适用于传输速率不高<1Gbps或传输距离不太远<50cm的场景。编码:8b/10b,8b/9b,64b/66b,128b/130b.优点:有足够的跳变沿,方便恢复时钟01数量产不多,直流平衡,可以采用交流耦合的方式,抑制电源噪声和共模噪声,不用考虑直流偏置点有利于信号的校验,但不够可靠还需要CRC校验可插入控制符。用
Chiplet学者
·
2023-04-01 08:48
高速接口电路
信号完整性
单片机
嵌入式硬件
[架构之路-20]:目标系统 - 硬件平台 - 嵌入式系统硬件
电路基础
:架构、设计流程、总线、外设、基本电路、编码
目录前言:第1章嵌入式系统软硬件架构概览1.1什么是嵌入式系统1.2嵌入式系统发展历程1.3嵌入式系统软件+硬件架构1.4嵌入式系统的模型1.5嵌入式系统的硬件设备树1.6嵌入式SOC芯片内部架构第2章硬件电路设计基础2.1嵌入式硬件电路设计流程2.2原理图设计2.3PCB设计2.4PCB生产与焊接2.5CPLD编程2.6FPGA编程第3章嵌入式系统硬件基础电路3.1逻辑电路3.2组合电路3.3时
文火冰糖的硅基工坊
·
2023-04-01 03:23
架构之路
硬件
架构
硬件架构
总线
设备
电路基础
_模拟电路_问答_2023_02
101、图解分析法饱和失真和截止失真都是由晶体管输入、输出特性的非线性造成,统称为非线性失真。为减小非线性失真,必须合理选择静态工作点的位置并适当限制输入信号的幅度。图解法分析放大器:1、确定静态工作点,分析电路参数对Q点的影响;2、根据给定的输入电压的波形,确定其他信号特别是输出信号的波形;3、确定电压放大倍数并分析电路参数对它的影响;4、分析非线性失真。确定最大不失真输出信号的幅度。图解法擅长
SmallCloud#
·
2023-03-30 17:45
简答
SECE
模拟电路
运放
放大电路
MOSFET
数字电路_Q&A_2023
数字电路的设计、分析和实现都是基于
数字逻辑
。数字电路的基本单元是逻辑门。逻辑门可以接受一个或多个输入信号,并根据
SmallCloud#
·
2023-03-30 17:15
简答
SECE
数字信号处理
数字电路
寄存器
触发器
时序逻辑
电路基础
_模拟电路_问答_2023_01
模拟电路(数学、电路、编程、信号处理)模拟电路的历史可以追溯到19世纪初,当时电学理论才刚刚开始发展。经过多年的研究和实践,一些重要的电学定律和基本电路结构被发现和建立,如欧姆定律、基尔霍夫定律、戴维南-诺尔顿等效原理、电容和电感的基本特性等。这些基本理论奠定了模拟电路研究的基础。到了20世纪初,电子管的发明使得模拟电路的设计和实现得到了重大突破。电子管具有放大作用,可以用来构建各种类型的放大器、
SmallCloud#
·
2023-03-30 16:32
简答
SECE
单片机
嵌入式硬件
模拟电路
运放
PLC是什么?2020-07-26
东南大学张志胜课程:先修
电路基础
和软件基础PLC基础知识CPM1APC控制OMRON编程:PLC基础知识开关逻辑控制闭环控制更容易实现精确模拟量控制数字智能控制稳定性比单片机
愉快先生
·
2023-03-30 04:58
202-5-17 力扣每日一题
993二叉树的堂兄弟节点最近考完
数字逻辑
有点飘了,玩的时间有点多,又要开始忙着项目的事,所以又鸽了几天,罪过罪过~~以后尽量不鸽(不是)。
Gnomeshgh9
·
2023-03-29 23:36
力扣题解
二叉树
java
数据结构
算法
leetcode
CMOS
电路基础
逻辑图
一、按制造门的电路晶体管的不同分类:1.MOS型:CMOS、NMOS、PMOS(主要用于
数字逻辑
电路系统)2.双极型:TTL,ECL(Emitor-coupledlogic:设计耦合逻辑门)3.混合型:
打着石膏脚的火星人
·
2023-03-25 15:06
硬件描述语言 VERILOG(一)
t=407Verilog的历史在传统硬件电路的设计方法中,当设计工程师需要设计一个新的硬件、数字电路或
数字逻辑
系统时,需要为此设计并画出一张线路图,随后在CAE(计算机辅助工程分析)工作站上进行设计。
静一下1
·
2023-03-22 19:03
【Python学习】零基础学习Python-6
第十一节:布尔类型1)为False(和java的false不一样,首字母需要大写)2)布尔类型就是特殊的整数3)逻辑运算符:andornot4)
数字逻辑
运算符
一生戎码
·
2023-03-20 02:18
verilog语言实现四位比较器
姓名:杨汉雄学号:19011210569【嵌牛导读】VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
d36a3fd5b3e4
·
2023-03-16 14:08
周一琐事
本来我以为会像上学期的
数字逻辑
那样仔细检查,需要我们将每一个知识点讲解出来。结果可能是由于老师需要检查的人数太多,我们也就只是坐到老师两边按照他说的指令敲入程序测试就行了。
枫郁樰
·
2023-03-16 13:04
浪涌防护电路设计,免费提供EMC测试服务
如果是在数字信号线上,出现浪涌情况的话,会导致
数字逻辑
出错,甚至损坏接口电路。
二极管的春天
·
2023-03-15 17:24
verlilog语言实现四路数据选择器
姓名:杨汉雄学号:19011210569【嵌牛导读】VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
d36a3fd5b3e4
·
2023-03-14 02:11
大学里最烧脑的7个专业
大学里最烧脑的7个专业1、集成电路设计与集成系统本科基本上学的就是基础课就是电类专业都要学的数字模拟电子技术,信号与系统,
电路基础
等等。
扫地声
·
2023-03-12 09:41
数字集成电路设计(四、Verilog HDL
数字逻辑
设计方法)(二)
文章目录3.时序电路的设计3.1触发器3.1.1最简单的D触发器3.1.2带复位端的D触发器3.1.3复杂功能的D触发器(没有太大必要)3.1.4T触发器3.2计数器3.2.1二进制计数器3.2.2(重要)任意进制计数器3.3移位寄存器3.4序列信号发生器3.4.1例:产生10011序列的信号发生器(总结)序列信号发生器3.4.2伪随机码发生器3.时序电路的设计所有的是时序逻辑电路都可以拆成组合逻
普通的晓学生
·
2023-03-10 13:45
Verilog
HDL数字集成电路设计
fpga开发
数字逻辑
基础:原码、反码、补码
时间紧、不理解可以只看这里的结论正数的原码、反码、补码相同。等于真值对应的机器码。负数的原码等于机器码,反码为原码的符号位不变,其余各位按位取反。补码为反码+1。三种码的出现是为了解决计算问题并简化电路结构。在原码和反码中,存在正零+0和负零-0。补码的出现用到了模的知识。机器数和真值日常书写时在数值前面用+号表示正数,-号表示负数,这种带符号的二进制数称为真值。计算机处理时,必须将+和-转换为数
Wu_ShF
·
2023-03-08 23:29
数据结构
c++
c语言
算法
《深入浅出计算机组成原理》学习笔记 Day7
电路基础
1.使用电信号的优势2.继电器3.“与”、“或”、“非”参考1.使用电信号的优势从信息编码的角度来说,金、鼓、灯塔、烽火台类似电报的二进制编码。
Balaaam
·
2023-02-28 06:43
计算机组成原理
学习
从0开始构建计算机
随着知识深度和广度的增加:编程语言、计算机原理(CPU/汇编)、编译原理、可计算理论等等,对于没学习
数字逻辑
电路的人来说,最低层的机制始终缺少了那么一环!那么其
日月草
·
2023-02-10 00:46
数字电路设计——异步复位同步释放
在
数字逻辑
电路中,复位信号的设计是首要解决的基本问题。
Cs_Kapok
·
2023-02-06 18:09
哈工大
数字逻辑
与数字系统设计大作业(数字密码锁)
哈工大2020
数字逻辑
大作业1.设计要求1.1主要设计要求(1)设计一个开锁密码至少为4位数字(或更多)的密码锁。
Gravitas
·
2023-02-04 07:45
数字
电路基础
——进制、编码、门电路和触发器
EXNOR)非(NOT)输入AB000110110001011111101000011010011100逻辑表示电路符号国标与门.png或门.png非门.png或非门.png同或门.png非门.png
数字逻辑
基础二进制转十六进制对应关系十六进制
snpara
·
2023-02-03 22:31
Verilog HDL行为级建模
行为级建模就是描述
数字逻辑
电路的功能和算法。在Verilog中,
·
2023-02-01 11:44
fpga
【
数字逻辑
基础】三人表决电路及四舍五入判别电路实验
实验内容❑了解元件工具箱中常用的器件的调用、参数选择。❑调用各类仿真仪表,掌握各类仿真仪表控制面板的功能。❑完成四舍五入判别电路(其输入为8421BCD码,要求当输大于或等于5时,判别电路输出为1,反之为0。只能用与非门实现)。❑设计一个表决电路,当控制端M=0时,输入端A、B、C一致同意时,输出F为1,否则输出为0;当控制端M=1时,输入端A、B、C多数同意时,输出F为1,否则输出为0。要求用3
ayaishere_
·
2023-02-01 08:53
后端
后端
硬件架构
Verilog HDL行为级建模
行为级建模就是描述
数字逻辑
电路的功能和算法。在Verilog中,
·
2023-01-31 11:36
fpga
2019-03-25
2.中午吃完饭回来写
数字逻辑
课程设计的实验报告3.下午计算机图形学课程,结束后去吃饭,然后去肚腩编引脚,用电脑,晚上去上清帝漫谈课4.素质课结束后写完给小满的信,然后在自习室看一会儿汇编!!!!!!!!
2022考研必胜
·
2023-01-31 04:43
数字逻辑
推理能力
在
数字逻辑
推理能力的训练中,应该成人引导,然后让幼儿独立操作,先易后难,通过
哈尼酱酱
·
2023-01-30 16:03
初体验-智(neng)(bi)障小车 模块开箱
后来经过一番百度,原来那位大神说的“随便”是要有一定的
电路基础
的。然后我把上面白色的面包板拆了下来。重零开始。大写的尴尬。。
TT_拓泥
·
2023-01-30 10:00
Verilog HDL基础语法
VerilogHDL基础语法语言简介verilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能。
挖矿大亨
·
2023-01-29 07:46
FPGA
fpga开发
CPU 和 GPU 的区别是什么?
两者的区别在于存在于片内的缓存体系和
数字逻辑
运算单元的结构差异:CPU虽然有多核,但总数没有超过两位数,每个核都有足够大的缓存和足够多的数字和逻辑运算单元,并
xiaomin_____
·
2023-01-28 13:49
操作系统
python
人工智能
猜数字游戏python循环random库_Python小游戏——猜数字教程(random库教程)
今天来开发一个简单的
数字逻辑
游戏,猜数字(数字炸弹)首先开发游戏第一件事,了解需求。
weixin_39666550
·
2023-01-21 11:27
【
数字逻辑
基础】灯光控制逻辑电路实验
实验报告实验名称灯光控制逻辑电路实验目的用74LS160和74LS138(3线—8线译码器)和必要的门电路设计一个灯光控制逻辑电路。要求红、绿、黄三种颜色的灯在时钟信号作用下按下表规定的顺序转换状态。表中的1表示“亮”,0表示“灭”。要求电路能自启动。三个灯接到LED上进行显示。2.174LS160芯片是十进制计数器,也就是说它只能记十个数。74LS161是常用的四位二进制可预置的同步加法计数器,
ayaishere_
·
2023-01-18 16:43
后端
硬件架构
FPGA学习笔记
目录一、第一周第一天(1)理论基础①FPGA概念②数字
电路基础
(时序逻辑、组合逻辑):③VerilogHDL语法基础:第二天④时钟⑤同步系统⑥异步系统复位⑦异步复位⑧同步复位(2)流水灯及其简单衍生第三天
乐时及行.
·
2023-01-14 08:40
物联网
知识点滴 - PLC培训笔记
可编程逻辑控制器(programmablelogiccontroller,简称PLC),一种具有微处理器的数字电子设备,用于自动化控制的
数字逻辑
控制器,可以将控制指令随时加载存储器内存储与执行。
夜流冰
·
2023-01-11 11:43
其他
其他
深入了解模电数电目录篇
2、BJT三极管及其放大
电路基础
(1)双极型晶体三极管的结构、工作原理、特性曲线及主要参数;(2)基本共射放大电路
姜浩鑫
·
2023-01-10 18:57
考研专栏
硬件
嵌入式硬件
数字电路复习题总汇
数字电路知识点汇总第一章
数字逻辑
基础1、考察进制转换:关于10进制转2进制是常考的,10进制整数部分采用除2取余法,结果从下向上取,小数部分采用乘2取整法,从上向下取(具体可见知识点汇总)。
踩坑笔记
·
2023-01-10 15:28
数字信号处理
数字逻辑
和数字系统重要知识点(考试复习)
数字逻辑
和数字系统第一章数制和码制第二章逻辑代数基础逻辑函数化简的方法第三章集成逻辑门电路TTl门电路组合逻辑电路逻辑电路符号概述组合逻辑电路设计例题例题第一章数制和码制一、数字量与模拟量模拟信号:在时间上和数值上连续的信号
肥学
·
2023-01-10 15:22
笔记
物联网
数字IC验证:
电路基础
知识(数字IC、SOC等)
文章目录0SOC结构1数字IC设计的流程1.1逻辑综合的流程2
电路基础
2.1三极管BJT2.2MOSFET2.3CMOS2.4锁存器与触发器:RS/D/JK/T2.5最大项,最小项2.6加法器的种类和区别
IC Beginner
·
2023-01-10 15:21
数字IC验证
数字IC
芯片
<Verilog实现加法器>半加器和全加器———持续更新版
加法器系列链接:上一篇数字
电路基础
知识目前:半加器和全加器下一篇四位行波加法器设计二,半加器根据第一篇知识我们可以知道,数字电路中的异或和二进制加法的计算结果完全一致,因此,我们可以设计最简
IC跳跳鱼
·
2023-01-08 22:39
Verilog
小IP设计__持续更新版
verilog
Verilog硬件描述语言知识点汇总+
数字逻辑
实验题目汇总及解答
Verilog硬件描述语言文章目录Verilog硬件描述语言1.Verilog的模块结构2.Verilog的模块实例化3.Verilog的词法约定(1)注释(2)数字(3)字符串(4)标识符(5)空白符(6)关键字4.Verilog的数据类型(1)线网型(wire)(2)寄存器型(reg)(3)参数型(parameter)5.Verilog的运算符(1)算术运算符(2)逻辑运算符(3)按位运算符(
是奶酥吖_
·
2023-01-08 22:08
verilog
Verilog 语法(二)···············简单入门
经过
数字逻辑
电路课程的学习,大家已对多路选择器(数据选择器)有了一定的认识。本节将通过建模2选1的数据选择器,简单介绍Verilog的各级建模语言。
林木木木木
·
2023-01-08 22:08
Verilog
语法干货
verilog
数字ic设计_总结复习
8.Cache与堆栈9.分支延迟槽10.静态功耗与动态功耗二、数字
电路基础
1.竞争与冒险2.Moore、Meeley状态机3.SRAM
小黄在学习
·
2023-01-08 11:12
面试
【数字钟实验1】logisim
数字逻辑
大作业1.0,用logisim画数字钟(经典实验了属于是)开始做实验的时候也才刚刚学完时序逻辑那一章,计数器提都没提过(笑死我怀疑老师是特意这么安排的),而且logisim完全不会用,隧道什么的根本不懂
Atopos_Yu
·
2023-01-06 16:43
fpga开发
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他