E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
ALINX_ZYNQ_MPSoC开发平台
FPGA
教程:PL的点灯实验
前言目标:每秒翻转一次LED我会在前言中记录自己通过本实验学到的东西ZYNQ-7000的PL部分使用的时钟是200M的差分时钟,通过有源晶振提供(有源:一上电就产生时钟信号),而PS部分使用的也是有源时钟,但是是50M的单端时钟由于PL部分的200M差分时钟,因此需要使用IBUFDS将差分时钟转为单端时钟,如下图正文一、点灯设计程序要实现1秒翻转,就需要一个1秒的计数器,而使用的时钟是200M,那
崽崽今天要早睡
·
2024-01-14 15:02
#
▶FPGA入门例程
fpga开发
ZYNQ学习笔记(三)---Xilinx软件工具介绍与
FPGA
开发流程
由于我之前也没有接触过这类芯片,对
FPGA
以及VerilogHDL语言也只有一些粗浅的了解,我也是摸着石头过河,慢慢来。
Zhou1f_SUDA
·
2024-01-14 15:32
fpga
arm
FPGA
系统性学习笔记连载_Day4 Xilinx ZYNQ7000系列 PS、PL、AXI 、启动流程基本概念篇
四、ZYNQ芯片内部用硬件实现了AXI总线协议,包括9个物理接口,分别为AXI-GP0~AXIGP3,AXI-HP0~AXI-HP3,AXI-ACP接口。1、AXI_ACP接口,是ARM多核架构下定义的一种接口,中文翻译为加速器一致性端口,用来管理DMA之类的不带缓存的AXI外设,PS端是Slave接口。2、AXI_HP接口,是高性能/带宽的AXI3.0标准的接口,总共有四个,PL模块作为主设备连
ONEFPGA
·
2024-01-14 15:01
大数据
FPGA
_ZYNQ (PS端)开发流程(Xilinx软件工具介绍)
【前言】1.1XilinxZynqSoC系列针对不同的应用领域,Xilinx公司设计开发了各种逻辑资源规模和集成各种外设功能的ZynqSOC器件,包括专为成本优化的Zynq-7000平台,面向高性能实时计算应用领域的ZynqUltraScale+MPSoC,面向射频通信的ZynqUltraScale+RFSoC,以及具备高度可扩展特性的自适应加速平台ACAP。具体相关知识大家可以下去查询。1.2X
伊宇韵
·
2024-01-14 15:59
fpga开发
FPGA
的MARK_DEBUG调试之波形抓取
一、描述在工作时发现
FPGA
向ARM传输的数据有问题,因此想抓取一下
FPGA
的波形。作为传统方式使用示波器抓取过于麻烦,因此使用VIVADO自带的DEBUG功能抓取输出的数据波形。
追逐者-桥
·
2024-01-14 11:29
#
五
FPGA开发技巧与问题综合
fpga开发
紫光展锐T770安卓核心板_展锐T770 5G核心板规格参数
板载8GBRam+256GBROM的内存单元,支持4KH.265/H.264视频
编解码
,搭载Android13以上操作系统,功能丰富。
智物通讯科技
·
2024-01-14 11:03
android
紫光展锐T770
展锐T770
安卓核心板
展锐T770核心板
FPGA
边沿检测
有一个缓慢变化的1bit信号sig,编写一个程序检测a信号的上升沿给出指示信号rise,当sig信号出现下降沿时给出指示信号down。注:rise,down应为单脉冲信号,在相应边沿出现时的下一个时钟为高,之后恢复到0,一直到再一次出现相应的边沿。`timescale1ns/1psmoduleedge_detect(inputrst,//异步复位信号,低电平有效inputclk,//系统时钟信号i
我来挖坑啦
·
2024-01-14 11:33
fpga开发
WebRTC入门:基础的核心协议与概念(二十三)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-14 09:27
WebRTC
Native实战系列
webrtc
音视频数据处理(一)-H264/AVC视频码流分析
一、H264概述H264是MPEG-4的第十部分,是由ITU-T和ISO/IEC两大组织联合提出的视频
编解码
标准,这个标准通常被称之为H.264/AVC。
码农修仙
·
2024-01-14 08:48
Android14实战:打破音频默认重采样的限制(五十二)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-14 08:26
Android
Audio工程师进阶系列
音视频
FPGA
设计时序约束十六、虚拟时钟Virtual Clock
目录一、序言二、VirtualClock2.1设置界面三、工程示例3.1工程设计3.2工程代码3.3时序报告3.4答疑四、参考资料一、序言在时序约束中,存在一个特殊的时序约束,虚拟时钟VirtualClock约束,根据名称可看出时钟不是实际存在的,主要是在STA分析时序时提供一个参考。二、VirtualClock相较于create_clock创建主时钟约束到实际的物理位置,虚拟时钟约束时不需要指定
知识充实人生
·
2024-01-14 06:43
FPGA所知所见所解
fpga开发
时序约束
虚拟时钟
VIRTUAL_CLOCK
主时钟
Vivado
【LabVIEW
FPGA
编程入门】使用
FPGA
IO进行编程
1.在项目中新建一个VI,命名为
FPGA
IOTest。2.可以直接将项目中的
FPGA
IO拖入程序框图中。
東方神山
·
2024-01-14 06:42
FPGA】
labview
LabVIEW
FPGA
【LabVIEW
FPGA
入门】没有CompactRIO时进行编程测试
1.新建一个空白项目。2.新建cRIO终端。要添加仿真的远程实时目标,请选择项目名称,右击并选择新建>>目标和设备(TargetsandDevices)。3.新建终端和设备,选一个cRIO型号接下来,当添加目标和设备窗口出现时,请选择新建目标或设备(NewtargetorDevice),你所能仿真创建的设备清单会显示出来。选择需要的目标类型并点击确定(ok)。新建的目标就应在已命名的项目浏览窗口中
東方神山
·
2024-01-14 06:42
FPGA】
labview
LabVIEW
FPGA
【LabVIEW
FPGA
入门】使用LabVIEW
FPGA
进行编程并进行编译
在本文中会进行一个简单的
FPGA
编程演示,这通常可以验证编译工具链是否正常使用。
東方神山
·
2024-01-14 06:41
FPGA】
labview
LabVIEW
FPGA
【INTEL(ALTERA)】使用Intel Agilex7 F-Tile PMA/FEC Direct PHY IP时钟域会出现时序违规行为?
说明由于英特尔®Quartus®PrimeProEdition软件22.4及更早版本中的IntelAgilex®7设备F-TilePMA/FECDirectPHY多速率英特尔®
FPGA
IP存在问题,您可能会在以下时钟传输上看到时序违规
神仙约架
·
2024-01-14 06:41
INTEL(ALTERA)
FPGA
fpga开发
PMA/FEC
Agilex7
FPGA
之初探
FPGA
的构成基本逻辑单元CLBCLB是
FPGA
的基本逻辑单元,一个CLB包括了2个Slices,所以知道Slices的数量就可以知道
FPGA
的“大概”逻辑资源容量了。
行者..................
·
2024-01-14 06:08
FPGA
fpga开发
超越GPU:TPU能成为接班人吗?
在我们开始深入探讨TPU之前,先了解一下两个重要的芯片技术,
FPGA
和ASIC。
萤火架构
·
2024-01-14 06:07
计算机基础
TPU
FPGA
ASIC
张量处理器
【学习】
FPGA
verilog 编程使用vscode,资源占用多 卡顿 卡死 内存占用多解决方案
问题描述
FPGA
verilog编程使用vscode,资源占用多卡顿卡死内存占用多解决方案。32G内存,动不动就暂用50%!!
神仙约架
·
2024-01-14 06:06
xilinx
fpga开发
学习
vscode
卡顿
ZYNQ开发(七)Linux开发之Petaliunx的设计流程(SD卡启动)
微信公众号上线,搜索公众号小灰灰的
FPGA
,关注可获取相关源码,定期更新有关
FPGA
的项目以及开源项目源码,包括但不限于各类检测芯片驱动、低速接口驱动、高速接口驱动、数据信号处理、图像处理以及AXI总线等
小灰灰的FPGA
·
2024-01-14 06:55
ZYNQ
linux
fpga开发
运维
C/C++编程:ffmpeg简介
什么是ffmpegffmpeg即使一款音视频
编解码
工具,同时也是一组音视频
编解码
开发套件,作为
编解码
开发套件,它为开发者提供了丰富的音视频处理的调用接口ffmpeg提供了多种媒体格式的封装和解封装,包括多种音视频编码
OceanStar的学习笔记
·
2024-01-14 04:33
C++
c++
java
ffmpeg教程笔记(C++ffmpeg库应用开发)命令行使用篇——第四章:Fmpeg转码——ffmpeg软
编解码
(软件
编解码
、Software Codec)
FFmpeg从入门到精通文章目录第4章FFmpeg转码(重点)4.1FFmpeg软编码H.264与H.2654.1.1x264编码参数简介4.1.2H.264编码举例1.编码器预设参数设置presetultrafast:最快的编码方式superfast:超级快速的编码方式veryfast:非常快速的编码方式faster:稍微快速的编码方式fast:快速的编码方式medium:折中的编码方式slow
Dontla
·
2024-01-14 04:29
ffmpeg
音视频
ffmpeg
笔记
C++20结构化绑定应用实例(二百五十六)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-14 03:14
C++入门系列
c++20
基于ZU19EG的100G-UDP解决方案
环境配置
FPGA
硬件:519-ZU19EG的4路100G光纤PCIe加上计算卡电脑:国产国鑫主板(双PCU):GooxiG2DA-BCPU:
[email protected]
内存:64GB操作系统
hexiaoyan827
·
2024-01-14 03:31
fpga开发
单片机
嵌入式硬件
【LabVIEW
FPGA
入门】LabVIEW
FPGA
实现I2S解码器
该示例演示了如何使用LabVIEW
FPGA
解码I²S信号。该代码可用于大多数支持高速数字输入的LabVIEW
FPGA
目标(例如R系列、CompactRIO)。
東方神山
·
2024-01-14 00:26
labview
LabVIEW
FPGA
CompactRIO
【LabVIEW
FPGA
入门】模拟输入和模拟输出
1.简单模拟输入和输出测试1.打开项目,在
FPGA
终端下面新建一个VI2.本示例以模拟输入卡和模拟输出卡同时举例。3.新建一个VI编写程序,同时将卡1的输出连接到卡2的输入使用物理连线。
東方神山
·
2024-01-14 00:53
FPGA】
labview
LabVIEW
FPGA
CompactRIO
【LabVIEW
FPGA
入门】使用CompactRIO进行SPI和I2C通信
NI提供了SPIandI2CDriverAPI:下载SPIandI2CDriverAPI-NI该API使用
FPGA
数字I/O线与SPI或I2C设备进行通信。
東方神山
·
2024-01-13 23:13
FPGA】
labview
LabVIEW
FPGA
【LabVIEW
FPGA
入门】NI
FPGA
硬件实现RS-232、RS422、RS-485
可以在NI
FPGA
卡上实现RS-232,RS-422和RS-485协议。主要考虑因素是在实施RS-422或RS-485时如何处理信号的电压电平。
東方神山
·
2024-01-13 22:42
FPGA】
LabVIEW
FPGA
CompactRIO
【LabVIEW
FPGA
入门】使用数字IO卡进行正交编码器采集
示例程序演示了如何使用LabVIEW
FPGA
模块和CompactRIO硬件来估计正交编码器的速度和加速度。
東方神山
·
2024-01-13 22:42
FPGA】
labview
LabVIEW
FPGA
CompactRIO
【LabVIEW
FPGA
入门】LabVIEW
FPGA
实现SPI通信协议
该实现由两个组件组成:在LabVIEW
FPGA
中实现的SPI协议以及用于从主机PC或实时控制器与
FPGA
进行通信的LabVIEW主机接口。
東方神山
·
2024-01-13 22:08
FPGA】
labview
LabVIEW
FPGA
CompactRIO
Verilog语法——2.模块例化、运算符
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】2模块例化、运算符2.1模块例化2.1.1什么是模块例化例化,即将项目不断拆分成次级功能模块
鸥梨菌Honevid
·
2024-01-13 22:19
FPGA
fpga开发
Verilog语法——4.Verilog工程模板、相应规范再强调
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】4.Verilog工程模板、相应规范4.1Verilog工程模板4.1.1设计模块模板
鸥梨菌Honevid
·
2024-01-13 22:19
FPGA
fpga开发
Verilog语法——5.测试文件
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】5.测试文件5.1认识测试文件(testbench)testbench是一种验证的手段
鸥梨菌Honevid
·
2024-01-13 22:19
FPGA
fpga开发
Verilog语法——3.模块设计实战
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】3模块设计实战3.1简单模块设计3.1.1需要实现的简单模块示例3.1.2简单模块实现代码写法一
鸥梨菌Honevid
·
2024-01-13 22:15
FPGA
fpga开发
【XILINX】各系列
FPGA
的高速收发器速度及特点
概述xilinx收发器产品涵盖了当今高速协议的全部范围。GTH和GTY收发器提供要求严苛的光学互连所需的低抖动,并具有世界一流的自适应均衡功能以及困难的背板操作所需的PCS功能。Versal™ACAPGTY(32.75Gb/s):针对延迟和功耗进行了优化VersalACAPGTM(58Gb/s):针对最新的铜缆、背板和光纤接口进行了调整,支持PAM4和NRZVersalACAPGTM(112Gb/
神仙约架
·
2024-01-13 19:54
xilinx
fpga开发
xilinx
高速收发器
transceiver
GTH
GTY
GTM
车规级芯片之 MCU、MPU、DSP、
FPGA
、SOC
1.概述随着处理器技术的不断发展,CPU(CentralProcessingUnit)的发展逐渐出现三种分支,分别是MCU(MicroControllerUnit,微控制器单元)和MPU(MicroProcessorUnit,微处理器单元)和DSP(DigitalSignalProcessing/Processor)数字信号处理器。MCU在应用中比较常见的就是ST的芯片,比如STM32,就是通常所
scott198512
·
2024-01-13 12:34
汽车电子与电气架构
单片机
嵌入式硬件
基于ZYNQ的千兆网项目(3)
基于ZYNQ的UDP实现项目简述UDP简述PL端设计PS端设计下板测试总结项目简述前面的文章讲解了TCP客户机与主机在ZYNQ上面的实现,其实说白了就是调用现成的API函数,这点与
FPGA
的设计其安全不同
朽月
·
2024-01-13 11:26
FPGA
Xilinx
FPGA开发
ZYNQ
VIVADO
FPGA
高端项目:纯verilog的 25G-UDP 高速协议栈,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的以太网方案本协议栈的1G-UDP版本本协议栈的10G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手GT资源使用GTY--10GBASE-R*协议使用1G/2.5GEthernetPCS/PMAorSGMII使用25G-
9527华安
·
2024-01-13 11:55
FPGA
GT
高速接口
菜鸟FPGA以太网专题
fpga开发
5G
udp
verilog
网络通信
FPGA
高端项目:基于 SGMII 接口的 UDP 协议栈,提供2套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的以太网方案本协议栈的1G-UDP版本本协议栈的10G-UDP版本本协议栈的25G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHY1G/2.5GEthernetPCS/PMAorSGMII使用MAC层AXI4-S
9527华安
·
2024-01-13 11:21
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
SGMII
羚通视频智能分析平台:烟火识别算法助力野外火源检测与预警
该算法通过先进的计算机视觉和深度学习技术,对野外
视频图像
进行实时监测和分析,准确识别出烟火,为野外火灾的预防提供有力支持。
LNTON羚通科技
·
2024-01-13 11:43
算法
羚通智能分析
人工智能
安全
科技
算法
音视频
什么是数通技术?以太网交换机在数通技术中的精要
这涉及到数字信号的
编解码
、调制解调、数据压缩、网络协议等方面的技术。数通技术在现代社会中广泛应用,包括互联网、移动通信、卫星通信等领域。数通技术可以被看作是传统通信技术的升级和演进。
光路科技
·
2024-01-13 10:05
网络
FPGA
难学在哪里,要如何学习?
对数字电路和逻辑设计有一定基础的话,入门
FPGA
可能相对容易一些。
宸极FPGA_IC
·
2024-01-13 10:58
fpga开发
fpga
嵌入式硬件
硬件工程
基于ARM Cortex-A7和STM32F2的IMX6ULL多核处理器设计与实现
1.系统概述IMX6ULL多核处理器是一款基于ARMCortex-A7内核的高性能处理器,同时还集成了图像处理单元、视频
编解码
器、LCD
嵌入式杂谈
·
2024-01-13 07:19
arm开发
stm32
嵌入式硬件
边缘计算AI智能分析网关V4算力分析及应用场景
硬件内置近40种AI算法模型,支持对接入的
视频图像
进行人、车、物、行为等实时检测分析,上报识别结果,并能进行语音告警播放。
TSINGSEE
·
2024-01-13 04:01
AI智能
智能分析网关V4
人工智能
边缘计算
安全
服务员呼叫器Verilog代码远程云端平台Quartus
名称:服务员呼叫器Verilog代码远程云端平台Quartus软件:Quartus语言:Verilog代码功能:1.设计内容和要求(包括设计内容、主要指标与技术参数)设计内容:基于
FPGA
的服务员呼叫器的设计
FPGA代码库
·
2024-01-13 04:28
fpga开发
vivado交通灯设计verilog代码ego1板红绿灯时间可修改
FPGA
代码Verilog/VHDL代码资源下载:www.hdlcode.com本代码已
FPGA代码库
·
2024-01-13 04:57
fpga开发
ego1
交通灯
vivado
verilog
1、使用AX301开发板实现流水灯
该程序实现的效果是,下载到
FPGA
开发板后,LED0到LED3以此点亮,KEY4作为复位按钮,若按下则复位(异步复位),四个LED灯先同时点亮,然后再从LED0开始逐次点亮。
Fainyounger
·
2024-01-13 04:27
FPGA
Verilog
FPGA
流水灯
Verilog
AX301
竞赛抢答器4路抢答器verilog,仿真视频、代码、AX301开发板
本代码已在AX301开发板验证,开发板资料:AX301开发手册.pdf
FPGA
代码资源下载网:hdlcode.
FPGA代码库
·
2024-01-13 04:27
fpga开发
编译开源软件vtr-verilog-to-routing遇到的一点问题
vtr-verilog-to-routing介绍Verilog-to-Routing(VTR)项目是一个全球性的合作项目,旨在提供一个开源框架,用于进行
FPGA
架构和CAD研究和开发。
从此不归路
·
2024-01-13 02:57
C++
EDA
FPGA
fpga开发
c++
阿里云 云服务器ECS类产品汇总,各云产品的产品简介及适用场景介绍
阿里云云服务器ECS类产品并不是只有云服务器和轻量应用服务器两种产品,还包括弹性裸金属服务器、GPU云服务器、专有宿主机、
FPGA
云服务器、VMware服务等产品和服务均属于云服务器ECS类云产品,本文为大家介绍一下哪些云产品属于云服务器
阿里云最新优惠和活动汇总
·
2024-01-13 01:57
H264码流进行RTP包封装
一.H264基本概念H.264从框架结构上分为视频编码层(VCL)和网络抽象层(NAL),VCL功能是进行视频
编解码
,包括运动补偿预测,变换编码和熵编码等功能;NAL用于采用适当的格式对VCL视频数据进行封装打包
肖爱Kun
·
2024-01-12 23:18
RTP通讯协议
上一页
13
14
15
16
17
18
19
20
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他