E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
简单介绍Rope Crystal(类似Roop)项目
文章目录(一)关于RopeCrystal(二)安装RopeCrystal(三)运行RopeCrystal(3.1)选择目录(3.2)加载目录(3.3)选择并替换(3.4)播放和录制(四)参数详解(4.1)G
FPGA
N
若苗瞬
·
2023-09-13 23:22
人工智能/机器学习
Windows
Python
Deepfacelab
roop
rope
crystal
换脸
gfpgan
FFmpeg 参数
-codecs显示所有已知的libavcodec
编解码
器.请注意,本文档
rainbow_赵璇
·
2023-09-13 21:36
ffmpeg
FPGA
-结合协议时序实现UART收发器(一):UART协议、架构规划、框图
FPGA
-结合协议时序实现UART收发器(一):UART协议、架构规划、框图记录
FPGA
的UART学习笔记,以及一些细节处理,主要参考奇哥
fpga
学习资料。
Bellwen
·
2023-09-13 19:16
FPGA开发
fpga开发
FPGA
-结合协议时序实现UART收发器(三):串口接收模块uart_rx
FPGA
-结合协议时序实现UART收发器(三):串口接收模块uart_rx串口接收模块uart_rx的功能实现文章目录
FPGA
-结合协议时序实现UART收发器(三):串口接收模块uart_rx一、功能实现二
Bellwen
·
2023-09-13 19:44
FPGA开发
fpga开发
迅为RK3568开发板保姆级3900页手册_415期视频_426G文档
必看)2、开发板启动和测试3、开发环境搭建4、开发板源码编译5、开发板镜像烧写6、Android系统开发7、Linux系统开发8、人工智能开发9、开发板外设接口开发10、开发板多屏显示开发11、开发板
编解码
开发
mucheni
·
2023-09-13 18:47
RK3568开发板
RK3568
[NLP] LLM---扩充词表LLama2-构建中文tokenization
先说自己的结论,有,以下两点的作用,第三点不确定:1.提高模型的
编解码
的效率,在LLaMa原来的词表上,一个汉字平均1.45个token,扩充后的Chine
舒克与贝克
·
2023-09-13 17:24
自然语言处理
人工智能
C++之map如何实例化类对象(一百九十九)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-13 10:35
C++入门系列
c++
开发语言
数字IC设计之时序分析基础概念汇总
时钟是
FPGA
中同步电路逻辑运行的一个基准。理想的时钟信号如下图:2时钟抖动ClockJitter理想的时钟信号是完美的方波,但是实际的方波是存在一些时钟抖动的。那么什么是时钟抖动呢?
weixin_45230720
·
2023-09-13 08:39
静态时序分析
fpga开发
FPGA
-结合协议时序实现UART收发器(六):仿真模块SIM_uart_drive_TB
FPGA
-结合协议时序实现UART收发器(六):仿真模块SIM_uart_drive_TB仿真模块SIM_uart_drive_TB,仿真实现。vivado联合modelsim进行仿真。
Bellwen
·
2023-09-13 08:35
FPGA开发
fpga开发
FPGA
-结合协议时序实现UART收发器(五):串口顶层模块UART_TOP、例化PLL、UART_FIFO、uart_drive
FPGA
-结合协议时序实现UART收发器(五):串口顶层模块UART_TOP、例化PLL、UART_FIFO、uart_drive串口顶层模块UART_TOP、例化PLL、UART_FIFO、uart_drive
Bellwen
·
2023-09-13 08:04
FPGA开发
fpga开发
FPGA
-结合协议时序实现UART收发器(二):串口发送模块实现uart_tx
FPGA
-结合协议时序实现UART收发器(二):串口发送模块实现uart_tx实现架构框图中的uart_tx串口发送模块功能。
Bellwen
·
2023-09-13 08:34
FPGA开发
fpga开发
FPGA
-结合协议时序实现UART收发器(四):串口驱动模块uart_drive、例化uart_rx、uart_tx
FPGA
-结合协议时序实现UART收发器(四):串口驱动模块uart_drive、例化uart_rx、uart_tx串口驱动模块uart_drive、例化uart_rx、uart_tx,功能实现文章目录
Bellwen
·
2023-09-13 08:34
FPGA开发
fpga开发
嵌入式硬件
【紫光同创国产
FPGA
教程】——【PGL22G第八章】HDMI输出彩条实验例程
需授权并注明出处适用于板卡型号:紫光同创PGL22G开发平台(盘古22K)一:盘古22K开发板(紫光同创PGL22G开发平台)简介盘古22K开发板是基于紫光同创Logos系列PGL22G芯片设计的一款
FPGA
小眼睛FPGA
·
2023-09-13 08:04
fpga开发
FPFA
fpga开发
C++之智能指针shared_ptr死锁问题(二百)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-13 08:09
C++入门系列
c++
开发语言
如何解决实时语音通讯技术的延迟问题?
在实时语音通讯中,延迟可以分为三种类型:
编解码
延迟、网络延迟和回声延迟。
编解码
延迟是指将语音信号编码成数字信号和将数字信号解码成语音信号所需
小文智能
·
2023-09-13 06:35
语音识别
人工智能
基于Lattice XO2-4000HC
FPGA
核心板及电子森林综合训练底板的ADC数字电压表及OLED显示设计(Verilog)
目录:pushpin:前言:space_invader:设计模块及设计思路:fried_shrimp:ADC驱动及数码管显示模块:adc_driver2segADC驱动模块(已验证)数码管显示模块(已验证)二进制转BCD码模块数码管驱动模块adc2seg顶层模块adc_driver2seg顶层模块:honey_pot:OLED驱动模块:oled_driver_adc(实验验证)oled_cmd_R
KafCoppelia
·
2023-09-13 06:26
嵌入式同好会
fpga
verilog
fpga开发
lattice
电子森林
基于
FPGA
的图像指数对比度增强算法实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1图像指数对比度增强概述4.2基于
FPGA
的图像指数对比度增强5.算法完整程序工程1.算法运行效果图预览2.算法运行软件版本
简简单单做算法
·
2023-09-13 06:58
Verilog算法开发
#
图像算法
fpga开发
matlab
图像指数对比度增强
关于Linux&Melis Kernel Neon使用的一些总结
是一种使用一条指令就可以同时处理多个数据的技术,其实现原理是把要处理器的多个数据批量加载到位宽比较大的寄存器中,然后使用一条专用的指令对这些数据进行并行处理,如下图所示,SMD的应用场景包括科学计算,音视频
编解码
papaofdoudou
·
2023-09-13 05:39
IOT
Linux
嵌入式系统
linux
stm32
neon
simd
硬件设计之JTAG转USB转换芯片
前言实验室XILINX下载器常常存在不够用的情况,将下载器集成到PCB上这样调试时只需要一条USB线缆就行啦,再也不用到处找下载器了呜呜,XILINX
FPGA
支持JTAG最高优先级调试,因此只需要将JTAG
青豆哒哒
·
2023-09-13 03:52
硬件设计
fpga
Android12之解析/proc/pid进程参数(一百六十四)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-13 00:47
Android系统调试系列
Android系统调试
FPGA
----Vivado SDK创建并使用静态链接库(C/C++代码移植)
1、在进行SoC开发时,PS端的C/C++代码可能涉及到核心算法需要移植操作,为此,本文讲述了如何将C/C++代码打包为.a文件供程序调用2、文章以我的程序为例,逐步讲述代码生成静态链接库并调用的方法。下面是我程序的目录结构,Util调用了Eigen矩阵运算库。load_circuit_from_case调用了xilffs(SD卡读取功能包)以及Util。circuit_sim调用了load_ci
发光的沙子
·
2023-09-12 23:42
c++
开发语言
FPGA
----VCU128的SCUI(上位机软件)无法使用问题
1、第一次使用VCU128,发现很坑,记录一下使用方法。①首先需要在购买的包装盒子中找到密匙去官网下载个license②在Vivado2019.1版本中将2019.2的板卡数据导入,很奇怪把哈哈哈哈。下面是下载链接https://github.com/Xilinx/XilinxBoardStore/tree/2019.2/boards/Xilinx/vcu128https://github.com
发光的沙子
·
2023-09-12 23:11
fpga开发
无人机服务器通信协议软件设计,支持MAVLink通信协议的微型无人机数传电路设计...
无人机市场也在不断壮大和发展,而发展的同时也带来了挑战.对飞控系统对于数据的采集速度,处理速度,精度都有了更为严苛的要求.传统的基于MCU的飞控系统,在对数据采集系统的数据采集速度和处理速度,处理精度上有一定的劣势.而基于
FPGA
留学测评君
·
2023-09-12 23:24
无人机服务器通信协议软件设计
Android MeidiaCodec之OMXPluginBase与QComOMXPlugin实现本质(四十)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-12 20:43
android
博客摘录「 Xilinx
FPGA
管脚XDC约束之:物理约束」2023年5月17日
端口名称为数组时,需要用{}括起来,端口名不能为关键字。差分信号约束,只约束P管脚即可,系统自动匹配N管脚约束,当然_P和_N管脚都约束也没有问题;
新生代CV搬运工
·
2023-09-12 18:33
笔记
FPGA
之MIO与EMIO
MIO引脚直接连接在PS上,像其他普通ARM一样,不需要通过XPS进行硬件配置,直接通过SDK编程即可。MIO位置是固定好的,功能也是预先定义好的。不需要添加管脚约束。使用EMIO引脚必须通过XPS进行硬件配置,然后在PS部分使用SDK进行编程控制。
新生代CV搬运工
·
2023-09-12 18:33
fpga开发
Aurora 8B/10B、PCIe 2.0、SRIO 2.0三种协议比较
业界广泛使用的Xilinx公司Virtex-6系列
FPGA
支持多种高速串行通信协议,本文针对其中较为常用的Aurora8B/10B和PCIExpress2.0,SerialRapidIO2.0三种协议进行了测试及对比分析
长弓的坚持
·
2023-09-12 17:33
总线
接口
协议
存储
基于国产 ARM +
FPGA
+Codesys运动控制平台的智能人机交互系统设计
摘要:为了满足继电保护领域智能保护装置显示系统的需求,提出了一种基于国产ARM处理器和
FPGA
的智能人机交互系统的设计方案。
深圳信迈科技DSP+ARM+FPGA
·
2023-09-12 13:38
瑞芯微
ARM+DSP+FPGA
fpga开发
11-FreeSwitch-freeswitch架构
文章目录核心数据库模块终点拨号计划
编解码
器语音识别文件格式日志嵌入式语言事件套接字目录结构FreeSWITCH使用线程模型来处理并发请求,每个连接都在单独的线程中进行处理。
代码浪人
·
2023-09-12 13:03
freeSwith
freeswitch
FPGA
原理与结构——时钟IP核的使用与测试
一、前言本文介绍xilinx的时钟IP核ClockingWizardv6.0的具体使用与测试过程,在学习一个IP核的使用之前,首先需要对于IP核的具体参数和原理有一个基本的了解,具体可以参考:
FPGA
原理与结构
apple_ttt
·
2023-09-12 12:21
FPGA原理与结构
fpga开发
fpga
xilinx
IP核
时钟
OpenHarmony社区运营报告(2023年8月)
其中,ArkUI增强了界面组件能力,应用框架支持了ArkTS卡片代理刷新,分布式数据管理引入了UDMF框架,媒体播放和
编解码
能力进一步提升。同时,安全性加强了DSA
OpenHarmony开发者
·
2023-09-12 12:45
OpenHarmony
C++之结构体智能指针shared_ptr实例(一百九十四)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-12 11:26
C++入门系列
c++
开发语言
OpenHarmony社区运营报告(2023年8月)
其中,ArkUI增强了界面组件能力,应用框架支持了ArkTS卡片代理刷新,分布式数据管理引入了UDMF框架,媒体播放和
编解码
能力进一步提升。同时,安全性加强了DS
·
2023-09-12 10:00
openharmony
软件源码开发,网络中的“摄像头”:运维监控系统
在日常生活中,我们不管是在大街小巷,还是在商场大厦都可以见到一个圆形或是方形带有镜片的“小盒子”,这个“小盒子”就是摄像头,摄像头作为一个能实时录制记录它能照到范围内的
视频图像
的工具,可以在丢失物品、抓捕坏人
山东布谷科技官方
·
2023-09-12 08:55
运维
监控
软件源码
软件开发
系统架构
Android12之/proc/pid/status参数含义(一百六十五)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-09-12 06:09
Android系统调试系列
Android系统调试
【虹科案例】虹科脉冲发生器在读出电子测试中的应用
通常最低层由
FPGA
系统组成,该系统收集多个检测器的数字脉冲并创建数据包以使用光学链路传送到下一层。在这个系统的开发过程中,工程师们通常在他们的实验室中没有
虹科测试测量
·
2023-09-12 04:55
fpga开发
测试工程师
信号处理
csdn
测试工具
嵌入式开发之DSP学习
一、ARM、DSP、
FPGA
ARM具有比较强的事务管理功能,可以用来跑界面以及应用程序等,其优势主要体现在控制方面;ARM是32位的单片机,其内部硬件资源的性能较高,可以加载操作系统成为其主要特点,有了操作系统
今年也要加油努力
·
2023-09-12 03:17
学习
嵌入式硬件
WebRTC-在阿里云基于coturn搭建STUN\TURN服务器
提供了视频会议的核心技术,包括音视频的采集、
编解码
、网络传输、显示等功能,并且还支持跨平台:windows,linux,mac,android。
冬季穿短裤
·
2023-09-12 00:05
FPGA
实现“乒乓操作”
一、“乒乓操作”概述1、结构“乒乓操作”是一种常用于数据流控制的处理技巧,可以实现无缝高速数据流缓存。首先“乒乓操作”这个名字本身就很吸引人,其结构一般是由数据选择器和数据缓冲器构成的,数据缓冲模块可以为任何存储模块,比较常用的存储单元为双口RAM(DPRAM)、单口RAM(SPRAM)、FIFO等。乒乓ram结构:这种结构是将输入数据流通过输入数据选择单元等时地将数据流分配到两个数据缓冲区。通过
apple_ttt
·
2023-09-11 21:59
fpga基础
fpga开发
fpga
乒乓操作
verilog
[HDLBits] Dualedge
You'refamiliarwithflip-flopsthataretriggeredonthepositiveedgeoftheclock,ornegativeedgeoftheclock.Adual-edgetriggeredflip-flopistriggeredonbothedgesoftheclock.However,
FPGA
sdon'thavedual-edgetriggeredfl
向盟约宣誓
·
2023-09-11 18:42
HDLBits
fpga开发
fpga
verilog
12 ABI协议规范
12.1规范概述ABI协议规范更官方的叫法是应用程序二进制接口,是外部各种类型客户端同以太坊链上智能合约进行交互时的一种通信标准,主要包括函数签名的计算以及对参数的
编解码
。
智能合约大师兄
·
2023-09-11 07:45
LabVIEW通过IEC61508标准验证ITER联锁系统
这些系统是使用高级图形编程工具LabVIEW
FPGA
LabVIEW开发
·
2023-09-11 05:26
LabVIEW开发案例
fpga开发
LabVIEW
LabVIEW开发
LabVIEW北京
数电课程设计
为了帮助大家更好学习
FPGA
硬件语言,创立此资源包含文件有:实验报告、仿真文件,资料很全,有问题可以私信课设一:加减计数器一、实验内容1、利用QuartusII和Modelsim实现100进制可逆计数器编码显示实验
Runner.DUT
·
2023-09-11 05:43
FPGA
fpga开发
课程设计
数电课程设计——课设一:加减计数器
为了帮助大家更好学习
FPGA
硬件语言,创立此资源包含文件有:实验报告、仿真文件,资料很全,有问题可以私信一、实验内容1、利用QuartusII和Modelsim实现100进制可逆计数器编码显示实验。
Runner.DUT
·
2023-09-11 05:43
fpga开发
FIR滤波器简述及
FPGA
仿真验证
数字滤波器的设计,本项目做的数字滤波器准确来说是FIR滤波器。FIR滤波器(有限冲激响应滤波器),与另一种基本类型的数字滤波器——IIR滤波器(无限冲击响应滤波器)相对应,其实就是将所输入的信号都看成是离散的,用离散的冲击信号代替实际的信号。对于FIR滤波器而言,就是将有限个最近输入的冲击信号进行加权平均运算得到新的输出信号,用以滤除其他不需要的信号。而IIR滤波器不仅需要对输入信号进行加权平均,
Runner.DUT
·
2023-09-11 05:39
FPGA
fpga开发
ZYNQ学习笔记PS部分【基本介绍】
基于Zynq的嵌入式开发流程XilinxZynqSoC是集成了
FPGA
和硬核处理器的特殊SoC,它与一般
FPGA
的最大不同就是自带了一个ARMCortex-A系列硬核,根据型号不同从A9到A53都有,对于
内 鬼
·
2023-09-11 04:25
ZYNQ
嵌入式
soc
fpga
arm
ultrascale和arm区别_ZYNQ UltraScale+ MPSoc
FPGA
初学笔记
一、ZYNQUltraScale+MPSoc的EG系列Xilin的
FPGA
芯片主要分为两大类
FPGA
和SOC系列,
FPGA
产品就是我们以前比较熟悉的Spartan、Artix、Kintex
weixin_39638708
·
2023-09-11 04:25
ZYNQ学习笔记
ZYNQ学习笔记1.
FPGA
中浮点运算的实现方法-定标。
JACKLJ1998
·
2023-09-11 04:24
verilog
深度学习
BRAM/URAM资源介绍
BRAM/URAM资源简介Bram和URAM都是
FPGA
(现场可编程门阵列)中的RAM资源。Bram是BlockRAM的缩写,是Xilinx
FPGA
中常见的RAM资源之一,也是最常用的资源之一。
Lightning-py
·
2023-09-11 04:31
fpga开发
FPGA
配置存储器-XCF128XFT64C
制造商编号:XCF128XFT64C制造商:Xilinx制造商:Xilinx产品种类:
FPGA
-配置存储器存储类型:EEPROM存储容量:128Mbit最大工作频率:54MHz工作电源电压:1.8V最小工作温度
冰VIVI66
·
2023-09-11 03:34
上一页
69
70
71
72
73
74
75
76
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他