E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ALTERA
初识DE2-115开发板
Altera
下载控制芯片-EPCS64以及USB-Blaster对Jtag和as模式的支持。
weixin_34234721
·
2020-07-06 00:20
[FPGA] 1、开发板使用和引脚连接
设备简介①主芯片采用
ALTERA
公司最新四代FPGACycloneIV系列EP4CE6E22C8N②板载EPCS4N/EPCS
weixin_34187862
·
2020-07-06 00:45
FPGA设计——CMOS摄像与HDMI显示(DVP版)
2.硬件系统框图CMOS采用分辨率为1080p的摄像头芯片,FPGA采用
ALTERA
公司的CYCLONEIV,FLASH采用EPCS64,DDR2采用Hynix公司的1Gb内存条,HDMI采用SiliconImage
weixin_34150830
·
2020-07-06 00:35
浅析Xilinx 三速以太网MAC IP核(仿真篇)
之前在使用
Altera
的三速以太网MACIP的基础上,完成了UDP协议数据传输。
weixin_33951761
·
2020-07-05 23:23
(原創)
Altera
新的一本Nios II手冊:Embedded Design Handbook (SOC) (Nios II)
Abstract
Altera
除了原本的5大本巨著外,最近又多了一本EmbeddedDesignHandbook供大家下載參考。
weixin_33898876
·
2020-07-05 23:25
【小梅哥SOPC学习笔记】
Altera
SOPC嵌入式系统设计教程
Altera
SOPC嵌入式系统设计教程第1章概述SOPC(SystemOnProgrammableChip,可编程的片上系统)是
Altera
公司提出来的一种灵活、高效的SOC解决方案。
weixin_33895695
·
2020-07-05 23:23
[文档].
Altera
- Avalon接口规范
Ch1导言1.1Avalon属性及参数1.2信号类型1.3接口时序1.4相关文档Ch2时钟接口2.1时钟输入(Sink)2.1.1属性2.1.2信号类型2.1.3associatedClock接口2.2时钟输出(Source)2.2.1属性2.2.2信号类型Ch3Avalon-MM接口3.1导言3.2从端3.3从端接口属性3.4从端时序3.4.1同步接口3.4.2性能3.4.3电气特性3.5从端传
weixin_33842304
·
2020-07-05 23:16
【小梅哥FPGA进阶学习之旅】基于
Altera
FPGA 的DDR2+千兆以太网电路设计
对于
Altera
CycloneIV系列的FPGA,其最高支持到DDR2存储器(不支持DDR3存储器,到了C
weixin_33749242
·
2020-07-05 22:49
[笔记].如何使用Nios II的中断:PIO中断与定时器中断
软硬件环境硬件:艾米电子EP2C8核心板+2.4’TFT套件软件:
Altera
QuartusII10.0+NiosII10.0SoftwareBuildToolsforEclipse内容1PIO中断此处以
weixin_33738555
·
2020-07-05 22:36
Xilinx和
Altera
FPGA的基本逻辑单元对比
要比较Xilinx和
Altera
的FPGA,就要清楚两个大厂FPGA的结构,由于各自利益,两家的FPGA结构各不相同,参数也各不相同,但可以统一到LUT(Look-Up-Table)查找表上。
weixin_33724659
·
2020-07-05 22:43
第十八章 一路向北——幻想FPGA人工智能的未来世界
第十八章一路向北——幻想FPGA人工智能的未来世界一、
Altera
2011技术巡展2011年8月11至9月22日,
Altera
在成都、上海、杭州等13个地区举行
Altera
“2011技术巡展”。
weixin_33682719
·
2020-07-05 22:56
【转】Xilinx和
Altera
的FPGA的对比
转载出处:http://www.360doc.com/content/10/0323/15/9922_19931502.shtmlXilinx和
Altera
的FPGA的对比[原创文章,转载请注明出处tengjingshu
weixin_30945039
·
2020-07-05 22:59
(原创)uClinux下控制LCD16207等字符设备显示
WIKILCD16207网找到了LCD16207的操作说明,刚开始很开心,可是呢,做着做着发现结果出不来,因为刚开始接触uClinux,所以很多东西就不是很清楚,也没有办法找到错误,结果其中就耽误了很多时间,最后终于在
Altera
weixin_30867015
·
2020-07-05 22:50
Altera
三速以太网IP核使用(下篇)--- 百兆网接口设计与使用
MACIP核的主要作用是:实现数据链路层协议,分为TX方向与RX方向,TX方向实现的是在原包文的前面加上7个55和1个D5,RX方向则相反。在使用这个MACIP核之前,首先确认下自己使用的网卡是支持千兆网卡还是百兆网卡,我自己的电脑是百兆网卡,百兆网卡只支持百兆速率的传输,要按照百兆网卡进行管脚配置。(1)进行管脚配置:根据数据手册P54、P55进行硬件管脚引出:千兆网连接模式千兆网的PHY芯片数
weixin_30832351
·
2020-07-05 22:27
nios ii小实验——SDRAM读写
实验所用板子为
altera
DE2板子,FPGA为CycloneII:EP2C35F672C6,quartus版本为13.01.管脚信息[11:0]DRAM_ADDR:addressDRAM_BA_0:bankaddress0DRAM_BA
weixin_30776545
·
2020-07-05 21:40
关于
altera
的fft核使用问题记录
altera
的fft核使用比较特别,今天我做了一下仿真,发现一些问题,现做记录如下:1,ip配置parameters选项卡主要是fft变换的长度和数据长度,旋转因子长度,需要注意的是“Twiddlefactorprecisionmustbelessthanorequaltodataprecision
weixin_30735391
·
2020-07-05 21:44
IIC总线的FPGA实现
二、实验平台软件平台:ModelSim-
Altera
6.4a(QuartusII9.0)硬件平台:DIY_DE2三、实验原理1、IIC总线器件工作原理在IIC总线上传送信息时的时钟同步信号是由挂接在SCL
weixin_30672019
·
2020-07-05 21:51
Xilinx 中Block ram的初始化文件.coe建立
Altera
l是mif和hex文件,有专门的软件可以生成。coe文件的格式如下:MEMORY_INITIALIZATION
weixin_30558305
·
2020-07-05 21:44
数字调制解调技术的MATLAB与FPGA实现中文高清完整版PDF
下载地址:网盘下载数字调制解调技术的MATLAB与FPGA实现以
Altera
公司的FPGA器件为开发平台,采用MATLAB及VerilogHDL语言为开发工具,详细阐述数字调制解调技术的FPGA实现原理
weixin_30496431
·
2020-07-05 21:54
[FPGA][NiosII]内置LCD控制器使用心得(转)
[FPGA][NiosII]内置LCD控制器使用心得学习niosII很好玩,特别是在解决问题的时候实验3NiosII内置字符型LCD控制器实验实验平台:
Altera
CycloneIIEP2C8核心板本实验使用如下
weixin_30432179
·
2020-07-05 20:32
[原创]EBAZ4205 Linux log打印输出
下载器与板级之间的连接如下:有关iFPGA-Cable,可参考iFPGA-CableFT2232HXilinx/
Altera
/Lattice三合一JTAG&UART调试器-详细使用说明JTAG红色为1脚
weixin_30329623
·
2020-07-05 20:02
MAX10调试NIOS笔记
之前没怎么用
ALTERA
的器件,最近用MAX10做嵌入式NIOS,MAX10是
ALTERA
推出的低价FPGA,且内置FLASH,比较适合成本敏感,且要求功能又复杂的应用。
wbyjerry
·
2020-07-05 20:06
MAX10
Quartus
Prime
RGMII约束实例(转载)
##Copyright(C)1991-2011
Altera
Corporation##Youruseof
Altera
Corporation'sdesigntools,logicfunctions##andothersoftwareandtools
wangyanchao151
·
2020-07-05 19:43
fpga
timing
analysis
Altera
Nios简介
在2000年,
Altera
发布了Nios处理器,这是
Altera
Excalibur嵌入处理器计划中第一个产品,它
wangjun_pfc
·
2020-07-05 19:01
使用Modelsim独立仿真
Altera
及Xilinx IP核
使用Modelsim进行仿真非常方便,可以通过.do文件完成一些重复性的界面操作,但是使用Modelsim仿真IP核的时候经常会因为没有库文件的问题而纠结,网上不乏一些相关教程,但是在使用过程中总会遇到这样那样的问题,于是我痛定思痛,决定彻底解决这个问题,为了帮助大家解决相同的烦恼,决定写这篇文档,帮助大家避免走我曾走过的弯路,这也是我的第一篇教程,希望能帮到大家!1软件环境:操作系统win7旗舰
NjustMEMS_ZJ
·
2020-07-05 17:40
基础教程
adv7511与adv7611的联合调试
不像
altera
一
苍白的手漆黑的刀
·
2020-07-05 16:59
FPGA
关于win10操作系统下ISE14.7的安装
FPGA的开发工具有很多种:
altera
公司的quartusII和xilinx公司的ISE等,本次我安装的是ISE14.7首先,到xilinx官网下载ise14.7安装文件并百度搜索下载ise14.7许可证
superb11
·
2020-07-05 15:37
nios ii之流水灯两点注意(QSYS版)
data_master,instruction_master,其他只需连接到data_master;.2.注意若片上资源不够,需优化代码,以下程序验证通过#include"system.h"#include"
altera
_avalon_pio_regs.h
tianhen791
·
2020-07-05 14:16
nios
ii
FIFO_IP核 仿真,quartus ii (内置)
altera
板子测试程序设计1.首先是一个计数器cnt计数到64。2.然后在cnt取0-31时,开始写入数据,写入的数据都等于cnt。3.开始在cnt取32-63时,开始读出数据。
sunshinelifes
·
2020-07-05 13:07
FPGA
RAM_IP核 仿真,quartus ii (内置)
最近都在用intel
altera
的板子。学学里面的RAM的使用。程序设计1.首先是,一个计数器。循环计64个数。
sunshinelifes
·
2020-07-05 13:36
FPGA
FPGA笔记
Altera
Cyclone系列FPGA资源介绍
Altera
的FPGA最基本的资源是LE,通过查看Cyclone系列FPGA手册可以看到,一个LE主要包括了一个四输入查找表,也就是LUT,LUT本质上就是一个RAM。
sunflowerfsw
·
2020-07-05 13:12
FPGA
NIOS中的桥接
http://www.
altera
.com/literature/hb/qts/qsys_system_components.pdfhttp://www.
altera
.com/literature/hb
蜗牛爬珠峰
·
2020-07-05 13:11
基于NIOS II嵌入式处理器实现LCD的控制
在设计中利用FPGA的
Altera
的SOPCBuilder定制NIOSII软核处理器及其与显示功能相关的“软”硬件模块来协同实现显示控制的软硬件设计。
socx2007
·
2020-07-05 13:25
详解:多边形填充方式(ALTERNATE和WINDING)的区别
信息来源:http://blog.myspace.cn/1305051695/archive/2008/04/24/400893301.aspx1.在
ALTERA
NATE模式下:从左到右水平扫描!
sleepcatlmj
·
2020-07-05 12:28
Altera
FPGA 差分信号初识(3)
Altera
FPGA差分信号初识(3)有了之前的了解,就可以开始试试用FPGA产生差分波形了。这次需求是mini-LVDS,先拿手头的锆石A4开发板试试。
ShareWow丶
·
2020-07-05 12:49
FPGA设计从硬件到软件
NiosII开发常见问题(转)
回答:EPCS1是1Mbits的
Altera
专用配置芯片,它本质上是一块专用flash,用于保存FPGA的配置信息。
北方爷们
·
2020-07-05 12:10
FPGA开发
ZYNQ Z-TURN BOARD 学习笔记1-Ubuntu上的流水灯实验
前言之前一直都在学习传统的FPGA,学习和使用过
Altera
的Cyclone系列以及Xilinx的Spartan系列芯片。
shimmy_lee
·
2020-07-05 11:01
ZYNQ学习笔记
altera
nios ii 多区启动
一,参考资料1.
altera
RemoteUpdateIPcoreuserguide.
shimmy_lee
·
2020-07-05 11:30
NIOS
II
学习笔记
关于FFT IP CORE的记忆(
altera
fft ip core配置)
现成的东西已经很高端了,自己编的怎么也不好,就像别人家的孩子一样。IPCORE有最优化的代码,效率和资源的兼顾,所以君子性非异也,善假于物也。之前实验了很久结果老是不对,费尽了各种周折,最终知道自己的测试方法不对。ipcore是根所实际信号优化过的,所以要加以实际信号,如正弦波,而我的思路还停留在教书。展开来说,ipcore对于小信号不敏感,比如对于N点fft,输入N个1和输入N个2,结果都是一样
renggang
·
2020-07-05 10:38
FPGA
fft
ERROR 1064 (42000):error in yourcheck the manual that corresponds to your
数据库中的关键字有:ADDALL
ALTERA
NALYZEANDASASCASENSITIVEBEFOREBETWEENBIGINTBINARYBLOBBOTHBYCALLCASCADECASECHANGECHARCHARACTERCHECKCOLLATECOLUMNCONDITION
丁世杰(18级java3班)
·
2020-07-05 10:10
Altera
FPGA——NiOS ii的自启动设置
Altera
FPGA——NiOSii的自启动设置1.为什么FPGA中有自启动功能?因为FPGA是基于SRAM的设备,FPGA将配置存放于SRAM中,掉电丢失。
落落灬
·
2020-07-05 09:29
【FPGA】3,先从简单的例子出发,38译码器,LED,流水灯
1,38译码器http://www.stepfpga.com/doc/
altera
_3ymq这样可以跟着学一些语法,比如alwaysmoduledecode38(sw,led); input[2:0]sw
高斯小可爱
·
2020-07-05 07:07
04-FPGA
小插曲:我和Nios II的故事
想必学习
Altera
家FPGA的小码农们都会有一个共同的困扰吧,那就是NiosII该不该学的问题。这个问题说白了,就是学NiosII到底有没有用。
善良的一休君
·
2020-07-05 07:43
FPGA
个人经历
quartus ii 使用modelsim
altera
进行仿真
starttestbenchtemplatewriter然后就会在modlsim的文件中生成一个.vt的文件然后打开这个文件接下来就是再initial和always里面添加信号保存,再点击首先看仿真软件是不是modelsin-
altera
浮若于心
·
2020-07-05 07:28
fpga
FPGA
微电子半导体集成电路专业术语英语整理
accesscontrollist访问控制表activeattack主动攻击activeXcontrolActiveX控件advancedencryptionstandardAES,高级加密标准algorithm算法
altera
tionofmessage
天山懒人
·
2020-07-05 06:31
专业英语
SignalTab II逻辑分析仪使用及与modelsim的区别说明
SignalTap与modelsim的区别SignalTapII,是
Altera
QuartusII自带的嵌入式逻辑分析仪(这里的嵌入式与ARM没有任何关系,单纯的是SignalTapII嵌入到FPGA当中而已
天山懒人
·
2020-07-05 06:31
FPGA
verilog
FPGA芯片国内外格局与统治地位竞争关系详解
国外FPGA企业情况-FPGA顶级公司都在美国排名地位:Xilinx,
Altera
,Actel,Atmel,Avago,Cyprss1)Xilinx成立于1984年,首创FPGA技术。
弦子-设计师
·
2020-07-05 06:00
FPGA芯片系统
Altera
的Cyclone系列器件命名规则
Altera
的Cyclone系列器件命名规则如下:器件系列+器件类型(是否含有高速串行收发器)+LE逻辑单元数量+封装类型+高速串行收发器的数量(没有则不写)+引脚数目+器件正常使用的温度范围+器件的速度等级
相量子
·
2020-07-05 03:31
FPGA
modelsim 仿真
altera
IP核(ROM,RAM实例)
转自:http://blog.sina.com.cn/s/blog_3f8b06cc01015gqn.html一、Quartus2中内嵌的Simulator与ModelSim仿真的差异?Quartus2中内嵌的Simulator也可以进行仿真,它可以分为两种模式,Functional与Timing。但是这里的Functional是基于门级网表的功能仿真,并不是HDL级的功能仿真。二、第三方EDA工
hust_xiaowei
·
2020-07-05 02:05
硬件相关
xilinx时钟问题 IBUFG
xilinx时钟问题之前用
altera
没有什么问题,都是直接连接上的,我在XILINX平台上做DDR2,需要200m的时钟信号,我就用DCM倍频了一个,直接接在DDR2的ipcore上面,出现了如下错误
qishi2014
·
2020-07-05 02:58
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他