E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
AXI总线协议
【【FPGA 之 MicroBlaze 自定义IP核 之 呼吸灯实验】】
FPGA之MicroBlaze自定义IP核之呼吸灯实验通过创建和封装IP向导的方式来自定义IP核,支持将当前工程、工程中的模块或者指定文件目录封装成IP核,当然也可以创建一个带有
AXI
4接口的IP核,用于
ZxsLoves
·
2023-12-04 19:21
FPGA学习
fpga开发
tcp/ip
网络协议
【【水 MicroBlaze 最后的介绍和使用】】
水MicroBlaze最后的介绍和使用我对MicroBlaze已经有了一个普遍的理解了现在我将看的两个一个是
AXI
4接口的DDR读写实验还有一个是AXIDMA环路实验虽然是水文但是也许能从中得到一些收获第一个是
ZxsLoves
·
2023-12-04 19:21
FPGA学习
网络
服务器
linux
fpga开发
【ZYNQ】从入门到秃头11 DAC FIFO实验(
AXI
-stream FIFO IP核配置)
文章目录DACFIFO实验要求
AXI
-streamFIFO介绍基于地址形式的交互与基于流形式的交互
AXI
-stream总线读写协议axis工作模式读操作写操作READY,VALID握手
AXI
-streamFIFOIP
“逛丢一只鞋”
·
2023-12-04 19:20
ZYNQ
fpga开发
dds
zynq
zynq设计学习笔记6——自定义含
AXI
4接口IP核-ps与pl的交互
在本实验中,我们将采用封装带有
AXI
4接口的IP的方式,实现PS和PL的数据交换,另外自定义IP核可以定制化系统设计,以达到设计重用的目的,可以很大程度上简化系统设计和缩短产品上市的时间。
墨漓_lyl
·
2023-12-04 19:49
FPGA之zynq设计学习笔记
fpga
嵌入式
实时系统vxWorks-Zynq7020 自定义
axi
ip核
概述
AXI
(AdvancedeXtensibleInterface)协议主要描述了主设备(Master)和从设备(Slave)之间的数据传输方式,主设备和从设备之间通过握手信号建立连接。
不只会拍照的程序猿
·
2023-12-04 19:49
实时vxWorks
听说ZYNQ
物联网
嵌入式
vxworks
实时系统
操作系统
ZYNQ-7000 Vivado 自定义IP封装
软件版本:vivado2018.01操作系统:centos6.0本文章中主要介绍在vivado中如何使用系统工具封装我们自己的IP,此例实现了将sha256_pad这个模块挂在
AXI
-STREAM总线上
gdboyi
·
2023-12-04 19:19
FPGA
FPGA学习笔记【封装自定义IP核】
封装带
AXI
接口的自定义IP核为了更方便地使用外部接口驱动或进行系统级的设计时,可以考虑将RTL设计打包制作成自定义的IP核,Vivado会自动生成相关的IP核接口;或者为了在ZYNQ中使用
AXI
总线将硬核与
内 鬼
·
2023-12-04 19:19
FPGA
嵌入式
fpga
Xilinx
Vivado
ZYNQ 自定义IP
建立
AXI
接口的IP右键编辑IP在顶层,添加相应端口,这里就放一个LED接口例化的位置也相应添加。接下来,修正下一层,就是接口定义层。把
AXI
的slv_reg0[0]作为breath_led的输入。
包包爸
·
2023-12-04 19:49
FPGA
fpga开发
vivado自定义 IP 核实验
该IP核带有
AXI
总线,可以通过PS端访问IP核内部寄存器实现PS端对于IP核的控制。第一步:IP核的创建与封装创建完成后点击菜单
huanghu1230
·
2023-12-04 19:49
【ZYNQ 详细案例五】采用
AXI
4总线封装自定义VGA显示IP核 显示自定义图片或者字符内容 基于ZEDBOARD
【ZYNQ详细案例五】采用
AXI
4总线封装自定义VGA显示IP核彩条实验基于ZEDBOARD第一部分:PL部分首先我们先创建工程然后创建blockdesign添加PS处理器自动配置ZEDBOARD的预设
Taneeyo
·
2023-12-04 19:48
fpga
硬件
驱动程序
Javaweb之Vue组件库Element案例异步数据加载的详细解析
在vue项目中,对于axios的使用,分为如下2步:安装axios:npminstallaxios需要使用
axi
东北赵四
·
2023-12-04 07:02
Web
vue.js
前端
javascript
elementui
ecmascript
前端框架
开发语言
Modbus协议
Modbus协议概述Modbus是全球第一个真正用于工业现场的
总线协议
。Modbus网络是一个工业通信系统,由带智能终端的可编程序控制器和计算机通过公用线路或局部专用线路连接而成。
雪域迷影
·
2023-12-03 22:44
【【FPGA 之Micro Blaze的串口中断实验】】
AXIUARTLiteIP核具有以下特点:对通过
axi
4-lite接口接收的字符执行并行到串行转换,并对从串行外围设备接收的
ZxsLoves
·
2023-12-01 16:40
FPGA学习
fpga开发
单片机
嵌入式硬件
【ARM AMBA
AXI
入门 18 -
AXI
4 NSAID 和 NS 详细介绍】
文章目录NS信号NS(Non-Secure)信号介绍NS信号的例子NSAIDNSAID使用举例NS信号NS(Non-Secure)信号在ARMAXI(AdvancedeXtensibleInterface)
总线协议
中是与
CodingCos
·
2023-12-01 13:58
#
ARM
AMBA
AXI
系列
arm开发
AXI
NS
AXI
NSAID
【ARM AMBA
AXI
入门 17 -
AXI
4 AWUSER | ARUSER 详细介绍】
文章目录AWUSER|ARUSER详细介绍AWUSERConfigurationUsersignalsARUSERAWUSER和ARUSER使用举例AWUSER|ARUSER详细介绍在ARMAMBAAXI协议中可以包含一组用户自定义信号,叫做Usersignals,比如AWUSER和ARUSER信号,它们分别与写地址(AW)和读地址(AR)通道相关。增加的信号可以增加一个transaction的信
CodingCos
·
2023-11-29 01:26
#
ARM
AMBA
AXI
系列
AWUSER
ARUSER
BUSER
RUSER
【小黑嵌入式系统第三课】嵌入式系统硬件平台(一)——概述、总线、存储设备(RAM&ROM&FLASH)
UART&USB&蓝牙)、其他(电源&时钟&复位&中断)文章目录一、概述二、总线1.总线的概念1.1总线结构1.2总线类型1.2.1数据总线1.2.2程序总线1.2.3数据地址总线1.2.4程序地址总线2.
总线协议
嵌入式小白—小黑
·
2023-11-29 00:11
小黑嵌入式小课堂
物联网
stm32
单片机
ARM互联总线IP的介绍
快速链接:.个人博客笔记导读目录(全部)付费专栏-付费课程【购买须知】:【精选】ARMv8/ARMv9架构入门到精通-[目录]联系方式-加入交流群----联系方式-加入交流群AMBA、
AXI
、AHB、APB
代码改变世界ctw
·
2023-11-28 13:20
ARM
armv8
armv9
arm
嵌入式
内核
芯片
ARM退出新的互联总线IP: CI-700和NI-700 NoC
快速链接:.个人博客笔记导读目录(全部)付费专栏-付费课程【购买须知】:【精选】ARMv8/ARMv9架构入门到精通-[目录]联系方式-加入交流群----联系方式-加入交流群AMBA、
AXI
、AHB、APB
代码改变世界ctw
·
2023-11-28 13:20
ARM
arm开发
NOC
CCI
CMN
armv9
armv8
AXI
ARM CoreLink NIC-400最佳应用实践
快速链接:.个人博客笔记导读目录(全部)付费专栏-付费课程【购买须知】:【精选】ARMv8/ARMv9架构入门到精通-[目录]联系方式-加入交流群----联系方式-加入交流群AMBA、
AXI
、AHB、APB
代码改变世界ctw
·
2023-11-28 13:49
ARM
arm开发
NIC400
NOC
NIC
总线互联
armv9
Arm 推出新的总线互联 SoC架构:CI-700 和 NI-700
快速链接:.个人博客笔记导读目录(全部)付费专栏-付费课程【购买须知】:【精选】ARMv8/ARMv9架构入门到精通-[目录]联系方式-加入交流群----联系方式-加入交流群AMBA、
AXI
、AHB、APB
代码改变世界ctw
·
2023-11-28 13:42
ARM
arm开发
CCI
CMN
CNN
ACE
CHI
【嵌入式面试】嵌入式知识点面经整理
这里主要整理牛客上的大佬无偿分享的一些嵌入式基本知识点面经
总线协议
总线协议
如果弄清楚了能够在面试中获得加分用过通信协议(SPI、IIC、UART等),一定要清楚具体细节。
Julian_cather
·
2023-11-27 19:40
嵌入式
面试
SPI协议总结
一、SPI介绍1、SPI(SerialPeripheralInterface)总线是主要应用于嵌入式系统内部通信的串行同步传输
总线协议
。通常为四线制的SPI总线支持全双工通信。
Filthyfrank
·
2023-11-27 18:38
嵌入式
嵌入式硬件
2.4.1 PCIe——物理逻辑层——链路训练状态机
该过程的主要目的是host在识别枚举PCIe设备之前,设备与主机在PCIe链路上都发生了什么事情,主要流程为上电后两侧根据PCIe
总线协议
进入LTSSM流程;该过程是一套硬件自动化的流程,链路双方自动协商速率和宽度
KGback
·
2023-11-27 09:19
#
PCIe
pci-e
Modbus RTU协议及modbus库函数使用
一、与ModbusTCP的区别在一般工业场景使用modbusRTU的场景还是更多一些,modbusRTU基于串行协议进行收发数据,包括RS232/485等工业
总线协议
。
满山的猴子我的腚最红
·
2023-11-27 08:51
网络高级-modbus协议
网络协议
网络
c语言
深入浅出
AXI
协议(4)——猝发传输
一、前言在之前的文章中,我们着重介绍了关于
AXI
4的握手协议它可以使得传输的双方都可以自如地控制传输的速率,我们主要介绍了握手协议出现的3种可能情况。
apple_ttt
·
2023-11-27 00:36
AMBA总线协议
fpga开发
AMBA
硬件架构
arm
AXI
vue 封装组件之上传图片组件(el-upload)
/util/auth";import{mapState}from"vuex";importaxiosfrom"
axi
阿wei程序媛
·
2023-11-26 14:47
vue
elementui
前端
javascript
CAN——通讯实验
因为CAN
总线协议
不是像SPI和IIC那样通过设备地址来寻
竹烟淮雨
·
2023-11-26 14:51
CAN通讯
stm32
嵌入式
单片机
CAN通讯
IIC通信
通信协议简述三条线:串行数据线(SDA)、串行时钟线(SCL),地线;半双工一问一答,主从模式,多设备模式
总线协议
:支持多个设备进行通信(多主多从)异步模式(串口):通信双方约定好波特率,然后各自按照自己时钟进行通信
弥途
·
2023-11-26 12:32
stm32基础
单片机
嵌入式硬件
AXI
_GPIO
通过添加
AXI
_GPIO,直接在
AXI
接口上了。相关的胶连逻辑自动生成了。具体的
AXI
与GPIO之间,怎么通过总线访问,总线又是怎么给各模块映射地址,要看IP模块的手册,和开发流程有关的文档。
是个小轮胎
·
2023-11-26 12:11
FPGA
例程学习
fpga开发
Modbus TCP
Modbus(百度百科,放心跳转)起源Modbus由Modicon公司于1979年开发,是一种工业现场
总线协议
标准。
_小白__
·
2023-11-26 06:21
#
Modbus
网络协议
tcp/ip
网络
c语言
STM32CAN
总线协议
讲解
月报最近学习了STM32的CAN
总线协议
,使用的是野火的开发板CAN是ControllerAreaNetwork的缩写(CANBUS),具有布线简单、典型的总线型结构、可最大限度的节约布线与维护成本、稳定可靠
煮酒年华
·
2023-11-25 23:26
STM32单片机
内存管理源码分析1-ARMV8-AARCH64 MMU 及 linux页表映射过程
),还是IO地址(设备device地址),在开启了MMU的系统中,CPU发起的指令读取、数据读写都是虚拟地址,在ARMCore内部,会先经过MMU将该虚拟地址自动转换成物理地址,然后在将物理地址发送到
AXI
SEVENTHD7
·
2023-11-25 19:05
内存管理
linux
「Verilog学习笔记」数据串转并电路
专栏前言本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网关于什么是Valid/Ready握手机制:深入
AXI
4总线(一)握手机制-知乎时序图含有的信息较多,观察时序图需要注意
KS〔学IC版〕
·
2023-11-25 11:57
Verilog学习笔记
学习
笔记
fpga开发
Verilog
emcy协议_CANopen
总线协议
报文分析
CANPro协议分析平台中的CANopen协议分析插件有两种,一是Block_CANopen,用于分析支持块传输的CANopen协议报文,二是CANopen,用于分析不支持块传输的CANopen协议报文。更多CANopen协议请看之所以作这样的区分,是因为CANopen协议中的块传输的报文是上下文相关的,要识别块传输报文需要知道之前传输的报文信息,但是CANPro协议分析平台只针对当前的CAN帧进
人工智能学术前沿
·
2023-11-25 06:52
emcy协议
11. STM32——硬件I2C
STM32——硬件I2CIIC协议简介IIC总线系统结构IIC总线物理层特点IIC总线硬件IIC软件IIC区别如何区分IIC
总线协议
层1.空闲状态2.开始信号3.停止信号4.应答信号5.数据的有效性6.
ZCY(Yinyuer1)
·
2023-11-25 00:31
STM32
IIC
stm32
物联网
嵌入式
SPI
总线协议
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档目录SPI总线的定义SPI总线工作方式SPI驱动Verilog实现总结SPI总线的定义SPI(SerialPeripheralInterface)是一种同步串行通信协议,用于在微控制器、传感器、存储器等外设之间进行数据交换。SPI总线是一种全双工的通信方式,它由一个主设备(Master)和一个或多个从设备(Slave)组成。spi总线
emm的金毛
·
2023-11-24 15:17
接口
fpga开发
【无标题】OVL 使用说明 (Open Verification Library)
http://www.accellera.org/activities/ovlOVL官方网站:http://www.eda.org/ovl/上面有简单的使用说明OVL是一个硬件验证的库,例如现在想开发一个
AXI
黄埔数据分析
·
2023-11-24 07:43
FPGA
fpga开发
【ARM AMBA
AXI
入门 7 -
AXI
协议中的独占访问 使用背景介绍】
STREX1.1.3独立监视器1.2spin_lock与独占访问1.2.1spinlock机制1.2.2spinlock函数调用流程1.2.3Arm64spinlock实现上篇文章:ARMAMBAAXI入门6-
AXI
3
CodingCos
·
2023-11-23 16:46
#
ARM
AMBA
AXI
系列
AXI
独占访问
spin_lock
exclusive
访问
SEV
DMB
【ARM AMBA
AXI
入门 15 --
AXI
-Lite 详细介绍】
总线文章专栏导读】文章目录AXILiteAXI-Full介绍AXIStream介绍AXILite介绍AXIFull与AIXLite差异总结AXILiteAMBAAXI4规范中包含三种不同的协议接口,分别是:
AXI
4
CodingCos
·
2023-11-23 16:46
#
ARM
AMBA
AXI
系列
arm开发
AXI-Lite
详细介绍
AXI-lite与AXI
【ARM AMBA
AXI
入门 13 --
AXI
协议中 RRESP 信号详细介绍】
请阅读【ARMAMBAAXI总线文章专栏导读】文章目录
AXI
协议中RRESP信号RRESP使用举例RRESP3bit使用
AXI
协议中RRESP信号在
AXI
(AdvancedeXtensibleInterface
CodingCos
·
2023-11-23 16:09
#
ARM
AMBA
AXI
系列
arm开发
AXI
RRESP信号
RRESP
信号
RRESP
DECERR
RRESP
SLVERR
RRESP
OKAYYDIRT
modbus协议及modbus TCP协议
一、Modbus协议1.起源Modbus由Modicon公司于1979年开发,是一种工业现场
总线协议
标准。
零基础的小杨
·
2023-11-23 07:23
网络高级-modbus协议
网络
网络协议
tcp/ip
linux
IO
c语言
【电子通识】USB3.0和USB2.0有什么区别?
版本USB2.0是2000年4月27日由USB-IF组织提出了USB2.0
总线协议
规范。USB3.0是2008年11月17日由USB-IF组织提出了超高速USB3.0规范。
阳光宅男@李光熠
·
2023-11-23 01:58
硬件
嵌入式硬件
CANopen权威指南【CAN
总线协议
】
1这个总线定义是老外发明的。想要使用,就必须按照协议去配置数据帧。CIA301和cia402协议,实际就是寄存器地址上某一段的定义。下载地址:CANinAutomation(CiA):Technicaldocuments注册下载也是非常快的。【没什么难度】就是资料是英文的,对我们不是太友好。国内对canopen的资料都是零零散散的。只讲解寄存器的名字,但具体bit的功能确不详细说明。尤其是CAN伺
cfqq1989
·
2023-11-22 06:05
现场总线
网络
认识Modbus通信协议(笔记)
它是一个Bus,即
总线协议
。比如串口协议、IIC协议、SPI都是通信协议。协议,顾名思义是一种规定和约束Modbus协议是一种引用层的报文传输协议,RTU、ASCLL、TCP,都属于Modbus协议。
小威编程
·
2023-11-21 23:25
modbus
笔记
c#
【ARM AMBA
AXI
入门 14 --
AXI
窄位传输 | 非对齐传输| 大小端传输】
在
AXI
总线协议
中,支持多种数据传输,包括窄位传输、非对齐传
CodingCos
·
2023-11-21 20:37
#
ARM
AMBA
AXI
系列
arm开发
AXI
窄位传输
AXI
非对齐传输
AXI
大小端传输
【ARM AMBA
AXI
入门 16 -
AXI
写响应通道 BVALID | BREADY | BRESP 详细介绍】
请阅读【ARMAMBAAXI总线文章专栏导读】文章目录
AXI
写响应通道BVALIDBREADYBRESP举例BRESP[2:0]编码
AXI
写响应通道在ARMAMBAAXI协议中,写响应通道包括以下三个信号
CodingCos
·
2023-11-21 19:12
#
ARM
AMBA
AXI
系列
arm开发
写响应通道
BVALID
写响应通道
BREADY
写响应通道
BRESP
【【萌新的SOC学习之 VDMA 彩条显示实验之一】】
核将彩条数据显示在RGBLCD液晶屏上下面是本次实验的系统框图VDMA通过HP接口与PS端的DDR存储器进行交互因为VDMA出来的是stream流的数据我们现在需要的是把这个stream流的数据通过这个
AXI
4
ZxsLoves
·
2023-11-20 15:16
SOC学习
FPGA学习
学习
性能优化
【【VDMA彩条显示实验之二】】
彩条显示实验之二这一篇紧接上一篇文章我们添加一个VID_out的IP核其实相对来说就是我们把传进来的串行信号转化成并行输出各个信号(把Stream的输出信号流转化成在RGB上输出的格式)下面是对IP核的简介
AXI
4
ZxsLoves
·
2023-11-20 15:45
SOC学习
FPGA学习
fpga开发
常见的
AXI
总线仲裁器概述-
AXI
协议理解(一)
AMBAAXI
总线协议
以高性能、高频率的系统设计为目标,适合高带宽、低延迟的系统设计,可以达到高频率的操作而不需要复杂的总线桥,满足众多部件的接口要求,具备高度灵活的互联结构,并且向后兼容AHB和APB
Paul安
·
2023-11-20 04:14
接口与协议学习笔记
AXI
asic
仲裁器
AMBA
总线
【STM32】IIC(Inter Integrated Cirruit--集成电路总线)
【单片机】14-I2C通信之EEPROM-CSDN博客一、IIC
总线协议
介绍1.IIC简介同步(有时钟频率),半双工(同一个时间只能接收或者发送),串行(一个字节一个字节传输),高位读取一主多从:表示只能主机同意发送才可以发送多主多从
m0_63077733
·
2023-11-20 01:51
STM32
stm32
嵌入式硬件
单片机
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他