E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA开发指南》
Postman的高级用法一:重新认识postman核心模块
本请求示例来自于免费天气API:实况天气接口API
开发指南
未来一天天气预报api-天气API关于Postman的核心模块全局变量请求接口请求体预处理脚本类似beforeTest,在发起请求前的预执行逻辑
软件质量保障
·
2023-09-17 09:14
软件测试
postman
测试工具
FPGA
车牌数字识别系统设计verilog实现(带上板录制视频)
本项目通过OV7725摄像头获取RGB565格式视频流输入
FPGA
,用移位IP核获得3*3像素阵列,然后对视频流进行高斯滤波处理后用Sobel进行边缘检测,计算图像亮度函数的灰度近似值产生对应的灰度矢量
QQ_778132974
·
2023-09-17 07:26
D1:verilog设计
fpga开发
图像处理
计算机视觉
VHDL直流电机模糊控制器的设计与实现
在直流电机控制策略方面,属于智能控制理论的模糊控制其突出优点在于它不依赖于被控对象的模型,因此本设计尝试将模糊控制理论应用于直流电机转速控制,并将模糊控制器实现于
FPGA
(FieldProgrammableGateArray
QQ_778132974
·
2023-09-17 07:26
D1:VHDL设计
fpga开发
自动增益(AGC)算法
FPGA
实现
数据转换/信号处理中的基于AGC算法的音频信号处理方法及
FPGA
实现。
QQ_778132974
·
2023-09-17 07:56
D1:verilog设计
FPGA
基于
FPGA
点阵显示屏设计-毕设
本设计是一16×16点阵LED电子显示屏的设计。整机以EP2C5T144C8N为主控芯片,介绍了以它为控制系统的LED点阵电子显示屏的动态设计和开发过程。通过该芯片控制一个行驱动器74HC154和两个列驱动器74HC595来驱动显示屏显示。该电子显示屏可以显示各种文字或单色图像,采用4块8x8点阵LED显示模块来组成16x16点阵显示模式。显示采用动态显示,使得图形或文字能够实现静止、移入移出等多
QQ_778132974
·
2023-09-17 07:53
D1:verilog设计
fpga开发
课程设计
「Java
开发指南
」在MyEclipse中的Spring开发(二)
在上文中(点击这里回顾>>),我们主要介绍了一些Spring的基本概念、Spring项目配置及向导,本章节将继续介绍如何管理多个项目,Spring配置编辑器等,欢迎持续关注~MyEclipsev2023.1.2离线版下载(Q技术交流:742336981)4.管理多个Beans和项目除了使用bean配置文件编辑器来管理Springbean之外,您还可以使用Outline视图。Spring大纲还可以使
界面开发小八哥
·
2023-09-17 04:28
java
myeclipse
spring
ide
开发工具
STM32-定时器输入捕获实验
参考资料:1、正点原子探索者STM32f407开发板-《STM32f407
开发指南
-库函数版本》-第15章-输入捕获实验;2、STM32F4xx官方参考资料《STM32F4xx中文参考手册》-第15章-
Archimedes' boat
·
2023-09-17 03:11
stm32
stm32
单片机
arm
嵌入式硬件
c语言
北邮22级信通院数电:Verilog-
FPGA
(2)modelsim北邮信通专属下载、破解教程
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录1.下载2.解压打开3.modelsim初安装4.crack1.打开crack文件夹。2.选择crack1文件夹。3.打开Readme.txt文本文档5.Readme1.中文翻译2.中文翻译还原、更新与适配
青山如墨雨如画
·
2023-09-17 03:04
北邮22级信通院数电实验
fpga开发
FPGA
project : VGA
modulevga_ctrl(inputwirevga_clk,inputwirevga_rst_n,inputwire[15:00]pix_data,outputwirehsync,outputwirevsync,outputwire[9:0]pix_x,outputwire[9:0]pix_y,outputwire[15:00]rgb);parameterH_SYNC=10'd96,H_BAC
warrior_L_2023
·
2023-09-17 02:41
野火征途pro
fpga开发
关于PCIe
PCIExpress接口的开发方法:1.采用可编程逻辑器件用符合PCIExpress总线规范的
FPGA
来做2.采用专用接口芯片采用PCIExpress总线专用接口芯片。
Alyna_C
·
2023-09-17 00:20
CPU设计与实现(8位)
软件:QuartusIIAltera公司的综合性CPLD/
FPGA
开发软件,原理图、VHDL、VerilogHDL以及AHDL(AlteraHardware支持DescriptionLanguage)等多种设计输入形式
Lor :)
·
2023-09-16 18:18
计算机组成原理
cpu
labview csv文件处理_LabVIEW之父:如何提高抽象层级改进软件效率
未来,LabVIEW将可通过更高级的抽象,实现在一个程序框架中对上位机和
FPGA
同时编程,双方的数据交互在统一平台下执行,而不像过去通过队列形式实现。这会给编程带来更大的便利性,尤其是面对复
weixin_39542093
·
2023-09-16 17:36
labview
csv文件处理
vue3.x
components
如何定义
FPGA
1、不熟悉
FPGA
的内部结构,不了解可编程逻辑器件的基本原理。
FPGA
为什么是可以编程的?恐怕很多菜鸟不知道,他们也不想知道。因为他们觉得这是无关紧要的。
lucky tiger
·
2023-09-16 17:06
FPGA
FPGA
自顶而下设计
FPGA
对IC设计而言,
FPGA
设计层级大致包括:系统级和行为级,RTL级,门级和晶体管级。
weixin_30414635
·
2023-09-16 17:36
fpga开发
matlab
c/c++
FPAG入门(零)
FPGA
结构,厂商,设计流程
目录1.PLD的发展历程2.半导体存储器的分类3.PLD的分类4.
FPGA
厂商5.
FPGA
的结构5.1AlteraCycloneIV为例5.2XilinxXC4000为例6.设计流程和工具6.1设计流程
吾日叁問
·
2023-09-16 17:35
EDA原理及应用
FPGA
FPGA
vivado
FPGA
——HLS编程入门
目录一、HLS简介二、HLS与VHDL/Verilog三、HLS优点与局限四、入门级的HLS程序(一)官方教程文档(二)新建工程(三)添加源文件(四)添加C仿真文件(五)进行C仿真(六)进行C综合(七)联合仿真(八)修改变量位宽(九)添加Directive(十)使用Modelsim打开联合仿真所产生的波形(十一)导出IP核五、应用IP核(一)创建Vivado工程导入IP核(二)将HLS产生的IP添
云开处
·
2023-09-16 17:35
实验
fpga
hls
FPGA
虚拟化:突破次元壁的技术
一、利用
FPGA
虚拟化突破时空限制在传统的
FPGA
开发模型中,使用者通常使用硬件描述语言(HDL)对应用场景进行建模,然后通过特定的
FPGA
开发工具将硬件模型映射到
FPGA
上,最终生成可以运行的
FPGA
ONEFPGA
·
2023-09-16 17:05
fpga开发
FPGA
原理、结构、开发流程简述
简介本文主要介绍了博主在阅读天野英晴主编的《
FPGA
原理和结构》一书时的读书笔记,方便更好的了解和入门
FPGA
。本博客图片均来自于参考文献[1]。
jeremy0621
·
2023-09-16 17:05
fpga开发
嵌入式硬件
硬件架构
FPGA
学习的一些误区
[转载]
FPGA
学习的一些误区我常年担任多个有关
FPGA
学习研讨的QQ群管理员,长期以来很多新入群的菜鸟们总是在重复的问一些非常简单但是又让新手困惑不解的问题。
luoai_2666
·
2023-09-16 17:05
心得体会
fpga
FPGA
设计的抽象层级
设计的抽象层级在我们了解Verilog语言的更多细节之前,最好先了解芯片设计中的不同抽象层级。顶层是系统级架构,它定义了各种子模块并根据功能对它们进行分组。例如,处理器集群具有多个核、高速缓存和高速缓存一致性逻辑。所有这些都将被封装为具有输入输出信号的单个模块。在下一个级别中,每个子模块都用硬件描述语言编写,以准确描述每个独立模块的功能。在此阶段,将忽略较低级别的实现细节,例如电路原理图、技术库等
孤独的单刀
·
2023-09-16 17:04
技术文档翻译
fpga开发
Verilog
Xilinx
IC
FPGA
抽象层级
FPGA
中的五个级别和五种仿真
自己查的一些资料,整理记录一下。五个级别:Verilog模型可以是实际电路不同级别的抽象。所谓不同的抽象级别,实际上是指同一个物理电路,可以在不同的层次上用Verilog语言来描述它,如果只从行为和功能的角度来描述某一电路模块,就称为行为模块;如果从电路结构的角度来描述该电路模块,就称为结构模块。抽象的级别和它们对应的模块类型常可以分为以下5种:系统级:对整个系统进行描述,只考虑输入和输出,可以理
普安克山图格
·
2023-09-16 17:04
fpga开发
《嵌入式-STM32
开发指南
》第二部分 基础篇 - 第8章 模拟输入输出-ADC(HAL库)
1ADC(HAL库)1.1ADC工作原理STM32f103系列有3个ADC,精度为12位,每个ADC最多有16个外部通道。其中ADC1和ADC2都有16个外部通道,ADC3根据CPU引脚的不同通道数也不同,一般都有8个外部通道。各通道的A/D转换可以单次、连续、扫描或间断模式执行。ADC的结果可以左对齐或右对齐方式存储在16位数据寄存器中。模拟看门狗特性允许应用程序检测输入电压是否超出用户定义的高
BruceOu
·
2023-09-16 10:05
Xilinx
FPGA
管脚约束语法规则(UCF和XDC文件)
文章目录1.ISE环境(UCF文件)2.Vivado环境(XDC文件)本文介绍ISE和Vivado管脚约束的语句使用,仅仅是管脚和电平状态指定,不包括时钟约束等其他语法。ISE使用UCF文件格式,Vivado使用XDC文件,Vivado中的MIG_DDR管脚也是使用的UCF文件。1.ISE环境(UCF文件)ISE开发环境可以使用图形化分配界面PlanAhead工具,本文介绍手动编写约束语句的方式。
whik1194
·
2023-09-16 08:50
FPGA
ISE
Vivado
Xilinx
管脚
约束
XDC
FPGA
----VCU128的DDR4无法使用问题(全网唯一)
1、在Vivado2019.1版本中使用DDR4的IP核会遇到如下图所示的错误,即便过了implementation生成了bit,DDR4也无法正常启动。2、解决办法,上xilinx社区搜一下就知道了AMDCustomerCommunityhttps://support.xilinx.com/s/article/69035?language=en_US这是关于DDR4的所已知问题的解决方案AMDC
发光的沙子
·
2023-09-16 08:18
fpga开发
FPGA
project: uart_rs485
没有设计rs485的顶层,因为我的另一块板子没有TTL信号转差分信号的芯片:MAX3485CSAmodulectrl(inputwiresys_clk,inputwiresys_rst_n,inputwirekey_w,inputwirekey_b,outputwire[7:0]po_data,//由于w_en与b_en使能信号是reg型,虽然po_data是时序逻辑,但是相对于按键按下信号,仍然
warrior_L_2023
·
2023-09-16 08:14
野火征途pro
fpga开发
FPGA
project : seg_595
/*产生二进制数据0~999_999每隔100ms*/moduledata_gen#(parameterMAX_100MS=23'd5_000_000,MAX_DATA=20'd999_999)(inputwiresys_clk,inputwiresys_rst_n,outputreg[19:00]data,outputwire[05:00]point,outputwiresign,outputr
warrior_L_2023
·
2023-09-16 08:44
野火征途pro
fpga开发
FPGA
project : example_ram
moduleram_ctrl#(parameterCNT_MAX=24'd9_999_999)(inputwiresys_clk,inputwiresys_rst_n,inputwirewr_flag,inputwirerd_flag,outputregwr_en,//writeenableoutputreg[7:0]addr,//单端口ram读写共用一个地址线outputreg[7:0]wr_d
warrior_L_2023
·
2023-09-16 08:44
野火征途pro
fpga开发
FPGA
projet : VGA
在vga屏幕上显示:野火科技相比于上个工程,只需要修改vga_pix模块即可。注意存储器类型变量的定义:reg【宽度】【深度】赋值always@(poseedgevga_clk)begin为每一行赋值,不可位赋值。end使用【深度】【宽度】modulevga_pix(inputwirevga_clk,inputwirevga_rst_n,inputwire[9:0]pix_x,inputwire[
warrior_L_2023
·
2023-09-16 08:44
野火征途pro
fpga开发
FPGA
project : usrt_rs232
moduleuart_rx#(parameterUART_BPS='d9600,CLK_FREQ='d50_000_000)(inputwiresys_clk,inputwiresys_rst_n,inputwirerx,outputreg[7:0]po_data,outputregpo_flag);parameterBAUD_CNT_MAX=CLK_FREQ/UART_BPS;//regdefi
warrior_L_2023
·
2023-09-16 08:44
野火征途pro
fpga开发
FPGA
project : frequency_measure
modulefrequency_measure(inputwiresys_clk,inputwiresys_rst_n,inputwiretest_clk,outputreg[19:00]frequency);//输出信号,应该在sys_clk时钟域下//频率,单位是Khz0Khz~50_000Khz//最高50MhzparameterTIME_250MS=24'd12_500_000;//0.2
warrior_L_2023
·
2023-09-16 08:12
野火征途pro
fpga开发
Zynq UltraScale+ XCZU3EG 解码 MIPI 视频 DP 输出,MIPI CSI-2 RX Subsystem,提供vivado工程源码和技术支持
模块性能及其优越性4、详细设计方案设计原理框图OV5640摄像头及其配置MIPICSI-2RXSubsystemSensorDemosaicGammaLUTMIPID-PHY硬件方案5、vivado工程详解PL端
FPGA
9527华安
·
2023-09-16 05:36
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga
Zynq
UltraScale+
XCZU3EG
MIPI
CSI-2
RX
FPGA
纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存HDMI输出5、vivado工程详解PL端
FPGA
9527华安
·
2023-09-16 05:36
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
FPGA视频拼接叠加融合
fpga开发
VHDL
IMX214
MIPI
D-PHY
CSI-2-RX
Zynq7020 纯VHDL解码 MIPI 视频,4路图像缩放拼接输出,提供vivado工程源码和技术支持
摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存RGB转HDMI模块MIPID-PHY硬件方案5、vivado工程详解PL端
FPGA
9527华安
·
2023-09-16 05:35
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
FPGA视频拼接叠加融合
Zynq7020
fpga
VHDL
mipi
D-PHY
CSI-2
OV5640
Zynq UltraScale+ XCZU3EG 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端
FPGA
9527华安
·
2023-09-16 05:57
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU3EG
IMX214
MIPI
视频处理VideoCapture类---OpenCV-Python
开发指南
(38)
目录视频VideoCapture类初始化检查摄像头是否初始化成功捕获帧释放属性设置grab()与retrieve()捕获摄像头视频捕获文件视频实现灰度摄像头视频视频是非常重要的视觉信息来源,它是视觉处理过程中经常要处理的一类信号。实际上,视频是由一系列图像构成,这一系列的图像被称为帧,帧是以固定时间间隔从视频中获取的。获取帧的速度称为帧速率,其单位通常使用“帧率/每秒”表示,代表在1秒内所出现的帧
李元静
·
2023-09-16 02:26
Python
opencv
python
图像处理
视频
VideoCapture
Python Opencv实践 - 视频文件操作
参考资料:视频处理VideoCapture类---OpenCV-Python
开发指南
(38)_pythonopencvvideocapture_李元静的博客-CSDN博客OpenCVVideoCapture.get
亦枫Leonlew
·
2023-09-16 02:55
OpenCV实践-python
python
opencv
开发语言
图像处理
计算机视觉
Going Deeper with Embedded
FPGA
Platform for Convolutional Neural Network. 深鉴科技文章调研
1.全连接层和SVD算法全连接层相当于卷积核大小与输入featuremap大小一致,卷积核个数与全连接层神经元个数一致的一个卷积层。全连接层的实现方法上没有难度,难点在于大量的权重数据存储。VGG16各层数据量如上图所示为VGG16中各层所包含featuremap的数据量以及权重数据量。可以清晰的看到,FC第一层的featuremap(即图中的memory)数据量仅为4096个数据,而该层的权重数
Qmshao
·
2023-09-16 02:48
1-
FPGA
硬件加速-YUV_YCbCr
这是对《基于Matlab与
FPGA
的图像处理教程》的学习笔记,代码和内容摘取自书中。
会点灯的大力水手
·
2023-09-16 00:11
FPGA_Matlab学习记录
fpga开发
设计资料原理图-383光纤加速计算-XCKU060的双路QSFP+光纤PCIe 卡 高速信号处理卡
基于kintexUltraScaleXCKU060的双路QSFP+光纤PCIe卡一、板卡概述本板卡系北京太速科技自主研发,基于XilinxUltraScaleKintex系列
FPGA
XCKU060-FFVA1156
hexiaoyan827
·
2023-09-15 22:45
2022
fpga开发
基于双XCKU060+双C6678 的双FMC接口40G光纤传输加速计算卡381
一、板卡概述板卡采用基于双
FPGA
+双DSP的信号采集综合处理硬件平台,板卡大小360mmx217mm。
a7257825
·
2023-09-15 22:44
区块链
5g
2路 QSFP,40G 光纤的数据实时采集(5GByte/s 带宽)板卡设计原理图 -PCIE732
板卡采用Xilinx的高性能KintexUltraScale系列
FPGA
作为实时处理器,板载2组独立的72位DDR4SDRAM大容量缓存。板卡具有1个RJ45千兆以太网口以及若干IO信号。
北京青翼科技
·
2023-09-15 22:44
数据中心产品
·
图像处理产品
XCKU060
fpga开发
[PCIE703]
FPGA
实时处理器-XCKU060+ARM(华为海思视频处理器-HI3531DV200)高性能综合视频图像处理平台设计资料及原理图分享
板卡概述PCIE703是自主研制的一款基于PCIE总线架构的高性能综合视频图像处理平台,该平台采用Xilinx的高性能KintexUltraScale系列
FPGA
加上华为海思的高性能视频处理器来实现。
北京青翼科技
·
2023-09-15 22:44
国产化
视频图像处理产品
fpga开发
华为
图像处理
KU060
人工智能
高速信号处理板资料保存:383-基于kintex UltraScale XCKU060的双路QSFP+光纤PCIe 卡设计原理图
基于kintexUltraScaleXCKU060的双路QSFP+光纤PCIe卡一、板卡概述本板卡系我司自主研发,基于XilinxUltraScaleKintex系列
FPGA
XCKU060-FFVA1156
hexiaoyan827
·
2023-09-15 22:42
fpga开发
光纤加速计算
高速信号处理
XCKU060板卡
高速信号处理板卡
北邮22级信通院数电:Verilog-
FPGA
(1)实验一“跑通第一个例程” 过程中遇到的常见问题与解决方案汇总(持续更新中)
、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录问题一:Verilog代码没有跑通报错信息:错因分析:问题二:已连接
FPGA
青山如墨雨如画
·
2023-09-15 21:43
北邮22级信通院数电实验
fpga开发
2022
FPGA
创新设计竞赛选题分析与建议——写给大一大二学弟学妹
0写在最前老师新带了几个大一大二的同学准备参加
FPGA
创新设计竞赛,他们不具备太多的参赛经验,往往专业知识也没有学太多。有一颗想参赛的心,却又茫然不知所措。
泰克火神龙
·
2023-09-15 18:43
fpga开发
嵌入式硬件
SadTalker 让图片说话
//www.d-id.com/输入图片加音频产生2d视频安装使用1、拉取github,下载对应安装库2、下载对应模型baidu网盘新建checkpoints,把下载sadtalker里模型拷贝进去;g
fpga
n
loong_XL
·
2023-09-15 18:12
深度学习
python
数字人
uniapp 接入微信小程序隐私政策兼容
相关公告见:关于小程序隐私保护指引设置的公告|微信开放社区公告里已经介绍了相关流程,具体可以参考小程序隐私协议
开发指南
|微信开放文档。这里不再赘述。下面我们将着重谈一下代码实现。
柑橘乌云_
·
2023-09-15 16:49
uniapp(小程序)
微信小程序
小程序
Quartus Ⅱ中遇到的问题
Quartus中遇到的报错一、FailedtolaunchMegaWizardPlug-InManager报错:FailedtolaunchMegaWizardPlug-InManager.PLLIntel
FPGA
IPv18.1couldnotbefoundinthespecifiedlibrarypaths
STATEABC
·
2023-09-15 15:01
一般人学不会的FPGA
FPGA
Quartus
Verilog
Xilinx
FPGA
7系列 GTX/GTH Transceivers (2)--IBERT
IBERTGTXIBERT核心提供了基础广泛的物理介质附件(PMA)评估7系列
FPGA
GTX收发器的演示平台。
LEEE@FPGA
·
2023-09-15 14:21
FPGA接口开发
fpga开发
Xilinx
FPGA
7系列 GTX/GTH Transceivers (1)
初识XlilixGTX1概述Xilinx7系列
FPGA
全系所支持的GT,GT资源是Xilinx系列
FPGA
的重要卖点,也是做高速接口的基础,GT的意思是GigabyteTransceiver,G比特收发器
LEEE@FPGA
·
2023-09-15 14:46
FPGA接口开发
fpga开发
上一页
56
57
58
59
60
61
62
63
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他