E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA新手入门
FPGA
20 串口收发与存储双口RAM 简易应用系统设计
FPGA
20串口收发与存储双口RAM简易应用系统设计主要功能:
FPGA
接收到数据后将数据存储在双口ram的一段连续空间中,当需要时,按下按键Key_in,则
FPGA
将RAM中存储的数据通过串口发送出去.
没有价值的生命
·
2023-10-27 12:17
FPGA
uart_dpram:搭建串口收发与存储双口RAM简易应用系统
通过串口发送数据到
FPGA
中,
FPGA
接收到数据后将数据存储在双口RAM的一段连续空间中,当需要时,按下按键0,则
FPGA
将RAM中存储的数据通过串口发送出去。
杰之行
·
2023-10-27 12:45
verilog
fpga
uart
FPGA
学习笔记(五),串口
注:文章内容为本人学习笔记,若有错误欢迎指正或补充。1,串口串口即通用异步收发器,异步串行通信口,全双工,串口是一种通信方式,其内部有不同的协议,常见的通信接口有RS232,RS485,RS499,RS423,RS422。串口的通讯方式,主机和从机分别都有两个端口Rx和Tx,主机的Rx与从机的Tx相连,主机的Tx与从机的Rx相连。串口的接口即com口又叫DB9,有9个引脚,其中第二和第三引脚最重要
春风沂水丶
·
2023-10-27 12:43
学习
fpga开发
笔记
【
FPGA
零基础学习之旅#17】搭建串口收发与储存双口RAM系统
欢迎来到
FPGA
专栏~搭建串口收发与储存双口RAM系统☆*o(≧▽≦)o*☆嗨~我是小夏与酒✨博客主页:小夏与酒的博客该系列文章专栏:
FPGA
学习之旅文章作者技术和水平有限,如果文中出现错误,希望大家能指正欢迎大家关注
小夏与酒
·
2023-10-27 12:12
FPGA学习之旅
1024程序员节
fpga开发
学习
Verilog
HDL
串口收发
双口RAM
Artix-7 and Spartan-7
FPGA
s DDR2/DDR3 PCB设计指导
引言:本文我们介绍
FPGA
外设DDR2/DDR3硬件设计相关内容,包括PCB板层数估计,信号端接、信号完整性及时序考虑等问题。
FPGA技术实战
·
2023-10-27 10:13
Xinx
FPGA硬件设计
FPGA
DDR3
PCB
DDR2
SD卡的
FPGA
实现
1简介 SD(SecureDigitalCard)卡,即数字安全卡,实在MMC(MultimediaCard)多媒体卡的基础上发展而来的,且接口向上兼容。MMC卡可以被SC卡识别。SD卡按照容量分为SD、SDHC、SDXC三个等级。SD支持V1.0,SDHC以上支持V2.0协议。 本次SD卡为V2.0且工作在SPI模式下。2接口 SD卡有9根引脚线,可工作在SDIO模式或者SPI模式。在SD
FPGA小白758
·
2023-10-27 09:30
#
FPGA中的常用通讯协议
fpga开发
千兆以太网(二)——MDIO接口协议
FPGA
通过MDIO接口对PHY芯片的内部寄存器进行配置。通常情况下芯片在默认情况下也可以工作,即配置芯片不是必须的。也可通过外接特殊引脚的方式来配置PHY芯片的工作模式。2.MDIO协议
FPGA小白758
·
2023-10-27 09:00
#
千兆以太网协议
fpga开发
ZYNQ基础知识
1.ZYNQ介绍全称为Zynq-7000AllProgrammableSoc1.Zynq是赛灵思(Xilinx)推出的新一代全可编程片上系统,将处理器的软件可编程性和
FPGA
的硬件可编程性完美结合。
FPGA小白758
·
2023-10-27 09:00
#
ZYNQ系列
fpga开发
FPGA
基础设计之数码管显示
1.数码管简介数码管是一种半导体发光器件,其基本单元是发光二极管。一般分为七段数码管和八段数码管,多的一段是小数点。也有其他如N型、米型数码管以及16段、24段管等。本次设计的是八段数码管1.1数码管硬件结构公阴极数码管高电平亮,公阳极数码管低电平亮。AC620上搭载的是公阳极数码管。数码管的显示有静态和动态两种:静态的特点是每个数码管的段必须接一个八位数据线来保持显示的字形码,输送一次字形码后,
FPGA小白758
·
2023-10-27 09:30
#
FPGA基础设计
fpga开发
嵌入式硬件
嵌入式三级知识点整理
*特点:“专、隐、受限、可靠、实时、软固”**【嵌入式系统的CPU的范畴】:最初的4位,目前大规模的8位16位,受欢迎的32、64位(CPU=>ARMDSP
FPGA
.等)。
彬杉
·
2023-10-27 07:14
【VPX302】基于3U VPX总线架构的高性能数据预处理平台
板卡采用Xilinx的高性能KintexUltraScale系列
FPGA
作为实时处理器,实现FMC接口数据的采集、处理、以及背板接口互联。板载1组独立的72位DDR4SDRAM大容量缓存。
北京青翼科技
·
2023-10-27 05:34
架构
图像处理
信号处理
fpga开发
嵌入式实时数据库
arm开发
【VPX610】 青翼科技基于6U VPX总线架构的高性能实时信号处理平台
板卡概述VPX610是一款基于6UVPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片Xilinx的Virtex-7系列
FPGA
XC7VX690T
北京青翼科技
·
2023-10-27 05:29
fpga开发
图像处理
信号处理
嵌入式实时数据库
Pytorch整体工作流程代码详解(
新手入门
)
一、前言本文详细介绍Pytorch的基本工作流程及代码,以及如何在GPU上训练模型(如下图所示)包括数据准备、模型搭建、模型训练、评估及模型的保存和载入。适用读者:有一定的Python和机器学习基础的深度学习/Pytorch初学者。本文内容:一、前言二、环境配置说明三、步骤详细说明1.数据准备(DataPre)1.1导入包1.2生成数据集&数据集切分1.3数据可视化2.模型搭建(BuildingM
Avasla
·
2023-10-27 04:32
深度学习
#
Pytorch
pytorch
人工智能
python
深度学习
机器学习
基于
FPGA
的电风扇控制器verilog,视频/代码
名称:基于
FPGA
的电风扇控制器verilog软件:QuartusII语言:Verilog代码功能:基于
FPGA
的电风扇控制器运用EDASOPO实验开发系统设计一个基于
FPGA
的电风扇定时开关控制器,能实现手动和自动模式之间的切换
蟹代码丫
·
2023-10-27 01:07
fpga开发
verilog
电风扇
简单电子琴设计verilog蜂鸣器8音阶,视频/代码
输入为8个按键,每个按键对应一个音阶2、输出为speaker蜂鸣器,当其中一直按键按下时,输出特定频率的音阶方波信号演示视频:简单电子琴设计verilog蜂鸣器8音阶_Verilog/VHDL资源下载
FPGA
蟹代码丫
·
2023-10-27 01:07
fpga开发
电子琴
verilog
蜂鸣器
简单8位CPU设计verilog微处理器,源码/视频
m=home&c=View&a=index&aid=213
FPGA
代码Verilog
蟹代码丫
·
2023-10-27 01:04
fpga开发
CPU
处理器
verilog
【MATLAB教程案例88】通过matlab模拟光的干涉现象
欢迎订阅《
FPGA
学习入门100例教程》、《MATLAB学习入门100例教程》目录1.软件版本2.光干涉现象的相关理论
fpga和matlab
·
2023-10-27 00:24
matlab
光干涉模拟
matlab教程
matlab入门案例
FPGA
设计时序约束七、设置时钟不确定约束
一、背景在之前的时序分析中,通常是假定时钟是稳定理想的,即设置主时钟周期后按照周期精确的进行边沿跳动。在实际中,时钟是非理想存在较多不确定的影响,存在时延和波形的变化,要准确分析时序也需将其考虑进来,下面将对其进行介绍。二、时钟例外Vivado的时序约束中,考虑时钟不稳定影响的约束包括set_clock_latency,set_clock_uncertainty,set_input_jitter,
知识充实人生
·
2023-10-26 23:21
FPGA所知所见所解
fpga开发
clock_latency
Uncertainty
clock_jitter
时钟抖动
时钟约束
时钟不确定约束
postgresql 关系数据库
新手入门
http://www.ruanyifeng.com/blog/2013/12/getting_started_with_postgresql.html1.安装1.postgreSQL服务器安装sudoapt-getinstallpostgresql2
晨曦Bai
·
2023-10-26 20:32
【2021集创赛】Arm杯三等奖:基于
FPGA
的人脸检测SoC设计
本作品参与极术社区组织的有奖征集|秀出你的集创赛作品风采,免费电子产品等你拿~活动。团队介绍参赛单位:合肥工业大学队伍名称:芯创之家指导老师:邓红辉、尹勇生参赛杯赛:Arm杯参赛人员:王亮李嘉燊金京获奖情况:全国总决赛三等奖1.项目简介人脸检测系统在诸多领域都有实际作用,比如自动进行出入登记:人员或车辆出入小区时可自动抓拍扫描记录,省去人工记录,省时省力;安防应用:可利用此识别技术对小区常住人口和
极术社区
·
2023-10-26 20:40
IC技术竞赛作品分享
fpga开发
arm开发
定时器模块FB【
FPGA
】
定时器FB:通过Verilog编程实现定时器的案例如下:moduletimer(inputclk,//时钟信号inputrst,//复位信号outputreg[31:0]count//计数器输出);reg[31:0]temp_count;//临时计数器always@(posedgeclkorposedgerst)begin//条件【上升沿clk,下降沿rst】if(rst)begin//复位信号为
cfqq1989
·
2023-10-26 18:50
FPGA
fpga开发
FPGA
怎么写PLC
//======PLC模块==============`timescale1ns/1ns//时钟周期modulePLC(input[255:0]X,output[255:0]Y,inout[1024:0]M//最后一个不加逗号);////assign非时序,always时序,posedge上升沿always@(*)//时序程序:【X,Y,M】有变化就激活Runif(X[4:3]);//X4如果按下
cfqq1989
·
2023-10-26 18:17
FPGA
fpga开发
ps
新手入门
之修复工具
在开始介绍修复工具之前,先给大家讲一个图层移动的小技巧,我们都知道,在图层面板中,上面的图层是会遮盖住下面的图层的,如果想要修改图层位置除了图标拖拽这个方法外,还可以使用快捷键,ctrl+左中括号键,该图层往下移,ctrl+右括号键,该图层往上移,如果想直接该图层置顶或者置底,加按shift键即可,是不是很方便。那么现在正式开始讲解我们的修复工具组了,修复工具顾名思义,用来修图的工具,第一个工具就
招招说
·
2023-10-26 18:43
比较DSP、MCU、ARM、CPLD/
FPGA
DSP数字信号处理器(DigitalSignalPorcessor);硬件结构:CPU、存储器、总线、外设接口、时钟以及硬件加速器(音频、视频处理)等;操作系统:DSP/BIOS,SYS/BIOS/LINUX;特点:硬件乘法器以及特殊指令,硬件FFT加速等;应用领域:高密度、重复运算及大数据容量的信号处理。MCU微控制器/单片微型计算机(单片机)MicroControlUnit/SingleChi
守夜人猴儿精
·
2023-10-26 14:19
嵌入式开发与设计
dsp
mcu
arm
fpga/cpld
ARM、
FPGA
、DSP、PCB、PLC工作该怎么选
第一类是偏软件的ARM,DSP,
FPGA
,这类实习生在招聘的时候,我们一般归类到嵌入式软件开发或者通用软件开发,因为这三类岗位,以后正式工作的时候,一般都与硬件、电路接触的不多,主要的工作形式还是在电脑上编写对应平
木子点灯
·
2023-10-26 14:48
嵌入式
嵌入式硬件
比较MCU、DSP、ARM、SOC、
FPGA
1、采用架构ARM:架构采用32位精简指令集(RISC)处理器架构,从ARM9开始ARM都采用了哈佛体系结构,这是一种将指令与数据分开存放在各自独立的存储器结构,独立的程序存储器与数据存储器使处理器的处理能力得到较大的提高。ARM多采用流水线技术,此技术通过多个功率部件并行工作来缩短程序执行时间,使指令能在多条流水线上流动,从而提高处理器的效率和吞吐率。现今ARM7采用了典型的三级流水线,ARM9
nszjh
·
2023-10-26 14:44
嵌入式
arm架构
arm处理器
嵌入式系统
soc
一文讲解单片机、ARM、MCU、DSP、
FPGA
、嵌入式错综复杂的关系!
然后,MCU、DSP、
FPGA
这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU俗称”单片机“经
人工智能学家
·
2023-10-26 14:43
单片机
嵌入式
芯片
编程语言
人工智能
ARM、MCU、DSP、
FPGA
、SOC的比较
ARM、MCU、DSP、
FPGA
、SOC的比较1、采用架构·ARM:架构采用32位精简指令集(RISC)处理器架构,从ARM9开始ARM都采用了哈佛体系结构,这是一种将指令与数据分开存放在各自独立的存储器结构
Vance2016
·
2023-10-26 14:43
自动控制
arm
dsp
fpga
soc
Zynq UltraScale+ XCZU15EG 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端
FPGA
9527华安
·
2023-10-26 14:10
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU15EG
VHDL
IMX214
MIPI
嵌入式中的MCU、ARM、DSP、
FPGA
目录“角色扮演”MCUARM特点DSP特点
FPGA
特点应用“角色扮演”MCU(MicrocontrollerUnit)、ARM(AdvancedRISCMachine)、DSP(DigitalSignalProcessor
JiaYu嵌入式
·
2023-10-26 14:09
嵌入式底层
嵌入式学习
物联网
fpga开发
单片机
arm开发
嵌入式硬件
stm32
物联网
学习
区块链 - 算力之美
矿机芯片的进化历经CPU、GPU、
FPGA
、ASIC四个阶段。
www当下
·
2023-10-26 12:16
新手入门
?初登开发者舞台的你所适合的三大开发工具?
对新手开发者来说,工具的简洁性和实用性和自己的产出直接挂钩,一个好用的工具往往会让编译代码减少很多麻烦,有哪些比较适合的工具,几乎成了每个新人必定会问的问题之一。针对这些疑惑,今天就来讲讲三大新手型开发工具,不要忘记收藏呦~1,SublimeTextSublimeText不同于其他工具的最大特色便是支持多种布局和代码缩略图,可观察当前窗口在文件的位置。不仅拥有强大的快捷命令和及时的文件切换功能,而
Python秒杀
·
2023-10-26 11:28
1024程序员节
信息可视化
开发语言
python
学习
Xilinx MicroBlaze定时器中断无法返回主函数问题解决
最近在使用Xilinx7系列
FPGA
XC7A100T时,运行MicroBlaze软核处理器,添加了AXITIMERIP核,并使能定时器溢出中断,发现定时器触发中断后,无法返回主函数的问题,最后发现修改编译器优化等级就正常了
whik1194
·
2023-10-26 11:49
FPGA
ARM
Xilinx
MicroBlaze
定时器
中断
FPGA
驱动步进电机-Sin曲线加速
FPGA
驱动步进电机-Sin曲线加速基本实现原理实际仿真的波形程序以下由特权同学的
FPGA
文档摘取Sin曲线控制step脉冲信号生成的功能框图如下所示。
自小吃多
·
2023-10-26 11:17
1024程序员节
FPGA
从入门到精通(二十)SignalTapII
之前的工程我们是做仿真,设置激励,观察输出波形去判断代码没有问题,但事实上我们真实的需求是综合后的代码下载到
FPGA
芯片中能够符合预期。
m0_61687959
·
2023-10-26 11:14
1024程序员节
React + Antd 4.0 手机号输入框含验证的完整示例
新手入门
,上手后到处翻资料,发现antd3.0与4.0的差别很大,边做边整理一些实用的代码供大家参考这里有一个坑:很多相关文章里使用到的getFieldDecorator方法,是只适用于antd3.0的
gzericlee
·
2023-10-26 11:03
Antd
react
嵌入式Linux_Petalinux一——
FPGA
学习笔记<?>
目录一.开发环境搭建1.Ubuntu和Windows文件互传1、开启Ubuntu下的FTP服务2、Windows下FTP客户端安装2.Ubuntu和Windows文件本地共享3.Ubuntu系统搭建tftp服务器4.Ubuntu下NFS和SSH服务开启5.SourceInsight软件安装和使用6.VisualStudioCode软件的安装和使用7.SecureCRT软件安装和使用8.Putty软
switch_swq
·
2023-10-26 00:37
FPGA
学习笔记
fpga开发
学习
笔记
基础设计二(IP核)——
FPGA
学习笔记<3>
目录一.IP核的使用1.PLLIP核PLL简介xilinxvivadoIP核配置xilinxvivadoIP核调用2.ROMIP核xilinxvivadoIP核配置⑴创建初始化文件.coe文件⑵单端口ROM的配置⑶双端口ROM的配置xilinxvivadoIP核调用3.RAMIP核xilinxvivadoIP核配置⑴单端口ROM的配置xilinxvivadoIP核配置4.FIFOIP核⑴SCFIF
switch_swq
·
2023-10-26 00:36
FPGA
学习笔记
学习
笔记
fpga开发
嵌入式硬件
通信算法之188: 5G LDPC和4G Turbo 仿真链路和
Fpga
IP工程实现
读者3代码:1.5GNRLDPC编码与译码,Matlab仿真链路,如下介绍:(TBD)2.5GNRLDPC编码与译码,
FPGA
IP工程实现链路,如下介绍:(TBD)3.4GLTETurbo编码与译码,Matlab
秋风战士
·
2023-10-25 22:34
MATLAB仿真
无线通信基带处理算法
软件无线电
算法
百度
微信开放平台
facebook
twitter
【【萌新的
FPGA
学习之水 一水到底 】】
萌新的
FPGA
学习之水一水到底重读实验给我印象最深的2点是我们面对的设计需要使得时序自动切换那么我们将切换时序的时钟装入另一个每隔0.5s变换一次的参数上下附上代码modulekey_led(inputsys_clk
ZxsLoves
·
2023-10-25 21:12
FPGA学习
fpga开发
学习
[
FPGA
]
FPGA
设计EtherCAT主站的方法和常见问题
基于
FPGA
的EtherCAT主站,是不少公司的明智选择。无论是实时性,灵活性,还是性价比均可有很好的保证。
21ic电子工程师
·
2023-10-25 18:26
嵌入式基础知识
fpga开发
嵌入式硬件
【技术干货】基于赛灵思
FPGA
板卡的高性能EtherCAT主站方案
图片来源:虹科电子技术背景EtherCAT是开放的实时以太网通讯协议,由德国倍福自动化有限公司研发。EtherCAT具有高性能、低成本、容易使用等特点,目前在工业领域有着广泛的应用。ZCU102评估套件可帮助设计人员快速启动面向汽车、工业、视频以及通信应用的设计。该套件具有基于Xilinx16nmFinFET+可编程逻辑架构的Zynq®UltraScale+™MPSoC器件,提供一款四核ARM®C
Hack电子
·
2023-10-25 18:54
网络
java
linux
python
嵌入式
FPGA
Verilog HDL 系列实例--------步进电机驱动控制
【连载】
FPGA
VerilogHDL系列实例VerilogHDL之步进电机驱动控制步进电机的用途还是非常广泛的,目前打印机,绘图仪,机器人等等设备都以步进电机为动力核心。
weixin_33726313
·
2023-10-25 17:24
(146)Verilog编程:8线-3线优先编码器
(146)Verilog编程:8线-3线优先编码器1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)Verilog编程:8线-3线优先编码器;5)结束语。
宁静致远dream
·
2023-10-25 17:50
FPGA求职核心竞争力
fpga开发
基于
FPGA
的FFT算法实现(2)
基于
FPGA
的FFTIP的实时配置项目简述FFT进行重配置
FPGA
代码
FPGA
逻辑代码
FPGA
测试代码MATLAB验证参考文献总结项目简述前面我们已经讲解过Xilinx中FFTIP的使用,但是使用的时候
朽月
·
2023-10-25 12:13
FPGA
fpga
vivado FFT ip 9.1
FPGA
定点使用例子 C-Model
以下为通信时FFT/IFFT的使用方法简单说明,为定点且带有截位处理。一、参考说明:C-model说明:http://xilinx.eetrend.com/content/2021/100062902.htmlC-model使用放法:https://blog.csdn.net/zhangningning1996/article/details/106517122缩放因子:https://www.c
或—许
·
2023-10-25 11:42
Xilinx XDMA说明和测试-MM
该工程可从Github下载,使用的
FPGA
板卡为浪潮的F37X加
ཌ斌赋ད
·
2023-10-25 11:40
#
XIlinx
DMA说明和测试
fpga开发
Xilinx QDMA说明和测试
测试工程2驱动安装2.1源文件说明2.2驱动编译安装3调试工具3.1设备管理3.2数据读写4测试分析4.1测试脚本4.2测试结果1测试工程使用QDMA的Example工程,该工程可从Github下载,使用的
FPGA
ཌ斌赋ད
·
2023-10-25 11:10
#
XIlinx
DMA说明和测试
fpga开发
Xilinx FFT IP使用总结
步骤四:查看生成了FFT信息,重点注意生成参数的格式三、FFTIP的testbench四、FFT结果及时序分析1、整体时序波形2、FFT输入数据时序波形3、FFT输出结果时序波形4、FFT输出结果分析1)
FPGA
wuzhirui志锐
·
2023-10-25 11:39
FFT
xilinx
IP核
matlab
FPGA
图像处理项目(一)--FIFO与FFT
最近这个项目是要通过SRIO将图像解析数据送到XILINX
FPGA
通过FFT处理再用SRIO传回主控,我准备用FIFO来做一个数据的缓冲池,然后按行做FFT运算,中间结果按行存入RAM中,之后按列进行FFT
兔美酱xz
·
2023-10-25 11:07
FPGA项目
FIFO
FFT
上一页
42
43
44
45
46
47
48
49
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他