E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA无线通信
【MATLAB源码-第99期】基于matlab的OFDM系统卡尔曼滤波(kalman)信道估计,对比LS,MMSE。
在
无线通信
领域,尤其是在正交频分复用(OFDM)系统中,卡尔曼滤波器被广泛应用于信道估计。
Matlab程序猿
·
2023-12-20 15:30
MATLAB
信道估计与均衡
通信原理
matlab
开发语言
信息与通信
车载蓝牙物联网解决方案
车载蓝牙物联网解决方案的核心技术是蓝牙技术,它是一种短距离
无线通信
技术,可以实现设备之间的无线连接和数据传输。通过蓝牙技术,车载系统可以与智能手机、智能手表等设备进行连接,实现语音通话、音乐
虎克技术hukejishu
·
2023-12-20 14:36
物联网
vivado 创建合成约束
AMD
FPGA
包括许多可以以多种不同方式使用的逻辑功能。你的需要约束来引导合成引擎找到满足所有设计的解决方案实现结束时的需求。
cckkppll
·
2023-12-20 14:26
fpga开发
MCU Pin2Pin w STM32,
FPGA
Pin2Pin w Altera
1Deviceoverview1.1IntroductionTheAG32familyof32-bitmicrocontrollersisdesignedtooffernewdegreesoffreedomandrichcompatibleperipherals,andcompatiblepinandfeaturestoMCUusers.AG32productseriesofferssupreme
Embeded_FPGA
·
2023-12-20 10:35
MCU
FPGA
CPLD
RISC-V
CLK
关于阵列孔径的思考
1瑞利距离(Rayleighdistance)是电磁波传播中的一个重要概念,特别是在
无线通信
和光学领域。它通常用
快把我骂醒
·
2023-12-20 10:34
笔记
MT6789-MTK6789(G99)安卓核心板定制_性能参数
MT6789还集成了
无线通信
设备,包括WLAN、蓝牙和G
智物通讯科技
·
2023-12-20 10:31
安卓核心板
核心板
MT6789
MTK6789
G99
ZETA及纵行科技入选《2024年中国AIoT产业全景图谱》非蜂窝
无线通信
板块
ZETA及ZETA联盟核心会员纵行科技、中国铁塔、中移物联、广芯微电子入选非蜂窝
无线通信
板块。2022年,我国正式进入“物超人”时代,也标志着智能物联AIoT的发展正从1.0时代迈入2.0时代。
ZETA开发者
·
2023-12-20 08:09
科技
物联网
ZETA
RFID
AD采集卡设计方案:630-基于PCIe的高速模拟AD采集卡
北京太速科技,产品固化
FPGA
逻辑,适配2路1Gsps/2路2Gsps采集,实现PCIe的触发采集,单次采集容量2GB,开源的PCIeQT客户端软件,用户可以在很短的时间内完成采集器程序的开发,如连续信号采集
hexiaoyan827
·
2023-12-20 05:52
fpga开发
高速数据采集系统
实验室数据采集
高速模拟AD采集卡
AD采集卡
模拟适配器设计方案:360-基于10G以太网的模拟适配器
产品固化
FPGA
逻辑,适配8路125M
hexiaoyan827
·
2023-12-20 05:22
高速数据采集系统
模拟适配器
多路AD的数据采集
数据处理算法
万兆网络的触发采集
AD采集卡设计方案:130-基于PCIe的中速模拟AD采集卡
产品固化
FPGA
逻辑,适配8路125Msps/4路250Msps/2路500Msps/1路1Gsps采集,实现PCIe的触发采集,单次采集容量2GB,开源的PCIeQT客户端软件,用户可以在很短的时间内完成采集器程序的开发
hexiaoyan827
·
2023-12-20 05:22
fpga开发
高速数据采集系统
中速模拟AD采集卡
AD采集卡
实验室数据采集
存储计算服务器
5G/4G工业
无线通信
模块:实现智能制造的关键利器
工业
无线通信
模块,作为实现智能制造的关键利器,正在推动着工业界的变革与创新。随着信息技术的快速发展和工业自动化的不断深入,工业
无线通信
模块正逐渐成为工业生产中不可或缺的重要组成部分。
mazhafener123
·
2023-12-20 00:33
5G
制造
【无线网络技术】——无线个域网(学习笔记)
前言:手机、PC机、电视等消费类产品非常普及,人们希望有一种短距离、低成本、小功耗的
无线通信
方式,实现不同功能单一设备的互联,提供小范围内设备的自组网机制,并通过一定的安全接口完成自组小网与广域大网的互通
HinsCoder
·
2023-12-19 23:49
网络技术详解
学习
笔记
网络协议
FPGA
实现PID控制算法(含仿真)
那么本篇文章将简要介绍一下算法的原理,然后带大家使用
FPGA
来实现(C语言实现过程特别简单)。二.PID算法PID取自比例、积分、微分三个英文字母的首字母。意味着算法由这三部分组成。
FPGA之旅
·
2023-12-19 22:33
FPGA
fpga开发
PID
Aurora8B10B(一) 从IP配置界面学习Aurora
一.简介哈喽,大家好,好久没有给大家写
FPGA
技术的文章,是不是已经忘记我是做
FPGA
的啦,O(∩_∩)O哈哈~。
FPGA之旅
·
2023-12-19 22:33
FPGA
高速接口
tcp/ip
学习
fpga开发
Aurora8B10B
巴西ANATEL认证
ANATEL认证重要性:合法销售:在巴西市场上,
无线通信
设备必须获得ANATEL
EURBER检测服务
·
2023-12-19 20:48
服务器
运维
【FMC141】基于VITA57.4标准的4通道2.8GSPS 16位DA播放子卡(2片DAC39J84)
通道2.8GSPS/2.5GSPS/1.6GSPS采样率16位DA播放FMC子卡,该板卡为FMC+标准,符合VITA57.4与VITA57.1规范,16通道的JESD204B接口通过FMC+连接器连接至
FPGA
北京青翼科技
·
2023-12-19 19:29
fpga开发
图像处理
信号处理
arm开发
CG-66 无线土壤水分传感器利用传感技术通过传感器实时在线测量土壤温湿度
CG-66无线土壤水分传感器产品概述土壤水分传感器是使用物联网进行土壤水分数据传输的传感器,基于传感、
无线通信
、处理与控制等物联网技术的开发,利用传感技术,通过传感器,实时在线测量土壤温湿度,并使用物联网进行传输
gj13315060562
·
2023-12-19 16:30
人工智能
物联网
大数据
集成测试
vivado sdk mem超出
local_memory_ilmb_bram_if_cntlr_Mem_microblaze_0_local_memory_dlmb_bram_if_cntlr_Mem’overflowedby4288bytesuartC/C++Problem问题的产生:
fpga
花椒且喵酱
·
2023-12-19 12:16
FPGA
vivado
sdk
基于
FPGA
的视频接口之高速IO(CML)
FPGA
的高速IO接口GTX,可完美覆盖CML的速度范围。应用应
Eidolon_li
·
2023-12-19 10:26
基于FPGA的视频接口驱动
fpga开发
ZigBee介绍
ZigBee网络什么是ZigBee技术Zigbee在中国被译为"紫蜂",是一种基于IEEE802.15.4协议的最近发展起来的一种短距离
无线通信
技术,功耗低,被业界认为是最有可能应用在工控场合的无线方式
weixin_33807284
·
2023-12-19 10:25
超低延时4K级可定制化专业视觉计算平台
4K30ISPIP,ISP延时0.7ms>内置GigEvisionIP支持GigEVision2.0、GenICamV2.4.0标准,支持用户自定义XML描述文件>内置工业机器视觉行业标准的U3visonIP>基于
FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-12-19 10:23
ZYNQ
fpga开发
fpga图像处理
建立SOPC工程后软件编译时报错rwdata is not within region ram解决办法
工程时使用了片上的存储器(onchipmemory)作为CPU(NIOSII)的程序和数据存储器,存储器的大小设置为4096,此时硬件编译能通过,在开发软件时,eclipse报错如下:c:/intel
fpga
向阳花木木
·
2023-12-19 10:10
FPGA设计
基于IEEE 802.15.4协议的Zigbee的PHY层、MAC层理解分析
前言:这是学zigbee学到的知识~IEEE802.15.4标准的一种
无线通信
协议,主要应用于低功耗、短距离的设备。它包含了一系列的协议层,用于实现设备之间的通信和网络组建。
灵魂之Ca
·
2023-12-19 09:43
知识
网络协议
FPGA
时序分析与时序约束(二)——时钟约束
时序路径三、时序约束的方式三、时钟约束3.1主时钟约束3.2虚拟时钟约束3.3衍生时钟约束3.4时钟组约束3.5时钟特性约束3.6时钟延时约束一、时序约束的步骤上一章了解了时序分析和约束的很多基本概念(
FPGA
STATEABC
·
2023-12-19 08:45
#
FPGA时序分析与约束
fpga开发
FPGA
verilog
时序约束
时序分析
ug871 Lab1
实验步骤Step1:创建一个新的工程点击VitisHLS的图标在HLS界面上点击CreateProject输入项目名字为fir_prj将项目目录修改为E:\
FPGA
\UG871\Lab1点击Next指定
伏羲天源
·
2023-12-19 03:51
#
FPGA
fpga
【NI-RIO入门】扫描模式
于NIKB摘录所有CompactRIO设备都可以访问CompactRIO扫描引擎和LabVIEW
FPGA
。CompactRIO904x系列是第一个引入DAQmx功能的产品线。
東方神山
·
2023-12-19 02:07
CompactRIO
labview
FPGA
直方图操作
直方图概念和分类图像直方图用作数字图像中色调分布的图形表示。它绘制了每个色调值的像素数。通过查看特定图像的直方图,观看者将能够一目了然地判断整个色调分布。图表的水平轴代表色调变化,而垂直轴代表该特定色调的像素总数。水平轴的左侧表示暗区,中间表示中间色调值,右侧表示亮区。纵轴表示在每个区域中捕获的区域大小(像素总数)。因此,非常暗图像的直方图的大部分数据点将位于图的左侧和中心。相反,具有很少黑暗区域
OpenFPGA
·
2023-12-19 01:06
fpga开发
5G基础设施:2024-2028年市场趋势与预测
5G基础设施:2024-2028年市场趋势与预测5G基础设施行业是推动
无线通信
发展的动力,在2023-28年的研究期间,5G基础设施行业出现了显著增长。
优橙教育
·
2023-12-19 01:23
5G
新闻资讯
5G
网络
学习
京微齐力:基于H7的平衡控制系统(一、姿态解析)
H7P20N0L176-M2H12、MPU6050四、理论简述五、程序设计1、Cordic算法2、MPU6050采集数据3、fir&iir滤波4、姿态解算六、资源消耗&工程获取七、总结前言很久之前,就想用纯
FPGA
千歌叹尽执夏
·
2023-12-19 00:44
京微齐力:FPGA开发
国产FPGA
京微齐力
姿态解析
MPU6050
移动边缘计算中的资源管理
关键词:移动边缘计算;
无线通信
;资源管理1.研究背景随着5G技术
边缘计算社区
·
2023-12-18 22:27
Xilinx 7系列
FPGA
时钟篇(2)_时钟区域简介
作者:XiaoQingCaiGeGe原文链接上一篇介绍了7系列
FPGA
的整体时钟架构,
FPGA
是由很多个时钟区域组成,时钟区域之间可以通过ClockBackbone和CMTBackbone来统一工作。
苏十一0421
·
2023-12-18 22:55
西南科技大学数字电子技术实验五(用计数器设计简单秒表)
FPGA
部分
4.学会用
FPGA
实现本实验内容。
Myon⁶
·
2023-12-18 22:27
西科大数模电实验
fpga开发
西南科技大学
mutisim
数电实验
数字电子技术
diamond
AMD 自适应和嵌入式产品技术日
注:本文重点关注
FPGA
,SoC相关的产品和技术,对于CPU,GPU产品和技术大多数都是直接略过哈。
tiger119
·
2023-12-18 19:11
芯片
FPGA
fpga开发
嵌入式开发
2019-08-28
FPGA
时序分析基础时钟的建立时间和保持时间时钟沿建立时间和保持时间之间的关系建立时间()是指在时钟上升沿到来之前数据必须保持稳定的时间,保持时间()是指在上升沿到来以后数据必须保持稳定的时间。
monogolue
·
2023-12-18 18:23
RRC下的NAS层
Nas,非接入层(原名NAS,Non-accessstratum)存在于UMTS的
无线通信
协议栈中,作为核
华东设计之美
·
2023-12-18 09:41
NAS学习
RRC
NAS
通信协议
转 [Verilog] Quartus II 13.0下载安装和HelloWorld
主页:元存储博客转载自https://blog.csdn.net/qq_38113006/article/details/121569176文章目录总结一、前言QuartusII是Altera的
FPGA
元存储
·
2023-12-18 09:39
fpga开发
紫光
FPGA
学习之常见报错
紫光pangodesignsuite报错:一、4005:[D:/**/rtl/burstORsingle.v(linenumber:47)]Logicforddr_head_addr_rrdoesnotmatchastandardflip-flop.看来看去都没有发现这个定义没有问题呀,检查发现:原来代码:always@(posedgei_clkornegedgerst_n)beginif(!rs
@晓凡
·
2023-12-18 08:49
FPGA学习之路
fpga开发
学习
紫光
FPGA
DDR3 IP使用和注意事项(axi4协议)
紫光DDR3IP使用对于紫光ddr3IP核的使用需要注意事情。阅读ddrip手册:1、注意:对于写地址通道,axi_awvalid要一直拉高,axi_awready才会拉高。使用的芯片型号时PG2L100H-6FBG676,不同的型号IP核接口和axi的握手协议也不一样(一定要注意),这点要注意,这也给我挖了一个很大的坑,一把心酸一把泪啊。下图是上板之后通过debug和jtag_hubIP核抓取的
@晓凡
·
2023-12-18 08:42
FPGA学习之路
fpga开发
FPGA
设计与实战之时钟及时序简介1
文章目录一、时钟定义二、基本时序三、总结一、时钟定义我们目前设计的电路以同步时序电路为主,时钟做为电路工作的基准而显得非常重要。简单的接口电路比如I2C、SPI等,复杂一点接口比如Ethernet的MII、GMII等接口,它们都有一个或多个时钟信号。那么什么是时钟信号?它有哪些特性和参数呢?如上图所示,时钟信号简单而言是一种具有特定频率和确定占空比的周期性重复的数字信号。时钟通常具有以下参数:频率
zuoph
·
2023-12-18 08:22
数字电路
fpga开发
单片机
嵌入式硬件
VHDL实验:基于有限状态机实现秒表
思路分析:参考知乎上的这篇文章
FPGA
|FiniteStateMachine有限状态机,对比两种状态机:1.Mealy型状态机2.Moore型状态机:从这两张图上看,这两种状态机的唯一区别在于决定输出的是什么
非洲蜗牛
·
2023-12-18 08:20
FPGA
fpga开发
VHDL
FPGA
引脚分配的问题
今天在做一个
FPGA
的实验时,在引脚分配时失败了,出现了如下报错:我当时分配的引脚是PIN_AE19,然而奇怪的是我之前并未分配这个引脚,我使用的开发工具是QuartusII9.1WebEdition,
非洲蜗牛
·
2023-12-18 08:20
FPGA
fpga开发
GoWin
FPGA
, GPIO--- startup1
一个Bank只能用一个电压,假如同一个Bank,在引脚里设置不同的电压,编译不过。解释说明2.错误引脚限制以上编译设置会导致编译错误。
Kent Gu
·
2023-12-18 08:50
FPGA
fpga开发
FPGA
简易加减法计算器设计
题目要求:(1)设计10以内的加减法计算器。(2)1个按键用于指定加法或减法,一个用于指定加数或被加数,还有两个分别控制加数或被加数的增加或减少。(3)设置的结果和计算的结果用数码管显示。本实验我还是将其视作Mealy型向量机,具体的见我之前关于秒表的内容:VHDL实验:基于有限状态机实现秒表按照题目意思,有4个键是必不可少的,但我还是决定增加两个推键,本实验状态图如下:S0:初态模式,所有数码管
非洲蜗牛
·
2023-12-18 08:16
FPGA
fpga开发
VHDL
【INTEL(ALTERA)】Agilex7
FPGA
Development Kit DK-DK-DEV-AGI027RBES 编程/烧录/烧写/下载步骤
DK-DEV-AGI027RBES的编程步骤:将USB电缆插入USB端口J8(使用J10时,DIPSWITCHSW5.3(DK-DEV-AGI027RES和DK-DEV-AGI027R1BES)和SW8.3(DK-DEV-AGI027RB和DK-DEV-AGI027-RA)应关闭)。将DIP开关SW2设置为[on:off:off:X](第4位无关)。您可以遵循已在硬件上验证的这种组合:SW1=开/
神仙约架
·
2023-12-18 03:37
INTEL(ALTERA)
FPGA
altera
quartus
intel
【
FPGA
】电梯楼层显示(简易)
前言这是作者室友的项目,本来不管作者事儿的,但是后来听到说是室友去网上找人花了80块买了个劣质的,不仅是从CSDN上抄的,而且使用的板子还不符合室友的要求。可叹作者心软啊,顺便给室友做了。在代码实现部分会给出设计理念和分析,整体资源可以直接下载压缩包(手机端依然看不到,还是不知道为什么)。题目需求及分析需求基于双向计数器设计一个电梯楼层显示电路说明:设计多层电梯楼层显示电路。电梯每经过一层,“楼层
Akiiiira
·
2023-12-18 03:03
FPGA
fpga开发
【Xilinx】开发环境(七)- vitis开发环境-开发工程构建
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2023-12-18 02:17
嵌入式开发
ARM
Xilinx开发
arm
c语言
linux
【Xilinx】开发环境(六)- vitis开发环境介绍和安装
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2023-12-18 02:16
嵌入式开发
ARM
Xilinx开发
arm
c语言
linux
xilinx原语介绍及仿真——ODELAYE2
IOB、IDELAYE2、ILOGIC、OLOGIC进行了讲解,还剩下ISERDESE2、OSERDESE2、ODELAYE2原语,本文对ODELAYE2进行讲解,该原语只有HPbank才有,即7系列
FPGA
电路_fpga
·
2023-12-18 00:51
fpga开发
xilinx原语详解及仿真——OSERDESE2
1、概括OSERDESE2 OSERDESE2(OutputParallel-to-SerialLogicResources是7系列
FPGA
器件中的专用并串转换器,具有特定的时钟和逻辑资源。
电路_fpga
·
2023-12-18 00:51
fpga开发
xilinx原语介绍及仿真——IDDR
IDDR的主要功能就是将输入的双沿信号转换为单沿信号输出给
FPGA
内部逻辑进行使用,IDDR位于通1中的ILOGICE部分,在讲解IDDR使用前,需要了解ILOGICE的结构及功能。
电路_fpga
·
2023-12-18 00:21
FPGA
fpga开发
上一页
21
22
23
24
25
26
27
28
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他