E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA选型
工业相机与镜头参数及
选型
文章目录1、相机成像系统模型1.1视场1.2成像简化模型2、工业相机参数2.1分辨率2.2靶面尺寸2.3像元尺寸2.4帧率/行频2.5像素深度2.6动态范围2.7信噪比2.8曝光时间2.9相机接口3、工业镜头参数3.1焦距3.2光圈3.3景深3.4镜头分辨率3.5工作距离(Workingdistance,WD)3.6视野范围(FieldofView,FOV)3.7光学放大倍数(Magnificat
TNTLWT
·
2024-01-20 09:08
机器视觉
计算机视觉
相机
【
FPGA
& Verilog】手把手教你实现一个DDS信号发生器
信号发⽣器的设计与实现1.输出波形:⽅波(占空⽐50%)、锯⻮波、三⻆波、脉冲信号(占空⽐连续可调)、正弦波、任意波等2.输出频率:100KHz3.波形选择:使⽤拨码开关选择思路:使用
FPGA
搭建信号发生器
去追远风
·
2024-01-20 09:52
FPGA学习记录
fpga开发
【
FPGA
& Verilog】使用教程 3-8译码器(原理图输⼊设计)
实验一:3-8译码器(原理图输⼊设计)⼀:实验⽬的1.了解3-8译码器的电路原理,掌握组合逻辑电路的设计⽅法2.掌握QuartusII软件原理图输⼊设计的流程⼆:实验内容2.1设计输⼊1.将3-8译码器A、B、C端作为输⼊,Y作为输出。2.其余引脚按照3-8译码器功能要求连接。2.2电路仿真1.激励⽂件的输⼊包含A、B、C的8种状态2.功能仿真三:实验报告1.给出3-8译码器的真值表:2.实验步骤
去追远风
·
2024-01-20 09:52
FPGA学习记录
fpga开发
如何避免知识付费小程序平台的陷阱?搭建平台的最佳实践
明理信息科技知识付费saas租户平台关于搭建属于自己或企业的知识付费类小程序平台的
选型
,我来为你解答一下这个问题。对于知识付
2301_77700816
·
2024-01-20 04:46
明理信息科技知识付费小程序
明理信息科技知识付费软件
saas租户知识付费平台
明理信息科技知识服务平台
明理信息科技企业培训平台
保护器件之-瞬态抑制二极管TVS(前篇)
-----本文简介-----主要内容包括:TVS基本原理TVS基本参数TVS应用场合与
选型
要点本文只简单介绍基本参数与常见应用,后续将出后篇介绍级间电容等参数。
硬件之路学习笔记
·
2024-01-20 02:47
单片机
嵌入式硬件
通过EMIF接口实现
FPGA
与DSP的高速连接(方法)
FPGA
和DSP通过EMIF(ExternalMemoryInterface)接口连接是一种常见的高速数据通信方式。
AigcFox
·
2024-01-20 01:19
fpga开发
基于
FPGA
实现通信系统:Verilog与HLS的选择与应用
基于
FPGA
实现通信系统通常涉及使用硬件描述语言(HDL)来定义硬件电路的行为。Verilog是一种常用的HDL,适用于在
FPGA
上实现数字通信系统。
AigcFox
·
2024-01-20 01:19
fpga开发
FPGA
时序分析与时序约束(四)——时序例外约束
目录一、时序例外约束1.1为什么需要时序例外约束1.2时序例外约束分类二、多周期约束2.1多周期约束语法2.2同频同相时钟的多周期约束2.3同频异相时钟的多周期约束2.4慢时钟域到快时钟域的多周期约束2.5快时钟域到慢时钟域的多周期约束三、虚假路径约束四、最大/最小延时约束一、时序例外约束1.1为什么需要时序例外约束在STA中时序分析工具默认的时序检查方式可能与实际情况不吻合,此时就需要额外增加一
STATEABC
·
2024-01-20 01:48
#
FPGA时序分析与约束
fpga开发
FPGA
verilog
时序分析
时序约束
vivado RTL运行方法检查、分析方法报告、报告DRC
运行方法检查VivadoDesignSuite提供基于超快设计的自动化方法检查使用“报告方法论”命令的
FPGA
和SoC(UG949)方法论指南。
cckkppll
·
2024-01-19 22:42
fpga开发
vivado 调试设计
调试设计概述
FPGA
设计的调试是一个多步骤的迭代过程。
cckkppll
·
2024-01-19 22:42
fpga开发
基于
FPGA
的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1双边滤波数学模型4.2双边滤波的特性4.3
FPGA
实现架构5.算法完整程序工程1.算法运行效果图预览将
FPGA
数据导入到
简简单单做算法
·
2024-01-19 20:54
Verilog算法开发
#
图像算法
fpga开发
图像双边滤波
verilog
城商银行基于核心系统应用场景存储
选型
实践
【导读】本文以某城商行新一代核心业务系统建设项目为背景,根据核心业务系统应用数据存储实际需求,详述存储设备
选型
关键考量点、存储设备
选型
过程中的设备测试方法及重点内容、
选型
华为OceanStor18000
米朵儿技术屋
·
2024-01-19 20:19
智能信息系统与结构理论专栏
华为
AI 内容分享(七):加速计算,为何会成为 AI 时代的计算力“新宠”
目录什么是加速计算加速计算解决方案硬件GPU应用型专用集成电路ASIC现场可编程逻辑门阵列
FPGA
软件CUDAOpenCL网络加速计算应用场景生成式AI加快训练时间处理大型数据集创建复杂模型实时功能高效的计算梯度
之乎者也·
·
2024-01-19 17:51
AI(人工智能)
内容分享
人工智能
魔搭+ 函数计算: 一键部署,缩短大模型
选型
到生产的距离
引言面对魔搭ModelScope社区提供的海量模型,用户希望快速进行
选型
并生产使用起来,但在此之前,却一定会面临算力管理难、模型部署难等一系列问题,那么能否实现快速把选定的模型部署在云端功能强大的GPU
Serverless 社区
·
2024-01-19 16:14
云原生
阿里云
serverless
云计算
FPGA
按钮消抖实验
本章利用
FPGA
内部来设计消抖,即采取软件消抖。按键的机械特性,决定着按键的抖动时间,一般抖动时间在5ms~10ms。消抖,也意味着,每次在按键闭合或松开期间,跳过
QYH2023
·
2024-01-19 13:56
fpga开发
FPGA
引脚物理电平(内部资源,Select IO)-认知2
引脚电平TheSelectIOpinscanbeconfiguredtovariousI/Ostandards,bothsingle-endedanddifferential.•Single-endedI/Ostandards(e.g.,LVCMOS,LVTTL,HSTL,PCI,andSSTL)•DifferentialI/Ostandards(e.g.,LVDS,Mini_LVDS,RSDS,
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
物理引脚,原理(Pacakge and pinout)-认知3
画
FPGA
芯片引脚封装图(原理),第一是参考开发板(根据一下描述了解总览),第二是研究Datasheet.ASCIIPinoutFileZynq-7000AllProgrammableSoCPackagingandPinout
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
多路分频器实验
1概述在
FPGA
中,时钟分频是经常用到的。本节课讲解2分频、3分频、4分频和8分频的Verilog实现并且学习generate语法功能的应。
QYH2023
·
2024-01-19 13:22
fpga开发
电机项目-H桥器件
选型
H桥器件
选型
N-MOS最大耐压工作电流开关速度寄生电容二功耗一级目录一级目录一级目录供电电压:12V/10AN-MOS最大耐压工作电流开关速度寄生电容二功耗一级目录一级目录一级目录
Hide Asn
·
2024-01-19 13:10
H桥选型
硬件工程
FPGA
时序分析与时序约束(Vivado)
FPGA
时序分析与时序约束(Vivado)(1)内部资源(2)传输模型分析(寄存器到寄存器)(3)时序约束操作1约束主时钟2约束衍生时钟3设置时钟组(4)查看报告(1)内部资源后缀L的这个单元中,会生成锁存器查看布线定位线路
云影点灯大师
·
2024-01-19 13:40
FPGA
fpga开发
时序分析与约束
SpringCloud(eureka)集成Seata分布式事务
SpringCloud(eureka)集成Seata分布式事务文章目录SpringCloud(eureka)集成Seata分布式事务技术
选型
及版本一、官网地址二、seataserver端配置1、下载解压
日月明186
·
2024-01-19 07:58
java
eureka
spring
cloud
分布式
天拓分享:汽车零部件制造企业如何利用边缘计算网关和数网星平台实现数控机床数据采集分析
二、解决方案1、设备
选型
与配置:考虑到企业生产需求和数控机床的特性,选择了具有高速数据处理能力和多种接口模块的TDE边缘计算网关型号。
北京天拓四方科技有限公司
·
2024-01-19 07:35
其他
编程判断输入一个文件是否为可执行文件_【正点原子
FPGA
连载】第三章Linux C编程入门-领航者ZYNQ之linux开发指南...
&id=6061601087613)全套实验源码+手册+视频下载地址:http://www.openedv.com/docs/boards/
fpga
/zdyz_linhanz.html4)对正点原子
FPGA
weixin_39976153
·
2024-01-19 02:33
《RV
fpga
:理解计算机体系结构》3.0 版本更新上线
《RV
fpga
:理解计算机体系结构》3.0版本更新上线,扫码进入官网注册申请获取。
Imagination官方博客
·
2024-01-19 00:27
pyspark 结构数据处理
现在随着技术的更新,数据化实现越来越高效便捷,一整套大数据系统,至少需要从数据建模、技术
选型
、页面交互三方面实现。
haleyprince
·
2024-01-19 00:20
一个轻量实用的Java状态机框架--Cola-StateMachine
目录状态机状态机
选型
Cola-StateMachine核心概念Cola-StateMachine的集成与使用状态机状态机是一种描述系统行为的工具,通过定义一组状态和状态转换规则,可以模拟和控制系统的状态变化
way_more
·
2024-01-19 00:25
springboot
java
后端
状态机
spring
boot
南京观海微电子----Verilog流水线设计——Pipeline
1.前言在工程师实际开发过程中,可能会经常遇到这样的需求:数据从数据源端不断地持续输入
FPGA
,
FPGA
需要对数据进行处理,最后将处理好的数据输出至客户端。在数据处理过程中,可能需要一系列的处理步骤。
9亿少女的噩梦
·
2024-01-18 22:33
观海微电子
显示驱动IC
fpga开发
Python入门笔记二(环境)
Python安装下载地址是DownloadPython|Python.org,官网点Downloads进入下载页面,选择你的电脑对应的版本Python目前是出到了3.10.1版本,选择版本然后根据电脑挑
选型
号
Python百事通
·
2024-01-18 22:28
Altium Designer简介以及下载安装
一、AltiumDesigner简介AltiumDesigner是一款功能强大的电子设计自动化(EDA)软件,用于设计和开发PrintedCircuitBoard(PCB)和
FPGA
(Field-ProgrammableGateArray
@daiwei
·
2024-01-18 21:45
物联网
pcb工艺
基于Xilinx的Kintex-7系列XC7K325T的硬件加速卡
产品型号:B-PCIE-K7F5XILINX的Kintex-7系列
FPGA
处理器B-PCIE-K7F5是一款基于PCIExpress总线架构的高性能
FPGA
算法加速卡,该板卡采用Xilinx的高性能28nm7
打怪升级ing
·
2024-01-18 21:07
FPGA
Xilinx
Kintex-7系列
XC7K325T
硬件加速卡
光纤数据转发卡学习资料保存:基于Xilinx Kintex-7 XC7K325T 的FMC/千兆以太网/SATA/四路光纤数据转发卡
基于XilinxKintex-7XC7K325T的FMC/千兆以太网/SATA/四路光纤数据转发卡一.板卡概述本板卡基于Xilinx公司的
FPGA
XC7K325T-2FFG900芯片,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
四路光纤数据转发卡
光纤数据转发卡
软件无线电处理平台
图形图像硬件加速器
XC7K325T板卡
基于Xilinx Kintex-7
FPGA
K7 XC7K325T PCIeX8 四路光纤卡 光纤PCIe卡
基于XilinxKintex-7
FPGA
K7XC7K325TPCIeX8四路光纤卡一、板卡概述板卡主芯片采用Xilinx公司的XC7K325T-2FFG900
FPGA
,pin_to_pin兼容
FPGA
XC7K410T
hexiaoyan827
·
2024-01-18 21:35
2019
光纤PCIe卡
XC7K325T光纤卡
XC7K325T软件无线电
PCIe卡
基于Xilinx Kintex-7
FPGA
K7 XC7K325T PCIeX8 四路光纤卡226
基于XilinxKintex-7
FPGA
K7XC7K325TPCIeX8四路光纤卡正在上传…重新上传取消一、板卡概述板卡主芯片采用Xilinx公司的XC7K325T-2FFG900
FPGA
,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
万兆网络
四路光纤卡
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(一)
引言:从本文开始,我们介绍下项目中设计的并行LVDS高速DAC接口设计,包括DAC与
FPGA
硬件接口设计、软件设计等。
FPGA技术实战
·
2024-01-18 21:34
FPGA外设接口设计
Xinx
FPGA硬件设计
笔记
fpga开发
硬件设计
DAC
提高Xilinx
FPGA
Flash下载速度
最近在编写完
FPGA
逻辑,成功生成.bin文件后,可以通过Vivado软件进行设置,提高烧写速度。操作如下:(1)布局布线完成后,点击OpenImplementation。
FPGA技术实战
·
2024-01-18 21:04
Xinx
FPGA硬件设计
Vivado
fpga开发
硬件设计
FPGA
Xilinx
FPGA
DDR3设计(三)DDR3 IP核详解及读写测试
01.DDR3IP核概述7系列
FPGA
DDR接口解决方案如图1所示。
FPGA技术实战
·
2024-01-18 21:04
fpga开发
tcp/ip
网络协议
SOM-TLK7是一款基于Xilinx Kintex-7系列
FPGA
自主研发的核心板
核心板简介基于XilinxKintex-7系列
FPGA
处理器;
FPGA
芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,NORFLASH256Mbit,DDR3512M
Tronlong创龙
·
2024-01-18 21:34
Xilinx
Kintex-7
Xilinx
Kintex-7
FPGA
创龙基于Xilinx Kintex-7系列高性价比
FPGA
开发板SFP+接口
处理器XilinxKintex-7系列
FPGA
处理器,芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,高达326K逻辑单元,840个DSPSlice,硬件如下图
Tronlong_
·
2024-01-18 21:34
产品说明
关于7系列
FPGA
LVDS和LVDS_25 I/O Bank兼容问题
说明:我们在设计外设和Xilinx7系列
FPGA
互联时,经常会用到LVDS接口。如何正确的保证器件之间的互联呢?本博文整理了Xilinx官方相关技术问答,希望能给开发者一些指导。
FPGA技术实战
·
2024-01-18 21:34
FPGA
LVDS
兼容
差分信号
明德扬
FPGA
开发板XILINX-K7核心板Kintex7 XC7K325 410T工业级
MP5650核心板采用XILINX公司Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin镀金连接器与母板连接,核心板四个脚放置了4个3.5mm固定孔,此孔可以与底板通过螺丝紧固,确保了在强烈震动的环境下稳定运行。这款MP5650核心板能够方便用户对核心板的二次开发利用。核心板使用XILINX的KINTE
MDYFPGA
·
2024-01-18 21:03
FPGA
K7核心板
K7325T
fpga开发
开发板
FPGA
K7325T
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(二)
本篇我们重点介绍下项目中
FPGA
与AD9129互联的原理图设计,包括LVDSIO接口设计、时钟电路以、供电设计以及PCB设计。
FPGA技术实战
·
2024-01-18 21:03
Xinx
FPGA硬件设计
FPGA外设接口设计
笔记
fpga开发
硬件设计
AD9129
干货 | BI工具
选型
方法_企业BI软件如何选择
目前,市面上的BI工具种类繁多,客户在进行BI工具
选型
时,眼花缭乱,不知所措。以下,就从技术来源上可以将市面上的BI工具做个简单分类,方便了解。1、基于直接连接业务系统出报表的报表
马哥说数据
·
2024-01-18 18:20
JRTP实时音视频传输(1)-必做的环境搭建与demo测试
2.任务拆分1)实现TCPdemo2)实现UDPdemo3)实现TCP和3.开源方案
选型
需要支持TCP和UDP的自动
Embedded-Xin
·
2024-01-18 18:29
jrtp
音视频学习
实时音视频
服务器
音视频
tcp
FPGA
之 寄存器、触发器、锁存器
每个slice有8个存储元素,每个存储元素如下图所示:其中四个为DFF/LATCH,可以配置为边沿触发D型触发器或电平敏感锁存器输入上图。D输入可以通过AFFMUX,BFFMUX,CFFMUX或DFFMUX的LUT输出直接驱动,也可以通过AX,BX,CX或DX输入绕过函数发生器的BYPASSslice输入直接驱动。当配置为锁存器时,当CLK为低电平时,锁存器是透明的。另外四个为仅为DFF,它们只能
行者..................
·
2024-01-18 16:23
FPGA
fpga开发
FPGA
的电路结构概述
文章目录1.引言2.
FPGA
的一般结构2.1概要2.2
FPGA
三部分构成间的关系:3.小结1.引言结构决定原理。原理未必决定结构。理解
FPGA
结构,进而能阐明其工作原理很有必要。
中年阿甘
·
2024-01-18 13:48
我的FPGA学习
fpga开发
企业怎么
选型
适配的软件
模具的生产管理过程比较繁琐,涵盖接单报价、车间排期、班组负荷评估、库存盘点、材料采购、供应商选择、工艺流转、品质检验等诸多环节。有些采用传统管理手段的模具制造企业存在各业务数据传递不畅、信息滞后、不能及时掌握订单和车间生产情况,难以对客户的需求快速响应,由此也导致在激烈的行业竞争当中处于不利地位。伴随数字时代的到来,不少模具制造企业也在考虑如何利用好数字技术,提升自身管理水平,优化和合理资源配置,
雪叶雨林
·
2024-01-18 10:37
行业资讯
ERP
制造
ERP
ERP系统
【LabVIEW
FPGA
入门】
FPGA
中的数学运算
数值控件选板上的大部分数学函数都支持整数或定点数据类型,但是需要请注意,避免使用乘法、除法、倒数、平方根等函数,此类函数比较占用
FPGA
资源,且如果使用的是定点数据或单精度浮点数据仅适用于
FPGA
终端。
東方神山
·
2024-01-18 08:16
FPGA】
labview
LabVIEW
FPGA
技术
选型
|开源大数据OLAP引擎最佳实践
来源:阿里巴巴大数据计算全文共3547个字,建议10分钟阅读本篇内容将通过六个部分来介绍开源大数据OLAP引擎最佳实践。一、开源OLAP综述二、开源数仓解决方案三、ClickHouse介绍四、StarRocks介绍五、Trino介绍六、客户案例01开源OLAP综述如今的开源数据引擎多种多样,不同种类的引擎满足了我们不同的需求。现在ROLAP计算存储一体的数据仓库主要有三种,即StarRocks(D
浪尖聊大数据-浪尖
·
2024-01-18 08:14
运维
大数据
分布式
数据库
人工智能
ClickHouse vs StarRocks 全场景MPP数据库
选型
对比
ClickHousevsStarRocks
选型
对比面向列存的DBMS新的选择Hadoop从诞生已经十三年了,Hadoop的供应商争先恐后的为Hadoop贡献各种开源插件,发明各种的解决方案技术栈,一方面确实帮助很多用户解决了问题
涛子丶白了你一眼
·
2024-01-18 08:12
大数据技术
数据库
hadoop
大数据
大数据分析之ClickHouse技术
选型
文章目录1.快速入门2.企业应用与实践3.踩坑4.优化最近公司的战略上需要更多的数据支撑,目前在构思打造一个用户数据分析平台,由于团队人力有限,没有Hdfs生态的技术人员。故而分阶段实现,第一阶段先实现数据采集、清洗、存储,将用户行为数据做好存储,第二阶段再根据分析模型做相应的查询功能。查阅了一些资料,ClickHouse适合大数据量,高性能的查询。查询和SQL语句很相似,故而做技术调研。以下为一
凡尘技术
·
2024-01-18 08:12
数据库
数据分析
clickhouse
数据挖掘
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他