E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA选型
高云GW1NSR-4C开发板M3硬核应用
2.
FPGA
综合:解压文件,打开\Gowin_EMP
SDAU2005
·
2023-12-14 13:52
Verilog
fpga开发
FPGA
高端项目:UltraScale GTH + SDI 视频编解码,SDI无缓存回环输出,提供2套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、详细设计方案设计框图3G-SDI摄像头LMH0384均衡EQUltraScaleGTH的SDI模式应用UltraScaleGTH基本结构参考时钟的选择和分配UltraScaleGTH发送和接收处理流程UltraScaleGTH发送接口UltraScaleGTH接收接口UltraScaleGTHIP核
9527华安
·
2023-12-14 13:44
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
视频编解码
缓存
GTH
SDI
UltraScale
基于
FPGA
的视频接口之高速IO(SATA)
FPGA
实现SSD硬盘的存储,有点在于速度优势(可达到200MB/s
Eidolon_li
·
2023-12-14 13:05
基于FPGA的视频接口驱动
fpga开发
【
FPGA
/verilog -入门学习10】verilog 查表法实现正弦波形发生器
0,需求用查找表设计实现一个正弦波形发生器寻址的位宽是10位,数据量是1024个,输出的数据是16位1,需求分析数据量是1024个:x=linspace(0,2*pi,1024)输出数据是16位:y范围:0~2^16-1=0~65535y=(sin(x)+1)*65535/2寻址的位宽是10位输入是0~10231023占用10位操作步骤1,使用matlab生成数据,制作sin_rom.coe文件x
王者时代
·
2023-12-14 13:02
verilog
&FPGA
fpga开发
学习
【
FPGA
/verilog -入门学习6】verilog频率计数器
需求在使能信号控制下,计算输入脉冲的每两个上升沿之间的时钟周期数并输出,即输出脉冲频率的计数值输入信号周期性脉冲信号:需要做检测的脉冲频率信号使能信号:高电平进行频率计数,低电平清零计数器输出信号计数值:输出脉冲频率的计数值有效信号:该信号拉高时,输出计数值有效需求分析1,输出产生计数完成状态《=EN且有上升沿脉冲2,输出计数值《=上升沿来临时候从0开始计数,直至下一个上升沿脉冲到来结束,把计数值
王者时代
·
2023-12-14 13:32
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习2】verilog 生成上升沿下降沿脉冲
需求1:使用脉冲边沿检测法设计一个上下降沿检测功能使用脉冲边沿检测法设计一个上下降沿检测功能1,使用clk脉冲来临时pluse移位赋值preg1<=plusepreg2<=preg2preg1比pluse晚一个时钟,preg2比preg1晚一个时钟在利用与/非指令合并,生成上升沿的一个脉冲的r_pluse<={r_pluse[0],pulse};//等效于r_pluse[0]<=pluser_pl
王者时代
·
2023-12-14 13:31
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习4】verilog 实现多路脉冲计数
需求:设计一个脉冲计数器,其功能如下输入脉冲:4路脉冲信号,分别对每路进行脉冲检测并计数使能信号:高电平进行计数,低电平清零计数器计数器:在使能信号高电平期间,对脉冲信号的上升沿进行检测并递增计数值编写测试脚本,进行仿真验证需求分析:使用上一章的一路脉冲检测,使用例化方式产生多路vlg_design使用上章节生成的最小系统//*脉冲计数,当是能时,对pluse脉冲计数实现步骤1)产生pluse上升
王者时代
·
2023-12-14 13:31
verilog
&FPGA
fpga开发
超大规模集成电路设计----
FPGA
时序模型及FSM的设计(八)
本文仅供学习,不作任何商业用途,严禁转载。绝大部分资料来自中国科学院段成华教授PPT超大规模集成电路设计----RTL级设计之FSM(八)7.1CPLD的时序模型7.1.1XPLA3时序模型7.1.2具体时序组成(重点)1.PadtoPad(tPD)2.ClockPadtoOutputPad(tCO)3.ClocktoSetup(tCYC)4.ClocktoPad5.PathEndingatClo
MinJohnson
·
2023-12-14 12:59
FPGA/Verilog
数字集成电路
fpga开发
FPGA
与CPLD的区别与联系
1、
FPGA
定义及特点
FPGA
采用了逻辑单元阵列LCA(LogicCellArray)这样一个新概念,内部包括可配置逻辑模块CLB(ConfigurableLogicBlock)、输入输出模块IOB(InputOutputBlock
程老师讲FPGA
·
2023-12-14 12:27
fpga开发
什么是
FPGA
原型验证?
EDA工具的使用主要分为设计、验证和制造三大类。验证工作贯穿整个芯片设计流程,可以说芯片的验证阶段占据了整个芯片开发的大部分时间。从芯片需求定义、功能设计开发到物理实现制造,每个环节都需要进行大量的验证。现如今验证方法也越来越多,例如:逻辑仿真(功能验证),形式验证,原型验证。功能验证基于软件,验证成本较低,验证环境方便,但性能较差;形式验证为静态验证方式,但不可仿真DUT的一些动态行为。而开发者
程老师讲FPGA
·
2023-12-14 12:27
fpga开发
用于 ChatGPT 的
FPGA
加速大型语言模型
简介:大型语言模型近年来,大型语言模型(LLM)彻底改变了自然语言处理领域,使机器能够生成类似人类的文本并进行有意义的对话。这些模型,例如OpenAI的GPT,具有惊人的理解和生成语言的能力。它们可用于广泛的自然语言处理任务,包括文本生成、翻译、摘要、情感分析等。大型语言模型通常使用深度学习技术构建,特别是使用Transformer架构。Transformer是一种神经网络模型,擅长捕获序列中的长
FPGA技术联盟
·
2023-12-14 12:00
chatgpt
人工智能
fpga
大型语言模型
浅谈基于泛在电力物联网的综合能源管控平台设计及硬件
选型
贾丽丽安科瑞电气股份有限公司上海嘉定201801摘要:城区内一般都具有错综复杂的能源系统,且大部分能耗都集中于城区的各企、事业单位中。基于泛在电力物联网的综合能源管控平台将城区内从能源产生到能源消耗的整体流动情况采用大屏清晰展示,便于监管部门了解本地区的能源使用情况。利用泛在电力物联网,将各用电企业的电能数据汇总分析,不仅可以借此分析用电企业的能耗情况,采取对应措施节能降耗,降低运营成本,还可以根
Acrel18702111076
·
2023-12-14 12:18
物联网
能源
redis位图签到实现
目录技术
选型
BITMAP统计用户月打卡次数连续打卡用户总数统计小结业务逻辑咱们就不说了。直接说技术
选型
。
明天一定.
·
2023-12-07 00:10
redis
redis
java
mysql
映宇宙数据库专家赵智博:面向多基础设施的数据库
选型
与升级实践
映客(映宇宙)成立于2015年,2018年在港交所上市,有港交所“娱乐直播第一股”之称。根据公司2023年上半年财报,映宇宙的总营收达到31.3亿元,业务目前已经涉及直播、婚恋、社交、短剧四大业务板块。与此同时,映宇宙的业务已经走出国门,主营四大版本业务都在向海外市场进军。随着映宇宙业务种类的多元化和经营范围的不断扩展,业务对后台系统提出了更高的要求。数据库作为后台系统的核心软件,面临越来越大的挑
OceanBase数据库官方博客
·
2023-12-06 22:03
数据库
oceanbase
FPGA
-EEPROM读写记录
整篇文章会首先对AT24C64技术文档进行分析,其次分析AT24C64在
FPGA
上的引脚分配情况,最后逐步分析正点原子给出的Verilog代
Authony.
·
2023-12-06 18:22
FPGA
fpga开发
压敏电阻的作用及
选型
概述
产品样品:插件式压敏电阻压敏电阻又称突波吸收器,做如下几类简要介绍:1.产品概念说明2.产品的伏安特性3.产品使用特性图4.
选型
办法说明5.注意事项压敏电阻器(VSR)varistor。
溯从
·
2023-12-06 18:01
洋垃圾服务器芯片
选型
声明本帖持续更新,如有纰漏望指正本帖中的价格调研于2023.12.05号,后面可能会变动E5系列E5V4常见型号列表制作工艺核心数基础频率最大频率L1/L2/L3缓存TDP参考价格E5-2679v414nm20核40线程2.5GHz3.3GHzxx/5M/50MB200W5859E5-2699v414nm22核44线程2.2GHz3.6GHzxx/xx/55MB145W1095E5-2696v41
坚果仙人
·
2023-12-06 18:45
电子电路
服务器
verilog语法tips
近来有感于技能不足了,所以继续学习
FPGA
、ASIC相关基础知识,分享一点微不足道的经验,也希望各位大佬多多指点蛤(软件工具:ISE)。
我喜欢唱跳rap打篮球
·
2023-12-06 15:35
K7系列
FPGA
多重启动(Multiboot)
Xilinx家的
FPGA
支持多重启动功能(Multiboot),即可以从多个bin文件中进行选择性加载,从而实现对系统的动态更新,或系统功能的动态调整。
今朝无言
·
2023-12-06 14:56
数字逻辑
fpga开发
开发语言
嵌入式硬件
Quartus II 13.1入门使用方法
QuartusII是由AlteraCorporation(现为英特尔旗下的IntelProgrammableSolutionsGroup)发布的一款综合性的
FPGA
设计软件。
Tony小周
·
2023-12-06 14:26
fpga开发
[原创]
FPGA
级联之JTAG烧录
根据客户产品需求,需要评估并转换出设计方案,公司对于产品成本的敏感,一片大容量芯片是足够了,但是价格高,两片芯片价格叠加低于一片大容量
FPGA
芯片,自然双芯片处理就成为了首选。
佣兵之王@大青山
·
2023-12-06 14:55
硬件设计之微处理器应用技巧
fpga开发
FPGA
串口接收解帧、并逐帧发送有效数据-2
FPGA
串口接收解帧、并逐帧发送有效数据工程实现的功能:
FPGA
串口接收到串口调试助手发来的数据,将其数据解帧。
灵风_Brend
·
2023-12-06 14:25
ZYNQ&FPGA实例
fpga开发
信息与通信
蒂高卫浴-数夫F19家具ERP项目是送给企业10周年庆最好的礼物
经过慎重的
选型
,数夫有家居行业众多成功案例,我们必须多向数夫的专家们学习。谢董还表示
数夫_家具ERP龙头品牌
·
2023-12-06 13:36
ERP
软件
解决方案
【【
FPGA
之 MicroBlaze XADC 实验】】
FPGA
之MicroBlazeXADC实验VivadoIP核提供了XADC软核,XADC包含两个模数转换器(ADC),一个模拟多路复用器,片上温度和片上电压传感器等。
ZxsLoves
·
2023-12-06 12:12
FPGA学习
fpga开发
2022-06-14
滚珠丝杠轴承
选型
的依据1、确定定位精度;2、通过马达及对速度的要求来确定丝杠轴承的导程;3、滚珠丝杠轴承依照外圈安装方式的差异可以分为螺栓安装和非螺栓安装两个类型系列,在轴承的
选型
中要查看螺母尺寸确定行程及相关丝杠轴承轴端数据
鸿元说轴承
·
2023-12-06 11:14
【
FPGA
】Vivado开发流程(基于2018.3版本)
基本流程:①设计定义②设计输入③分析综合④功能仿真⑤布局布线⑥分析性能1.启动软件双击Vivado图标即可启动Vivado软件。2.创建工程①QuickStart组包含有CreateProject(创建工程)OpenProject(打开工程)OpenExampleProject(打开实例工程)。②Tasks组包含有ManageIP(管理IP)OpenHardwareManager(打开硬件管理器)
龙王山的眺望者
·
2023-12-06 09:34
FPGA
fpga开发
Reactor模型(高并发必备)
前言在给服务器
选型
时,我们常用两种思路,1.基于线程架构,2.基于事件驱动架构。
__乔木
·
2023-12-06 08:15
muduo源码剖析
c++
xilinx系列
FPGA
基于VIVADO的pin delay列表生成说明
目录1概述2示例平台3操作说明4注意事项xilinx系列
FPGA
基于VIVADO的pindelay列表生成说明1概述本文用于讲诉xilinx系列
FPGA
基于VIVADO的pindelay列表生成说明,以及一些注意事项
风中月隐
·
2023-12-06 08:44
FPGA
fpga开发
pin
delay
微服务网关
实现网关的三个方式每个服务自己实现一遍写到一个公共的服务中,然后其他所有服务都依赖这个服务写到服务网关的前置过滤器中,所有请求过来进行权限校验服务网关技术
选型
架构
myvic_091
·
2023-12-06 07:10
【约球online】小程序构建系列教程文章目录
目录文章导航项目简介关于教程文章导航【约球online】小程序构建系列教程第一话——技术
选型
及架构设计【约球online】小程序构建系列教程第二话——合理使用websocket【约球online】小程序构建系列教程第三话
HouGISer
·
2023-12-06 05:32
uniapp
微信小程序
前端
前端
云开发
Vivado 综合属性实用命令
演示使用的Vivado版本:2018.3
FPGA
芯片型号:xc7a35tfgg484-2本篇博文,建议在电脑端网页/pad上查看~综合阶段综合设置综合设置的打开方式:注意:凡是出现在综合设置区的设置均为全局设置
在路上-正出发
·
2023-12-06 02:38
XILINX
FPGA
开发经验专栏
XILINX
FPGA
Vivado
综合约束
VIVADO仿真功能系列
版权声明:本文为CSDN博主「
FPGA
Designer」的原创文章,遵循CC4.0BY-SA版权协议,转载请附上原文出处链接及本声明。
杏儿黄
·
2023-12-06 02:07
#
Xilinx/FPGA
xilinx
Vivado
使用Git进行Vivado版本控制
前言 学习
FPGA
也有一段时间了,现在工程相较于以前,一个工程的可能所需要占据的空间有几百兆甚至更大,也在想着有没有什么好的办法来管理这些工程。
black_pigeon
·
2023-12-06 02:37
工具使用
git管理vivado
Vivado版本控制
Vivado版本控制如果您有幸进入
FPGA
领域,那么会遇到版本控制问题,本文讲解的是如何用git进行Vivado进行版本控制。
神州永泰
·
2023-12-06 02:34
FPGA
fpga开发
性能测试学习第一天-----概念、环境、LR录制&参数化
2.什么样的系统需要做性能测试:用户量大,PV比较高的系统系统核心模块/接口业务逻辑/算法比较复杂促销/活动推广计划技术
选型
容量评估新项目、新系统3.性能测试指标TPS/QPS每秒处理的事务数
weixin_30500663
·
2023-12-06 01:46
数据库
运维
系统架构
【risc-v】易灵思efinix
FPGA
riscv嵌入式软件源码分享
系列文章目录分享一些
fpga
内使用riscv软核的经验,共大家参考。后续内容比较多,会做成一个系列。
神仙约架
·
2023-12-05 23:59
efinix
fpga开发
risc-v
易灵思
efinix
【Intel/Altera】 全系列
FPGA
最新汇总说明,持续更新中
前言2023年11月14日英特尔
FPGA
中国技术日,Intel刚发布了新的
FPGA
系列,官网信息太多,我这里结合以前的信息,简单汇总更新一下,方便大家快速了解Intel/Altera
FPGA
家族。
神仙约架
·
2023-12-05 23:59
INTEL(ALTERA)
FPGA
fpga开发
INTEL
Altera
【机器视觉技术栈】02 - 工业相机
机器视觉常用部件工业相机+镜头+光源光源突出特征**相机:**2D(面阵相机、线阵相机)、3D**镜头:**远心镜头光源:机器视觉系列工业相机基础知识和
选型
https://zhuanlan.zhihu.com
WonderThink
·
2023-12-05 23:46
计算机视觉
数据中台学习和实战系列文章
【华为数据之道学习笔记】1-2华为数字化转型与数据治理-CSDN博客【华为数据之道学习笔记】非数字原生企业的特点-CSDN博客【数字化转型方法论读书笔记】
选型
数据中台的几大建议-CSDN博客【数字化转型方法论读书笔记
码农丁丁
·
2023-12-05 22:32
#
数据中台
数据中台
向量数据库
向量数据库|一文全面了解向量数据库的基本概念、原理、算法、
选型
-腾讯云开发者社区-腾讯云向量数据库——AI时代的技术基座|ai|关系型_网易订阅向量数据库_大模型知识库_向量数据存储_向量数据检索-腾讯云打造企业级智能问答系统的秘密
闷葫芦-
·
2023-12-05 22:19
数据库
SpringBoot+vue美食外卖点餐系统的研究与设计
目录前言:一、项目简介二、技术
选型
三、系统功能架构四、功能实现商家端功能实现(1)商家端登录界面(2)工作台界面(3)数据统计界面(4)订单界面(5)菜品管理界面(6)员工管理界面用户端功能实现(1)微信登录
程序员Andy.
·
2023-12-05 21:27
Java
spring
boot
vue.js
Vivado时序收敛技术(一) Baseline基础理论
FPGA
Times如何知道该约束哪些时钟? 使用report_clock_networks指令或使用约束向导来查看有哪些主时钟需要约束和输入的主时钟是否被约束。report_clock
yundanfengqing_nuc
·
2023-12-05 21:56
FPGA
Vivado时序分析概念setup time, hold time
Vivado时序分析概念setuptime,holdtimereferenceWhatisSetupandholdtimeinan
FPGA
?
dengyindai1024
·
2023-12-05 21:54
微服务实战系列之J2Cache
相信各位盆友看见这么多Cache工具后,在
选型
上一定存在某些偏爱:A同学说:不管业务千变万化,我对Redis的爱永不变。B同学说:不管集中式还是分布式,单体还是集群,我只相信Redis。
ZHOU西口
·
2023-12-05 20:19
架构设计
微服务
架构
云原生
两级缓存
组播
MES管理系统解决方案
选型
的八个建议
在选择MES管理系统解决方案时,企业需要慎重考虑多个因素,以确保系统的适用性、可靠性和易用性。以下是几个重要的关注点,以帮助企业进行决策。一、明确需求首先,企业应该明确自身的生产管理需求,了解MES系统如何解决当前的问题并提高效率。通过与生产线上的员工和管理人员进行深入交流,收集他们的反馈和建议,可以更好地理解需求。这将直接影响MES系统的选择和实施效果。二、考虑系统的灵活性企业的生产过程是一个不
深蓝易网
·
2023-12-05 15:53
数字工厂
大数据
人工智能
制造
数据挖掘
运维
黑马一站制造数仓实战1
项目目标一站制造企业中项目开发的落地:代码开发代码开发:SQL【DSL+SQL】SparkCoreSparkSQL数仓的一些实际应用:分层体系、建模实现2.内容目标项目业务介绍:背景、需求项目技术架构:
选型
ZhaoXiangmoStu
·
2023-12-05 15:20
Python
制造
大数据
用
FPGA
实现四通道、全频率 GNSS RF 接收器-用于卫星的精确定位
用
FPGA
实现四通道、全频率GNSSRF接收器-用于卫星的精确定位概念全球导航卫星系统(英文:GlobalNavigationSatelliteSystem,GNSS),又称全球卫星导航系统,是能在地球表面或近地空间的任何地点为用户提供全天候的
OpenFPGA
·
2023-12-05 11:59
fpga开发
从合成需求分解
FPGA
性能的核算实例
从合成性能需求:带宽、采样速率、
FPGA
时钟速率、通道数量、波束数量、缓存时间,推算
FPGA
计算资源、传输带宽以及内存容量的一个简要核算实例。提供了需要考虑的因素及核算方法。
CyberInversion
·
2023-12-05 10:54
fpga开发
算法
matlab
FPGA
_单引脚输入输出-三态
FPGA
_单引脚输入输出-三态以常见的I2C协议通讯方式讲解,SDA线既可以接收数据也可以发送数据,I2C发送写控制命令,在空闲状态时,我们给I2C数据方向控制(sda_dir)信号赋值高电平,将sda
自小吃多
·
2023-12-05 09:48
FPGA
fpga开发
笔记
易灵思
FPGA
烧写EFINIX 芯片下载使用步骤
易灵思
FPGA
烧写EFINIX芯片步骤下面介绍在易灵思软件和下载器驱动都安好后,如何进行程序下载的使用步骤。1.首先把支持易灵思下载的下载器USB线连接好电脑,且电脑识别到正确的驱动。
rui22
·
2023-12-05 09:16
软件使用
fpga开发
上一页
39
40
41
42
43
44
45
46
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他