E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA选型
Maven,Hibernate有关内容
jqueryeasyuibootstrapamazeuijava后台:struts1struts2springmvc(流程控制框架);hibernatemybatisspringdata(持久层框架);spring(一站式框架)技术
选型
黑夜_Eric
·
2023-11-05 04:57
【面试记录】集度一面
公司&岗位集度-车身功能设计工程师base:上海面试过程流程说明自我介绍项目单片机通讯协议单片机
选型
依据有什么感兴趣的方向(车身、软件、硬件)反问面试流程为什么选择汽车行业怎么看新能源汽车你觉得为什么要大力发展新能源汽车面试感受两个面试官
姚二号
·
2023-11-05 04:44
面试
职场和发展
国产智多晶
FPGA
使用Modelsim仿真RTL设计方法
大家好,我是小梅哥,这里给大家介绍国产
FPGA
厂家“西安智多晶”微电子的
FPGA
使用Modelsim软件仿真智多晶
FPGA
的RTL设计的方法。本博客将陆续发表更多国产
FPGA
的开发和使用方法。
小梅哥爱漂流
·
2023-11-05 03:46
国产智多晶FPGA
fpga开发
智多晶
FPGA
小梅哥
国产fpga
【
FPGA
知识点】Modelsim仿真介绍及仿真流程
对于
FPGA
设计来说,一般只进行前仿真(功能仿真)即可。
FPGA-GouDan
·
2023-11-05 03:46
FPGA知识点
fpga
转载:Modelsim仿真过程(完整版)
在
FPGA
上面,仿真占了很大的一部分。在我们实际验证之前,就采用仿真来排除可能出现的错误,能够节省很多时间。仿真过程中也可以让我们更加深入的思考所设计的系统。因此Modelsim就显得很重要了。
攻城狮Bell
·
2023-11-05 03:46
ModelSim
FPGA
Verilog
HDL
modelsim功能仿真,综合仿真和时序仿真
原文地址:https://www.cnblogs.com/sccdlyc/archive/2012/08/13/2637135.html之前玩
fpga
时一直用modelsim仿真,现在玩ASIC老师要求用
FA@TE
·
2023-11-05 03:45
FPGA工具使用
fpga
ModelSim功能仿真,综合仿真,时序仿真
之前玩
fpga
时一直用modelsim仿真,现在玩ASIC老师要求用NC了。在这里我就简单的总结一下modelsim的用法功能仿真,就是在理想状态下(不考虑延迟),验证电路的功能是否符合设计的要求。
Oh_my_God_L_C
·
2023-11-05 03:14
Modelsim仿真
【
FPGA
教程1】Verilog基础语法
Verilog基础语法1.常用关键字/保留字模块moduleendmodule输入输出信号inputoutputinout变量wirereg参数parameterlocalparam常数赋值alwaysassign运算符归约运算符、按位运算符逻辑运算符关系运算符移位运算符位拼接运算符条件运算符优先级分支控制语句if-elsecase系统函数1.常用关键字/保留字.main文件速览moduleexa
庚_
·
2023-11-05 03:29
fpga开发
Ember.js 入门指南 (二)
其实,不管我们使用的是一个类库还是一个框架,都不应该忘记我们最终目的,或许你正在为一个项目做技术
选型
,或许你正在为你的
乌洛米
·
2023-11-05 00:34
计算机编程
初探Angular
最近技术
选型
又调研了下Angular——叹一句世界变化真快呢。
mxlubb
·
2023-11-05 00:09
企业数字化建设之——费控|预算系统
选型
之道
企业数字化建设基本上可分为三大战略方向:供应链自动智能化、营销社会化、业财一体化,而费控与预算信息系统支持公司"财务服务"线上化,支持财务部门从"核算财务"到"业务财务"转型.可选产品ERPABAPSAP-bpcSAPBPC*云方-全面预算管理平台?*年-全面预算管理平台ERP/OAJAVA*友-*远互联-费控管理平台ERP/协同办公JAVA*蝶-EASCloudOAJAVA*微-齐业成OAJAV
Terry谈企业数字化
·
2023-11-04 23:04
企业架构
数字化
5,ADC的SPI实战篇——ADS528X_SPI配置
注:学习、交流就在博主的个人weixin公众号“
FPGA
动力联盟”留言或直接+博主weixin“
fpga
_start”私信~前几篇咱们分别以ADI公司和TI公司的高速ADC为实例(AD9429、AD9639
fpga_start
·
2023-11-04 23:34
FPGA配置ADC
fpga
adc
ads5281
ads5282
3线SPI
3,ADC的SPI实战篇——AD9249三线SPI配置
注:学习、交流就在博主的个人weixin公众号“
FPGA
动力联盟”留言或直接+博主weixin“
fpga
_start”私信~本篇博主继续以ADI公司的多通道高速ADC—AD9249为实例,向大家演示
FPGA
fpga_start
·
2023-11-04 23:33
FPGA配置ADC
fpga
adc
ad9249
3线SPI
4,ADC的SPI实战篇——ADS52j90四线SPI配置
注:学习、交流就在博主的个人weixin公众号“
FPGA
动力联盟”留言或直接+博主weixin“
fpga
_start”私信~前几篇博主介绍了ADI公司的ADC和
FPGA
的三线、四线SPI配置方法,本篇博主将以
fpga_start
·
2023-11-04 23:33
FPGA配置ADC
fpga
adc
ads52j90
4线SPI
2,ADC的SPI实战篇——AD9639三线SPI配置
注:学习、交流就在博主的个人weixin公众号“
FPGA
动力联盟”留言或直接+博主weixin“
fpga
_start”私信~本篇咱们继续以ADI公司的多通道高速ADC—AD9639为实例,向大家演示
FPGA
fpga_start
·
2023-11-04 23:33
FPGA配置ADC
fpga
adc
ad9639
3线SPI
1,ADC的SPI实战篇——AD9639四线SPI配置
注:学习、交流就在博主的个人weixin公众号“
FPGA
动力联盟”留言或直接+博主weixin“
fpga
_start”私信~前端时间博主写过几篇关于
FPGA
通过SPI接口配置ADC的文章,收到了很多朋友的意见和建议
fpga_start
·
2023-11-04 23:02
FPGA配置ADC
fpga
adc
ad9639
4线SPI
「视频直播技术详解」系列之一:采集
我们将用七篇文章,更系统化地介绍当下大热的视频直播各环节的关键技术,帮助视频直播创业者们更全面、深入地了解视频直播技术,更好地技术
选型
。
七牛云
·
2023-11-04 22:40
移动开发
七牛
视频直播
云计算
《视频直播技术详解》系列之二:采集
结合七牛实时流网络LiveNet和直播云解决方案的实践,我们将用八篇文章,更系统化地介绍当下大热的视频直播各环节的关键技术,帮助视频直播创业者们更全面、深入地了解视频直播技术,更好地技术
选型
。
JoeySheng
·
2023-11-04 22:39
视频直播
视频
编码
直播采集
紫光同创
FPGA
编写的8画面分割器演示
适用于板卡型号:紫光同创PGL50H开发平台(盘古50K开发板)图(1)盘古50K开发板TOP层逻辑框图(2)TOP层逻辑框video_copy_ux将输入的一路RGB888信号复制成8份,每份画面内容相同,各路颜色有些差异:第一路:原始视频第二路:偏红视频+R第三路:偏绿视频+G第四路:偏蓝视频+B第五路:视频偏黄R+G第六路:视频偏紫R+B第七路:视频偏青G+B第八路:偏亮u_DDR3_50H
小眼睛FPGA
·
2023-11-04 21:49
fpga开发
消息队列ActiveMQ、RocketMQ、RabbitMQ、Kafka一些总结
3.消息队列如何
选型
?4.如何保证消息队列是高可用的?5.如何保证消息不被重复消费?6.如何保证消费的可靠性传输?7.如何保证消息的顺序性?正文1、为什么要使用消息队列?分析:一个用消息队列的人
痕若远溪
·
2023-11-04 21:12
消息队列
java
RabbitMQ,ActiveMQ,RocketMQ和Kafka的对比和
选型
对比和
选型
1.技术对比1.1.ActiveMQ1.2.Kafka1.3.RocketMQ1.4.RabbitMQ2.MQ的选择2.1.Kafka2.2.RocketMQ2.3.RabbitMQ总结1.技术对比
Rich D
·
2023-11-04 21:41
rabbitmq
rabbitmq
activemq
SpringBoot +JdbcTemplate+VUE 实现在线输入SQL语句返回数据库结果
文章目录前言框架
选型
SpringBoot结合JdbcTemplate简单示例SpringBoot结合JdbcTemplate实现运行SQL处理思路后端处理前端处理前言想起来要做这个功能是因为我们公司的预生产环境和生产环境如果想要连接数据库都需要登录堡垒机
Apple_Web
·
2023-11-04 20:13
SpringBoot
前端
数据库
数据库
spring
boot
vue.js
双路Camera Link Base/ HPC 接口 单宽FMC 子卡模块
概要QT7420是一款双路CameraLinkBase/HPC接口的单宽FMC子卡模块,它提供工业标准的摄像机链路接口,为用户提供了利用
FPGA
解决大运算量处理的能力。
潘通
·
2023-11-04 20:25
fpga开发
信号处理
信息与通信
图像处理
加速计算卡设计方案:389-基于KU5P的双路100G光纤网络加速计算卡
基于KU5P的双路100G光纤网络加速计算卡一、板卡概述基于XilinxUltraScale+16nmKU5P芯片方案基础上研发的一款双口100G
FPGA
光纤以太网PCI-Expressv3.0x8智能加速计算卡
hexiaoyan827
·
2023-11-04 20:53
stm32
嵌入式硬件
加速计算卡
KU5P芯片
智能加速计算卡
软件无线电处理平台解决方案:330-基于FMC接口的Kintex-7 XC7K325T PCIeX4 3U PXIe接口卡
基于FMC接口的Kintex-7XC7K325TPCIeX43UPXIe接口卡一、板卡概述本板卡基于Xilinx公司的
FPGA
XC7K325T-2FFG900芯片,pin_to_pin兼容
FPGA
XC7K410T
hexiaoyan827
·
2023-11-04 20:53
fpga开发
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
3U
PXIe接口卡
高速数据处理平台学习资料第3篇:基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台
一、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片Virtex-6XC6VSX315T-ff1156
FPGA
,1个RapidIOSwitch。
hexiaoyan827
·
2023-11-04 20:23
2021
高速数据处理平台
基带信号处理
无线仿真平台
高速图像采集
高速数据处理
光纤加速卡设计方案:410-基于XCVU9P+ C6678的100G光纤的加速卡
基于XCVU9P+C6678的100G光纤的加速卡一、板卡概述二、技术指标•板卡为自定义结构,板卡大小332mmx260mm;•
FPGA
采用XilinxVirtexUltralSCALE+系列芯片XCVU9P
hexiaoyan827
·
2023-11-04 20:23
fpga开发
光纤的加速卡
高速数据采集
无线通信
XCVU9P板卡
6U CPCI平台学习资料第116篇:基于5VLX110T
FPGA
FMC接口功能验证6U CPCI平台
基于5VLX110T
FPGA
FMC接口功能验证6UCPCI平台一、板卡概述本板卡是Xilinx公司芯片V5系列芯片设计信号处理板卡。
hexiaoyan827
·
2023-11-04 20:22
2020
6U
CPCI平台
数据采集和存储
数据显示和回放
图像数据处理和采集
接口功能验证
K7 XC7K325T板卡学习资料: KC705E 增强版 基于FMC接口的 Kintex-7 XC7K325T PCIeX8 接口卡136
KC705E增强版基于FMC接口的Kintex-7XC7K325TPCIeX8接口卡一、板卡概述本板卡基于Xilinx公司的
FPGA
XC7K325T-2FFG900芯片,pin_to_pin兼容
FPGA
XC7K410T
hexiaoyan827
·
2023-11-04 20:22
2020
Kintex-7
XC7K325T
Kintex-7
板卡
XC7K325T板卡
KC705E板卡
C6678信号处理板资料保存:基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板204
6XC6VLX240T和TIDSPTMS320C6678的信号处理板1、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片Virtex-6XC6VLX240T-ff1156
FPGA
hexiaoyan827
·
2023-11-04 20:22
2020
C6678信号处理板
XC6VLX240T板卡
DSP
TMS320C6678
软件无线电通用处理卡
C6748子卡模块
C6678板卡学习资料:基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台3
XC6VSX315T的6UVPX高速数据处理平台一、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片Virtex-6XC6VSX315T-ff1156
FPGA
hexiaoyan827
·
2023-11-04 20:52
2020
C6678
C6678软件无线电
C6678基带信号处理
C6678无线仿真平台
c6678图像采集
202- K7 +C6678学习资料:基于TI DSP TMS320C6678、Xilinx K7
FPGA
XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、XilinxK7
FPGA
XC7K325T的高速数据处理核心板一、板卡概述该DSP+
FPGA
高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
hexiaoyan827
·
2023-11-04 20:51
2020
TMS320C6678板卡
TMS320C6678
C6678板卡
C6678
高速图像采集卡
基于C6657+ZYNQ7045的DSP+ARM+
FPGA
主控板设计方案
评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+XilinxZYNQ7045
FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
202-基于TI DSP TMS320C6678、Xilinx K7
FPGA
XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、XilinxK7
FPGA
XC7K325T的高速数据处理核心板一、板卡概述该DSP+
FPGA
高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
a7257825
·
2023-11-04 20:21
人工智能
C6678板卡学习资料:202-基于TI DSP TMS320C6678、Xilinx K7
FPGA
XC7K325T的高速数据处理核心板
一、板卡概述该DSP+
FPGA
高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678和一片Xilinx
FPGA
K7XC72K325T-1ffg900。
hexiaoyan827
·
2023-11-04 20:21
2019
C6678板卡
TMS320C6678板卡
XC7K325T板卡
图像子卡模块
高速数据处理核心板
FMC子卡解决方案:FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡
FullCameraLink输出子卡一、板卡概述基于FMC兼容1.8VIO的FullCameraLink输出子卡支持Base、Middle、FullCameralink信号输出,兼容1.8V、2.5V、3.3VIO
FPGA
hexiaoyan827
·
2023-11-04 20:20
fpga开发
Camera
Link
子卡
工业图像输出
图像模拟源
FMC子卡
试用提高人脸清晰度的开元项目G
FPGA
N
官方给的依赖不全,一个全新的python环境无法正常安装,会报错,根据报错提示,一个一个补吧,比如有下列需要补全numpycpython...官方教程环境依赖安装相关依赖#Installbasicsr-https://github.com/xinntao/BasicSR#WeuseBasicSRforbothtrainingandinferencepipinstallbasicsr#Install
sexy_cyber
·
2023-11-04 19:12
FPGA
万花筒之(十六):基于
FPGA
的卷积神经网络实现之卷积模块
姓名:张俸玺学号:20012100022学院:竹园三号书院转自https://blog.csdn.net/qq_38798425/article/details/107084504【嵌牛导读】
FPGA
,
张俸玺20012100022
·
2023-11-04 16:26
云原生RDS在k8s中的实现
而基于容器编排技术的Kubernetes,已然成为业界事实标准,容器化,云原生一跃成为近几年云计算领域最火的关键字,是企业数字化转型过程中的重要技术
选型
环节。
沃趣Squids数据库公有云
·
2023-11-04 14:37
变电站综合自动化系统的
选型
与应用
摘要:变电站综合自动化系统是将变电站内的二次设备经过功能的组合和优化设计,利用先进的计算机技术、通信技术、信号处理技术,实现对全变电站的主要设备和输、配电线路的自动监视、测量、控制、保护、并与上级调度通信的综合性自动化功能。为了掌握变电站自动化控制系统研究成果,结合变电站综合自动化系统发展历程、对Acrel-1000安科瑞变电站综合自动化系统主要功能进行阐述,并总结目前该变电站自动化控制系统存在的
安科瑞王兰
·
2023-11-04 14:37
能耗管理系统
电能管理
电气安全
自动化
运维
科技
物联网
网络
简析Acrel-1000安科瑞变电站综合自动化系统
选型
与应用
王兰安科瑞电气股份有限公司上海嘉定201801摘要:变电站综合自动化系统是将变电站内的二次设备经过功能的组合和优化设计,利用先进的计算机技术、通信技术、信号处理技术,实现对全变电站的主要设备和输、配电线路的自动监视、测量、控制、保护、并与上级调度通信的综合性自动化功能。为了掌握变电站自动化控制系统研究成果,结合变电站综合自动化系统发展历程、对Acrel-1000安科瑞变电站综合自动化系统主要功能进
安科瑞王兰
·
2023-11-04 14:37
电气安全
能耗管理系统
电能管理
自动化
运维
网络
能源
记录一次技术
选型
调研不彻底所带来的悲催故事
感慨在开始前,我想提个问题给伙计们!你们认为作为一个开发者在开发项目的过程中最不幸、最悲催的事情是什么?欢迎伙计们在评论区里写出你的不幸和悲催~背景他么的,这是一个悲催的故事~项目是针对客户的生产需求所定制开发的项目,具体业务细节由于保密原因就不详细叙述了,下面只说明主要需求。硬性需求有一硬性需求就是:客户方面每天都有大量的生产数据产生,需要每天将生产数据统一的进行整理、汇总、填报进入系统,系统会
lotoze
·
2023-11-04 13:59
细节研究
前端框架
vue
elementui
javascript
前端
vivado如何评估_在Vivado下进行功耗估计和优化
作者:高亚军资源、速度和功耗是
FPGA
设计中的三大关键因素。随着工艺水平的发展和系统性能的提升,低功耗成为一些产品的目标之一。功耗也随之受到越来越多的系统工程师和
FPGA
工程师的关注。
weixin_39785723
·
2023-11-04 12:57
vivado如何评估
vivado如何评估_基于
FPGA
的Vivado功耗估计和优化
基于
FPGA
的Vivado功耗估计和优化资源、速度和功耗是
FPGA
设计中的三大关键因素。随着工艺水平的发展和系统性能的提升,低功耗成为一些产品的目标之一。
weixin_39656513
·
2023-11-04 12:56
vivado如何评估
Vivado生成bit文件布局失败解决
1.1Vivado生成bit文件布局失败解决1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)Vivado生成bit文件布局失败解决;5)结束语。
宁静致远dream
·
2023-11-04 12:21
FPGA水滴穿石
Vivado逻辑分析仪使用教程
Vivado逻辑分析仪使用教程作者:李西锐校对:陆辉传统的逻辑分析仪在使用时,我们需要将所要观察的信号连接到
FPGA
的IO管脚上,然后观察信号。当信号比较多时,我们操作起来会比较繁琐。
jk_101
·
2023-11-04 12:50
FPGA
fpga开发
vivado生成bit流错误---[DRC UCIO-1]
拿着开发板的例程,只修改了
FPGA
芯片,
FPGA
芯片是同一系列的。
cckkppll
·
2023-11-04 12:48
fpga开发
【
FPGA
教程案例74】基础操作4——基于Vivado的
FPGA
布局布线分析
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2023-11-04 12:48
★教程2:fpga入门100例
fpga开发
FPGA教程
布局布线
增量编译
锁定增量编译
【小技巧】如何利用vivado对系统进行功耗分析
欢迎订阅《
FPGA
/MATLAB/SIMULINK系列教程》Simulink教程目录目录1.1功耗分析概述1.准备硬件平台和软件环境3.生成比特流文件4.进行功耗分析5.结果分析和优化1.2功耗分析具体操作
fpga和matlab
·
2023-11-04 12:48
FPGA技巧整理专栏
fpga开发
vivado
功耗分析
FPGA
学习-时序分析vivado篇
时序分析的基本步骤:一个合理的时序约束可以分为以下步骤:时序约束整体的思路与之前我说的方法基本一致。整体的思路如下:先是约束时钟,让软件先解决内部时序问题;(在这一步骤中可以适当加入时序例外,以便时序通过)然后再加入IO的延迟约束;最后针对没有过的时序,添加时序例外。在《vivado使用误区与进阶》中,提到了一种叫UltraFAST的设计方法。针对下图中所说的根据迭代结果添加必要的例外约束(步骤1
Hack电子
·
2023-11-04 12:15
java
python
算法
编程语言
机器学习
上一页
59
60
61
62
63
64
65
66
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他