E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA逻辑题笔试
Xilinx系ZYNQ学习笔记(二)ZYNQ入门及点亮LED灯
系列文章目录文章目录系列文章目录前言简单介绍简称xc7z020型号
FPGA
ZYNQ实操通用IO点亮LED灯硬件逻辑基础前言简单入门一下ZYNQ是何种架构,如何编程,至于深入了解应该要分开深入学习Linux
贾saisai
·
2025-03-23 17:50
FPGA学习
学习
笔记
fpga开发
【第1章>第6节】CMAC小脑模型神经网络的理论学习与MATLAB仿真
网络结构2.2CMAC地址映射2.3学习过程3.CMAC网络的MATLAB编程实现4.分辨率,重叠度,学习率对CMAC网络的训练性能影响分析4.1分辨率4.2重叠度4.3学习率5.视频操作步骤演示欢迎订阅
FPGA
fpga和matlab
·
2025-03-23 15:54
#
第1章·神经网络
学习
matlab
CMAC
小脑模型神经网络
人工智能
一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)
文章目录一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)1.背景介绍2.核心概念与联系3.核心算法原理&具体操作步骤3.1算法原理概述3.2算法步骤详解
AI天才研究院
·
2025-03-23 02:36
AI大模型企业级应用开发实战
DeepSeek
R1
&
大数据AI人工智能大模型
计算科学
神经计算
深度学习
神经网络
大数据
人工智能
大型语言模型
AI
AGI
LLM
Java
Python
架构设计
Agent
RPA
Fpga
-流水灯代码详解
moduleflowled(inputsys_clk50,inputrst_n,outputreg[3:0]led);reg[23:0]cnt;always@(posedgesys_clk50ornegedgerst_n)beginif(!rst_n)cnt<=24'd0;elseif(cnt<24'd10000000)cnt<=cnt+1'b1;elsecnt<=24'd0;endalways@
一顿吃一锅
·
2025-03-23 01:59
fpga开发
FPGA
实战1-流水灯实验verilog
1.实验要求(1)设计一个流水灯的实验,实现12位流水灯的依次点亮,(2)流水灯的流转时间是(500ms/2Hz),(3)系统时钟位50MHz,(4)定义12个寄存器ledtemp保存12个状态,(5)寄存器的初始值位12'b0000_0000_0001,(6)当移位到12‘b1000_0000_0000时,ledtemp的值回到12'b0000_0000_0001,2.设计代码//coding/
马志高
·
2025-03-23 01:56
FPGA
fpga开发
java
笔试
题以及答案详解
一、单项选择题1.Java是从()语言改进重新设计。A.AdaB.C++C.PasacalD.BASIC答案:B2.下列语句哪一个正确()A.Java程序经编译后会产生machinecodeB.Java程序经编译后会产生bytecodeC.Java程序经编译后会产生DLLD.以上都不正确答案:B3.下列说法正确的选项有()A.class中的constructor不可省略B.constructor必
weixin-80213251
·
2025-03-22 11:17
javaweb
类
java
class
jdk
腾讯技术岗位
笔试
&面试题(一)
说在前面本篇文章是腾讯技术面试题目汇总第一篇。后续将持续推出互联网大厂,如阿里,腾讯,百度,美团,头条等技术面试题目,以及答案和分析。欢迎大家点赞关注转发。1.map插入方式有几种?用insert函数插入pair数据,mapStudent.insert(pair(1,“student_one”));用insert函数插入value_type数据mapStudent.insert(map::valu
TechPioneer_lp
·
2025-03-22 10:31
互联网大厂技术面试
c++
面试
数据结构
个人开发
算法
24远景能源-动力,10月最后一周面试!【NTAKYsW】
公司介绍下午移动
笔试
,晚上联通
笔试
我看到好多投移动都去面试了,但是我没有面试也没有任何消息,而且智联校园上面hr也没有查看,这是怎么回事,难道是随便发的
笔试
吗...应该投的是什么AI研究中心联通许愿美团商分
2301_79125642
·
2025-03-22 09:59
java
PXI PXIe控制器:4Link架构+16GB带宽,兼容主流机箱,设计文件涵盖原理图、PCB和
FPGA
源码,实现可直接制板,高带宽PXI PXIe控制器,4Link架构,兼容主流机箱,提供设计文件、
PXIPXIe控制器4Link架构16GB带宽兼容主流PXIe机箱设计文件原理图&PCB
FPGA
源码可直接制板ID:8245999662600997605浪里个浪里个浪001PXI和PXIe控制器是一种用于测量和自动化测试的高性能仪器
suRQWcVNi
·
2025-03-22 02:50
fpga开发
程序人生
PXI/PXIe控制器 4Link架构 16GB带宽 兼容主流PXIe机箱 设计文件 原理图&PCB
FPGA
源码 可直
原理图&PCB
FPGA
源码可直接制板PXI和PXIe技术在现代仪器仪表领域中扮演着重要角色。
FjtKvOwLaGa
·
2025-03-22 02:17
fpga开发
架构
FPGA
基带平台射频数据处理装置及验证系统设计与方法
本文还有配套的精品资源,点击获取简介:
FPGA
在射频数据处理领域拥有灵活性和高性能,广泛用于通信、雷达、卫星导航等。
BE东欲
·
2025-03-21 22:10
基于
FPGA
的3U机箱温度采集板PT100,应用于轨道交通/电力储能等
板卡简介:本板为温度采集板(PT100),对目标进行测温,然后将温度转换成处理器可识别的电流信号。性能规格:电源:DC5V,DC±15V4线制PT100:7路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)3线制PT100:1路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)尺寸:220mm*100mm*1.6mm重量:0.155kg工作
深圳信迈主板定制专家
·
2025-03-21 22:08
轨道交通
NXP+FPGA
X86+FPGA
fpga开发
arm开发
架构
人工智能
FPGA
仿真过程中宏定义的修改
在仿真过程中,经常会有一些时间变量,比如1分钟,10分钟等,这种级别的仿真很费时间,因此,人们往往将时间参数修改,利用秒级别进行仿真,仿真完成后,再改回分钟级别。下面提供一种宏定义的方式,方便实际过程中和仿真过程中时间参数修改。`defineSIMULATION`ifdefSIMULATIONlocalparamTIMER_CNT_1S=30'd1_000-1'b1;//1s计数的最大值local
学习永无止境@
·
2025-03-21 21:38
fpga开发
FPGA
设计中衍生时钟的定义及约束
衍生时钟的定义:衍生时钟主要是指由已有的主时钟进行分频、倍频或相移而产生出来的时钟信号,如由时钟管理单元(MMCM等)或一些设计逻辑所驱动产生的时钟信号。衍生时钟的定义取决于主时钟的特性,衍生时钟约束必须指定时钟源,这个时钟源可以是一个已经约束好的主时钟或者另一个衍生时钟,衍生时钟并不直接定义频率、占空比等参数,而是定义其与时钟源的相对关系,如分频系数、倍频系数、相移差值、占空比差值等。因此,在做
学习永无止境@
·
2025-03-21 21:38
FPGA设计
fpga开发
fpga
时钟约束
基于MPC8377的MCPU 3U机箱CPCI板卡
性能规格:电源:DC5VCPU:MPC8377核数:单核32位主频:667MHzMCU:MK60DN512VLL10
FPGA
:XC6SLX16-2FT256I存储:DDR2256Mb(CPU)PROM16MB
ARM+FPGA+AI工业主板定制专家
·
2025-03-21 21:35
轨道交通
linux
Codesys
RK3568
PLC
RK3588
FPGA
时序约束的概念和意义
设计人员通过GUI输入时序约束,或者手动输入时序约束的方式告诉Vivado工具关于时钟或者IO接口的时序信息,用于协助Vivado工具在布局布线时尽可能的满足设计人员的时序要求,最大程度的保证Vivado工具每次生成的bit文件都具备良好的稳定性和适应性。
学习永无止境@
·
2025-03-21 18:10
FPGA设计
fpga
fpga开发
开发语言
图论——Prim算法
53.寻宝(第七期模拟
笔试
)题目描述在世界的某个区域,有一些分散的神秘岛屿,每个岛屿上都有一种珍稀的资源或者宝藏。国王打算在这些岛屿上建公路,方便运输。
水代码的程序猿
·
2025-03-21 18:07
力扣
算法
图论
数据结构
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略引言在
FPGA
设计中,BRAM(BlockRAM)是用于存储数据的重要资源。有效管理和利用BRAM对于实现高性能数字系统至关重要。
kanhao100
·
2025-03-21 12:11
HLS
fpga开发
基于
FPGA
的DDS连续FFT 仿真验证
基于
FPGA
的DDS连续FFT仿真验证1摘要本文聚焦AMDLogiCOREIPFastFourierTransform(FFT)核心,深入剖析其在
FPGA
设计中的应用。
toonyhe
·
2025-03-21 11:35
FPGA开发
fpga开发
DDS
FFT
IFFT
无矩阵乘法LLM:效率与性能双突破
此外,基于
FPGA
的硬件优化进一步提升了性能,1.3B参数模型功耗仅为13W,达到人类阅
XianxinMao
·
2025-03-21 08:42
人工智能
矩阵
人工智能
线性代数
高云
FPGA
的管脚约束文件的复制
问:Gowin里面能不能直接拷贝一个管脚约束文件进去用?答:可以直接拷贝,但是拷贝前后两个工程对应的芯片必须要是同一个芯片拷贝方法:第一步:按照被拷贝约束文件对应的芯片新建一个工程,然后将原工程文件夹“src”里面的“.cst”文件拷到新建工程的相同目录下,第二步:回到新建工程目录下,点击芯片名右击,如下图:将“.V”文件和“.cst”文件一同加入这个工程,最后综合,布局布线就可以了,注意:有时拷
在岸上走的鱼
·
2025-03-21 04:08
fpga开发
嵌入式硬件
硬件架构
【科大讯飞
笔试
题汇总】2024-04-21-科大讯飞春招
笔试
题-三语言题解(CPP/Python/Java)
大家好这里是KK爱Coding,一枚热爱算法的程序员✨本系列打算持续跟新科大讯飞近期的春秋招
笔试
题汇总~ACM银牌|多次AK大厂
笔试
|编程一对一辅导感谢大家的订阅➕和喜欢KK这边最近正在收集近一年互联网各厂的
笔试
题汇总
春秋招笔试突围
·
2025-03-20 19:50
最新互联网春秋招试题合集
python
java
开发语言
春招笔试
互联网大厂笔试题
FPGA
——DDS原理及代码实现
FPGA
——DDS原理及代码实现一、DDS各参数意义如图,一个量化的32点的正弦波,也就是说一个ROM里存了32个这样的数据,每次读出一个数据要1ms,分别读出1,2,3...30,31,32,共32个点
·
2025-03-20 19:34
记:应聘北京思特奇信息技术股份有限公司 C++工程师
一轮,软件上的
笔试
题这里记录几个问题。1.构成C语言的基本单位是函数。
指针的值是地址
·
2025-03-20 18:45
大四求职
c++
敏捷开发
AXI总线之相关应用
AXI总线作为现代SoC设计的核心互连协议,其应用场景极为广泛,覆盖移动设备、AI加速器、
FPGA
、存储控制器等多个领域。
逾越TAO
·
2025-03-19 23:39
fpga开发
硬件工程
笔记
【
FPGA
教程案例31】通信案例1——基于
FPGA
的ASK调制信号产生
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2025-03-19 23:03
★教程2:fpga入门100例
fpga开发
FPGA教程
ASK调制
verilog
中电金信25/3/18面前
笔试
(需求分析岗+数据开发岗)
部分相同题目在第二次数据开发岗中不做解析,本次解析来源于豆包AI,正确与否有待商榷,本文只提供一个速查与知识点的补充。一、需求分析第1题,单选题,Hadoop的核心组件包括HDFS和以下哪个?MapReduceSparkStormFlink解析:Hadoop的核心组件是HDFS(分布式文件系统)和MapReduce(分布式计算框架)。Spark、Storm、Flink虽然也是大数据处理相关技术,但
苍曦
·
2025-03-19 12:43
需求分析
前端
javascript
【教程4>第2章>第30节】本章整体思维导图与学习总结
教程4.目录.目录1.本章节目录2.本章节思维导图3.本章节学习案例与实际应用欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:
fpga
入门100
fpga和matlab
·
2025-03-19 12:39
#
第3章·通信—高阶调制解调
FPGA
教程4
学习总结
高阶调制解调
算力未来演进与多场景创新
从技术架构层面来看,异构计算通过整合CPU、GPU、
FPGA
等多元芯片实现性能跃升,边缘计算则借助分布式节点降低时延并提升响应效率,而量子计算在特定领域的指数级加速潜力已进入验证阶段。
智能计算研究中心
·
2025-03-19 11:06
其他
【芯片验证】面试题·对深度为60的数组进行复杂约束的技巧
朋友发给我的芯片验证
笔试
题,觉得很有意思,和大家分享一下。
尼德兰的喵
·
2025-03-18 01:46
尼德兰的喵全内容专栏
芯片前端面经
算法
面试
职场和发展
芯片
IC
芯片验证
快速排序法的使用 ( 超详细图解 )
因此许多广为人知的软件公司(BAT)的
笔试
面试都喜欢考,甚至在一些大大小小的考试如软考、考研中也能见到它的身影。因此熟练默写快速排序法的代码并掌握其核心思想对我们来说尤为重要。
S01d13r
·
2025-03-17 23:05
链表
算法
快速排序
面试
数据结构
一份C#的
笔试
题及答案
C#
笔试
题一、基础知识OOP的基本概念面向对象编程的核心思想包括四个主要特性:继承、多态、封装和信息隐藏。请简述这四个特性的具体内容。
网际游侠
·
2025-03-17 23:02
c#
面试
笔试
FPGA
中级项目3——IP核之时钟管理单元
FPGA
中级项目3——IP核之时钟管理单元时钟还需要管理?什么是时钟管理单元?我们常熟知
FPGA
本身有晶振单元,源源不断的提供的50Mhz的频率波。但是这样往往无法满足一些设计需求。
霖00
·
2025-03-17 18:23
fpga开发
经验分享
嵌入式硬件
fpga
网络
时序数据库
【从零开始学习计算机科学】硬件设计与
FPGA
原理
硬件设计硬件设计流程在设计硬件电路之前,首先要把大的框架和架构要搞清楚,这要求我们搞清楚要实现什么功能,然后找找有否能实现同样或相似功能的参考电路板(要懂得尽量利用他人的成果,越是有经验的工程师越会懂得借鉴他人的成果)。如果你找到了的参考设计,最好还是先看懂并理解,这一方面能提高我们的电路理解能力,而且能避免设计中的错误。在开始做硬件设计前,根据自己的项目需求,可以去找能够满足硬件功能设计的,有很
贫苦游商
·
2025-03-17 06:21
【从零开始学习计算机】硬件设计
fpga开发
学习
数字逻辑
verilog
HDL
硬件设计
硬件工程
【无标题】采集板设计
设计包含16片AD9680ADC和XilinxXC7V690
FPGA
的电路板需要解决高速数据接口、电源管理、时钟同步及PCB布局等关键挑战。
weixin_42366388
·
2025-03-16 21:46
测试工具
财务管理核心知识深度剖析
目录财务管理核心知识深度剖析一、财务指标计算:企业财务状况的量化洞察二、成本计算方法:企业成本管控的核心策略三、财务分析方法:解读企业财务密码的钥匙在华为财经
笔试
的知识体系中,第二章财务管理核心知识是重中之重
阿贾克斯的黎明
·
2025-03-16 13:46
基础学科
学习
FPGA
为何要尽量减少组合逻辑的使用
在
FPGA
设计中,组合逻辑的使用确实需要谨慎,尤其是要尽量减少它的复杂性。这并不是因为组合逻辑本身不好,而是因为它在实际应用中容易引发一系列问题,而这些问题往往与
FPGA
的设计哲学和硬件特性相冲突。
昇柱
·
2025-03-15 23:37
fpga开发
牛客练习赛128(下)
Cidoai的平均数对题目描述登录—专业IT
笔试
面试备考平台_牛客网运行代码#include#includeusingnamespacestd;intmain(){intn,k;cin>>n>>k;inttotalAns
筱姌
·
2025-03-15 18:33
牛客比赛
算法
c++
BFS
DFS
图论
动态规划
fpga
驱动rgb液晶屏_以ARM+
FPGA
结构驱动高分辨率液晶显示设计与效果测试
摘要:结合ARM操作灵活和
FPGA
实时处理的优点,提出采用ARM+
FPGA
结构驱动高分辨率RGB888液晶显示屏。
奶油小馒头
·
2025-03-15 12:11
fpga驱动rgb液晶屏
基于NXP+
FPGA
轨道交通3U机箱结构远程输入/输出模块(RIOM)
基于NXP+
FPGA
轨道交通6U机箱结构远程输入/输出模块(RIOM)RIOM使得数据通过就近的I/O源输入和输出。也可以直接将I/O源连接到列车计算机(如VCU),可以减少电缆用量从而节约成本。
深圳信迈主板定制专家
·
2025-03-15 11:40
轨道交通
NXP+FPGA
fpga开发
人工智能
大数据
边缘计算
运维
基于NXP+
FPGA
永磁同步电机牵引控制单元(单板结构/机箱结构)
永磁同步电机牵引控制单元(单板结构/机箱结构)永磁同步电机牵引控制单元(TCU-PMSM)用于牵引逆变器-永磁同步电机构成的牵引电传动系统,采用轴控方式。执行高性能永磁同步电机复矢量控制策略,具有响应迅速、有效可靠的防空转·滑行控制功能以及平稳、无冲击的带速重投技术。最大转矩电流比(MTPA)控制和弱磁控制用于轨道交通领域的PMSM的控制目标为:控制牵引电机提供足够大的转矩;控制牵引电机在保持恒定
深圳信迈主板定制专家
·
2025-03-15 11:40
轨道交通
NXP+FPGA
fpga开发
边缘计算
人机交互
嵌入式硬件
人工智能
全国产飞腾+
FPGA
架构,支持B码+12网口+多串电力通讯管理机解决方案
行业痛点:中国的电力网络已经成为当今世界覆盖范围最广、结构最为复杂的人造科技系统。随着国家和各部委颁布了一系列法律法规,如国家颁布的《中华人民共和国网络安全法》、工信部颁布的《工业控制系统信息安全防护指南》、发改委颁布的14号令《电力监控系统安全防护规定》、国家能源局颁布的《关于印发电力监控系统安全防护总体方案等安全防护方案和评估规范的通知》,凸显了电力行业的网络安全防护工作的重要性。基于电力行业
深圳信迈科技DSP+ARM+FPGA
·
2025-03-15 11:06
飞腾+FPGA
电力新能源
fpga开发
架构
电力通讯管理机
全国产
基于NXP+
FPGA
轨道交通3U机箱结构牵引控制单元
基于NXP+
FPGA
轨道交通异步电机牵引控制单元(TCU-IM)异步电机牵引控制单元(TCU-IM)用于牵引逆变器-异步电机构成的牵引电传动系统,可采用车控或架控方式。
深圳信迈主板定制专家
·
2025-03-15 11:06
轨道交通
NXP+FPGA
X86+FPGA
fpga开发
边缘计算
人工智能
大数据
嵌入式硬件
petalinxu 在zynq的
FPGA
下的ST7735S的驱动配置
spi的接线:【TFT模块排针8】【开发板spi,gpio】【antminers9】VCC-----------3.3V-----------3.3VGND-----------GND-----------GNDBLK(背光)-------GPIO-----------BANK34_L4N_RXD2(w13;j2.12;gpio[2])RST(复位)-------GPIO-----------BA
qqssbb123
·
2025-03-15 11:05
zynq
petalinux
dts
st7735
剑指offer
笔试
刷题(1):树专题
1.输入两棵二叉树A,B,判断B是不是A的子结构。(ps:我们约定空树不是任意一个树的子结构)遍历A找到与B根结点相同的位置,子结构是从根结点到叶子节点相同。思路1:1.先考虑特殊情况,如果指针为空则错误。2定义一个子函数,功能是判断是否是子结构,然后主函数从根结点到叶子结点遍历。3return递归的布尔型值,如果最后return的是&&则递归终止条件是true关系不大,只要有一个是false,r
weixin_35837473
·
2025-03-15 03:55
笔试
刷题并查集专题
并查集专题合并集合合并集合#includeusingnamespacestd;constintN=1e5+10;intp[N];intfind(inta){if(p[a]!=a)p[a]=find(p[a]);returnp[a];}intmain(){intn,m;cin>>n>>m;for(inti=1;i>op[0]>>a>>b;if(op[0]=='M')p[find(a)]=find(b
知行SUN
·
2025-03-15 03:51
算法笔试
算法与数据结构
并查集
笔试
刷题专题(一)
文章目录最小花费爬楼梯(动态规划)题解代码数组中两个字符串的最小距离(贪心(dp))题解代码点击消除题解代码最小花费爬楼梯(动态规划)题目链接题解1.状态表示:以i位置为结尾的最小花费2.状态转移方程:dp[i]=min(dp[i-1]+cost[i-1,dp[i-2]+cost[i-2])可以从i-1位置和i-2到达i位置注意dp[i]表示的是i位置之前的最小花费,还要加上该点的位置才是到达这个
英雄不问出处~
·
2025-03-15 03:48
动态规划
贪心
字符串
栈
用字符串模拟栈
前端
笔试
高频算法题及JavaScript实现
以下是前端
笔试
常见的编程算法题及JavaScript代码现,结合最新面试题整理:一、数组/字符串处理两数之和找出数组中两数之和等于目标值的索引consttwoSum=(nums,target)=>{constmap
GISer_Jinger
·
2025-03-14 21:04
前端
算法
javascript
4644 DCDC 电源芯片典型应用场景分析(详细版)
4644DCDC电源是一款高集成度、四输出的降压型模组稳压器,专为需要低纹波和高效率的供电场合设计,如
FPGA
、DSP等供电。
国科安芯
·
2025-03-14 19:44
科普
fpga开发
华为HCIE
笔试
(一)
以下关于统一运维管理平台ManageOne中告警监控功能的描述,错误的是哪一项?A.支持配置屏蔽、汇聚、振荡等监控规则B.提供多样化的告警过滤方式,帮助运维人员快速筛选所关注的告警C.统一监控界面,告警上报接口灵活D.支持本地告警数据分析,自动屏蔽无效告警解析:A.ManageOne确实支持配置多种监控规则,包括屏蔽(即忽略某些特定条件下的告警)、汇聚(将多个相似告警合并为一个)和振荡(处理频繁触
初级飞行员
·
2025-03-13 08:56
云计算
华为
云计算
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他