E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
I2C总线时序
使用Verdi或DVE分析波形的一些小技巧
文章目录查看DeltaCycle的方法Verilog和SV的仿真调度机制使用Verdi查看DeltaCycle的方法使用DVE查看DeltaCycle的方法Verdi的一些其他小技巧
总线
拆分事件统计逻辑运算修改参数显示进制查看
小破同学
·
2024-02-08 07:12
IC验证技术
芯片
测试工具
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
如下图所示:收数据接口
时序
图如下:发
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
RK3568平台 设备模型sysfs文件系统
sysfs提供了一种统一的接口,用于浏览和管理内核中的设备、
总线
、驱动程序和其他内核对象。它在/sys目录下挂载,用户可以通过查看和修
嵌入式_笔记
·
2024-02-08 07:29
瑞芯微
服务器
linux
网络
基于51单片机实现8位数码管显示表白数字(Proteus仿真)
使用器件:若干电阻、4只LED红灯、8位数码管、
总线
、排阻、NPN三极管、AT89C51芯片Proteus仿真原理图:WeChat:【愿随你心】仿真测试:知识介绍:Proteus布线为了让整个原理图看上去简洁明了
JaneZJW
·
2024-02-08 06:49
Proteus
51单片机
proteus
单片机
嵌入式硬件
FPGA—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3仿真验证2.2时钟生成模块2.3VGA
时序
控制模块2.3.1模块框图2.3.2波形图绘制2.3.3代码编写2.3.4仿真验证
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA的VGA显示基础实验
文章目录VGA介绍基本定义管脚定义VGA显示原理VGA通信协议VGA
时序
解析VGA显示字符实验准备建造工程运行结果VGA显示彩色条纹工程结果展示VGA显示彩色图片准备工程ROMIP核PLLIP核调用Verilog
小艺的小依
·
2024-02-08 06:29
fpga开发
FPGA学习记录:第28章 VGA显示器驱动设计与验证
BitVersion13.0.1Build23206/12/2013SP1SJFullVersion开发板:野火征途pro实验项目:vga_colorbar实验模块:vga_ctrl学习心得:1.简单驱动设计的流程与方法2.各驱动模块之前的
时序
匹配
阿坤不咕
·
2024-02-08 06:59
FPGA
fpga开发
驱动开发
FPGA_vga显示
二VGA
时序
标准三VGA显示模式
哈呀_fpga
·
2024-02-08 06:28
fpga开发
tcp/ip
网络协议
学习
图像处理
系统架构
FPGA_
时序
逻辑_寄存器
一理论寄存器由D触发器构成,受时钟脉冲控制,具有存储功能。寄存器结构与工作原理:仅在时钟上升或者下降沿,输出信号key_in为led_out,否则输出信号为原值。sys_rst_n具有复位清零功能。二电路开发板:使用fpga开发板上key按键与led灯。原理图:key按键按下输出低电平。led灯低电平控制下处于点亮状态。三信号框图波形图(简易,仅展示原理):四代码moduleflip_flop(i
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
IDEA 推荐插件
grep-console输出日志换颜色MybatisLogFormat直接复制mybatis的日志成完整的SQLSequenceDiagram生成
时序
图
LaLaLa_OvO
·
2024-02-08 06:32
Java项目
java
【ADI PLL 】
时序
小结
要注意的是:在ADI的PLL产品中,大多数的
时序
图如图上所示,该图是错误的,正确的
时序
图如图下的图所示,LE的上升沿应跟Clock的上升沿对齐,而非
hcoolabc
·
2024-02-08 03:31
Cortex_M
硬件工程
微服务和SOA的区别
微服务架构强调的第一个重点就是业务系统需要彻底的组件化和服务化,原有的单个业务系统会拆分为多个可以独立开发,设计,运行和运维的小应用如果一句话来谈SOA和微服务的区别,即微服务不再强调传统SOA架构里面比较重的ESB企业服务
总线
五月天_7df7
·
2024-02-08 02:03
EventBus
2.EventBus好处EventBus是一款针对Android优化的发布/订阅事件
总线
。主要功能是替代Intent,Handler,BroadCast
远方很美i
·
2024-02-08 02:23
HP203B气压温度传感器驱动
设备树代码如下,需要注意的是在设备中描述的
I2C
器件地址是7位的,不是8位的,否则
I2C
子系统初始化时会提示找不到设备。
Dokin丶
·
2024-02-08 01:17
Linux驱动
HP203B
Linux
I2C驱动
气压计温度计
Linux死机排查方法——内存日志
如果直接使用printk等打印排查问题,有可能会因为printk输出缓慢改变了系统运行的
时序
,导致问题无法复现,而且在中断里使用printk将大大降低系统性能。
Dokin丶
·
2024-02-08 01:15
Linux驱动
Linux
软件工具
linux
linux死机
linux死机排查
打磨产品-润
总线
下课
图片发自App今天参加了润总的线下大课,又见到润总。跟润总学习一年半了,从第一季度的《5分钟商学院基础篇》到第二季度的《5分钟商学院的实战篇》,还参加了两次线下大课。算下来也算是忠实粉丝了。很感谢润总带给我商业的世界。让我知道每个事情背后都有其商业原理。今天的线下课主要讲的是打磨产品。现在躺在床上,把印象最深刻的点跟大家分享下。第一、产品即是满足顾客的欲望。我们都知道产品是为了满足顾客的需求,其实
杨荣鹏
·
2024-02-08 00:30
HC32L130/HC32L136华大单片机硬件
I2C
驱动代码(从机为存储芯片EEPROM(AT24C02,FM24CL64B))
由于同事嫌弃模拟
I2C
速度太慢了所以想改成硬件
I2C
我试过例程的驱动代码不太行存储地址也是8位的所以参考了一些博文修改了下例程的代码亲测有效希望能帮到大家代码如下这里用的是
I2C
0,用到的SCL为引脚PB08SDA
消毒虫1997
·
2024-02-07 23:57
单片机
嵌入式硬件
Swift Combine 管道 从入门到精通三
这本身就很复杂,但Combine的一些操作符还可能改变事件发生的
时序
——引入延迟、将多个值合并成一个值等等。由于这些比较复杂可能难以理解,因此函数响
AI架构师易筋
·
2024-02-07 23:13
iOS
swift
开发语言
ios
combine
channel
为什么USB要转TTL
USB(UniversalSerialBus,通用串行
总线
)和TTL(Transistor-TransistorLogic,晶体管-晶体管逻辑)是两种不同的接口标准,它们之间的转换主要是
2023框框
·
2024-02-07 23:37
吹牛逼
单片机
FPGA学习笔记
组合逻辑定义wire
时序
逻辑定义reg有个信号特例也用reg没听清是什么if判断,如果if后面只有一条语句,可以不加beginend,如果有多条语句,要加beginend如果是在always里面赋值,那么需要写
一枚清澈愚蠢的研究生
·
2024-02-07 22:28
fpga开发
学习
STM32Cubmax stm32f103zet6 SPI通讯
SPI,是一种高速的,全双工,同步的通信
总线
,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节
琦子爱
·
2024-02-07 21:44
stm32
嵌入式硬件
单片机
51单片机基础:定时器
在介绍定时器之前我们先科普下几个知识:1,CPU
时序
的有关知识①振荡周期:为单片机提供定时信号的振荡源的周期(晶振周期或外加振荡周期)。②状态周期:2个振荡周期为1个状态周期,用S表示。
爱学C语音的猫
·
2024-02-07 21:41
51单片机编程应用
51单片机
嵌入式硬件
单片机
航芯ACM32G103开发板评测 05 0.96寸 IIC接口 OLED模块显示
航芯ACM32G103开发板评测050.96寸IIC接口OLED模块显示软硬件平台航芯ACM32G103开发板0.96寸IIC接口OLED模块开发环境MDK-KEILIIC
总线
处理器和芯片间的通信可以形象的比喻成两个人讲话
End-ING
·
2024-02-07 21:30
上海航芯ACM32
开发板评测
C/C++
ACM32
开发板
基于高通平台的TP调试
1、硬件原理TP相关的引脚有SCL、SDA、VREG_L10、INT、RST,SCL、SDA用于
I2C
通讯,VREG_L10用于芯片供电,INT用于产生外部中断,RST是复位引脚。
Be_a_young_man
·
2024-02-07 20:39
Softing mobiLink Power:集成FDI技术,简化多协议
总线
设备的配置方式
Softing的mobiLinkPower是一款多协议
总线
通信工具,用于调试和维护过程自动化现场设备。
SoftingChina
·
2024-02-07 18:24
FDI
多协议总线通信工具
现场总线
配置方式
故障排查
<网络安全>《17 网络安全隔离控制系统》
内网主机系统与外网主机系统是两套独立的系统,各自都拥有自己的CPU、操作系统、存储器和
总线
,在两套系统之间除了双向隔离通道外并不存在任何直接或间接的通信。
Ealser
·
2024-02-07 17:11
#
网络安全
web安全
安全
网络安全隔离控制系统
分词算法HMM隐马尔可夫模型
前言在网上看了很多关于马尔可夫模型的资料,有很多文章写得不错,在此记录自己学习过程中的笔记一HMM隐马尔可夫模型隐马尔可夫模型(HiddenMarkovModel,HMM)是关于
时序
的概率模型,描述由一个隐藏的马尔可夫链随机生成不可观测的状态随机序列
曾飞廉
·
2024-02-07 15:24
时序
数据库m3db集群二进制部署
一、m3db集群二进制部署1、环境说明1)存储节点(包含种子节点)172.24.2.63~652)协调器节点172.24.2.622、安装前的准备(依次在所有节点操作)1)关闭防火墙$systemctlstatusfirewalld$systemctlstopfirewalld$systemctldisablefirewalld$systemctlstatusfirewalld2)关闭SELinu
长空~
·
2024-02-07 15:10
时序数据库
时序数据库
数据库
多维
时序
| MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测
多维
时序
|MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测目录多维
时序
|MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测预测效果基本介绍程序设计参考资料预测效果基本介绍
机器学习之心
·
2024-02-07 14:17
时序预测
CNN-LSSVM
卷积神经网络
最小二乘支持向量机
多变量时间序列预测
nvidia-smi表头参数指标详解
如果计算机不是通过风扇冷却或者风扇坏了,显示出来就是N/A;Temp:显卡内部的温度,单位是摄氏度;Perf:表征性能状态,从P0到P12,P0表示最大性能,P12表示状态最小性能;Pwr:能耗表示;Bus-Id:涉及GPU
总线
的相关信息
小猪快跑~~
·
2024-02-07 11:13
gpu
运维
linux
【芯片设计- RTL 数字逻辑设计入门 7 -- 同步复位与异步复位详细介绍】
文章目录复位的类型和划分同步复位综合后电路优缺点异步复位优缺点异步复位的
时序
分析(recoverytime/removaltime)异步复位,同步释放综合后电路优缺点转自:https://blog.csdn.net
CodingCos
·
2024-02-07 11:07
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
高级FPGA开发之基础协议PCIe(二)
高级FPGA开发之基础协议之PCIe(二)一、TLP报文类型在PCIe
总线
中,存储器读写、I/O读写和配置读写请求TLP主要由以下几类报文组成:1.1存储器读请求TLP和读完成TLP当PCIe主设备(RC
北京不北
·
2024-02-07 11:30
FPGA高级开发
fpga开发
PCIe
TLP
多维
时序
| Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测
多维
时序
|Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测目录多维
时序
|Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测预测效果基本介绍程序设计参考资料预测效果基本介绍
机器学习之心
·
2024-02-07 11:27
时序预测
RF-Adaboost
随机森林
多变量时间序列预测
时序
预测 | Matlab实现基于LSTM长短期记忆神经网络的电力负荷预测模型
文章目录效果一览文章概述源码设计参考资料效果一览文章概述
时序
预测|Matlab实现基于LSTM长短期记忆神经网络的电力负荷预测模型LSTM(长短期记忆)是一种递归神经网络(RNN)的变体,它在序列数据建模方面表现出色
机器学习之心
·
2024-02-07 11:55
#
LSTM长短期记忆神经网络
LSTM
长短期记忆神经网络
电力负荷预测
GPIO输入输出
输出模式下可控制端口输出高低电平,用以驱动LED、控制蜂鸣器、模拟通信协议输出
时序
等。
刘景贤
·
2024-02-07 11:05
stm32
时序
数据库Influxdb查询多个字段_field同一时间的值,组成一条数据
Influxdb将表格数据多个字段_field从垂直列布局聚合成水平布局行字段。问题1、Influxdb是一种时间序列数据库,在我的项目中主要用来存储换热站的测点数据的。换热站有非常多的测点,我们用Flux语法去查询测点数据,返回的数据结构是每个测点字段对应的所有时间数据。from(bucket:"autodata")|>range(start:2023-04-11T06:34:16.000Z,s
小苹果1357
·
2024-02-07 09:07
Influxdb
数据库
Influxdb
GEE——如何利用降水数据绘制指定区域长时间序列的降水分布图和提取每个月(逐月)的降水平均数据
这里我们首先要做的就是选择指定的数据,进行指定年份数据的筛选,然后进行长
时序
数据加载,然后提取研究区内每个月指定的降水平均值,最后进行下载到谷歌云盘。
此星光明
·
2024-02-07 08:52
GEE学习专栏
前端
javascript
开发语言
云计算
降水
逐月
长时序
Arduino UNO u8glib显示中文-亲测可用
u8glib函数画图显示汉字,print显示内容说明:取模软件及参数设置:小四对应16*16字体按图配参数二、代码部分字库定义:#includeU8GLIB_SSD1306_128X64u8g(U8G_
I2C
_OPT_NONE
新思维软件
·
2024-02-07 08:49
单片机
c语言
arduino
单片机学习笔记---串口通信(1)
3.1单工通信3.2半双工通信3.3全双工通信4.
总线
通信速率串口通信简介串口通信串口接口标准和接口种类接口标准接口种类常见通信接口接口
Vera一笔画人生~
·
2024-02-07 07:32
51单片机学习笔记
单片机
嵌入式硬件
笔记
学习
c++
开发语言
人生绕不开一台LCD1602,虽然它比较丑,接的线也比较多。#非标协议【上】
和单片机接线说明1.4LCD1602的指令说明2.LCD在一个位置显示一个字母的逻辑2.1在哪里显示2.2显示的是什么2.4如何解决D0到D7既要传输字符位置信息又要传输字符数据信息3.LCD1602写
时序
分析
马哥成长记
·
2024-02-07 04:44
学习嵌入式笔记
51单片机
c语言
嵌入式硬件
学习
“掌握温度,感知湿度,一触即知!”DHT11温湿度传感器,为您的生活增添一份关怀与精准。#非标协议【下】
#非标协议【下】前言预备知识1.DHT11温湿度传感器初识1.1产品概述1.2与51单片机接线1.3数据传送逻辑和数据格式2.发送
时序
检测DHT11温湿度传感器模块是否存在2.1发送
时序
检测模块是否存在核心思路
马哥成长记
·
2024-02-07 04:43
学习嵌入式笔记
单片机
51单片机
嵌入式硬件
c语言
学习
30分钟学会UML类图(转)
一般说来,在UML图中,只要掌握类图、用例图、
时序
图的使用,就能完成大部分的工作。也就是说,掌握UML的20%,就能做80%的事情。对于程序员来说,最频繁使用的莫过于类图。
走在路上的低级弟弟
·
2024-02-07 01:41
python绘制每日的
时序
图_Python-100-Days
Python-100天从新手到大师作者:骆昊说明:从项目上线到获得8w+星标以来,一直收到反馈说基础部分(前15天的内容)对新手来说是比较困难的,建议有配套视频进行讲解。最近把基础部分的内容重新创建了一个名为“Python-Core-50-Courses”的项目,用更为简单通俗的方式重写了这部分内容并附带了视频讲解,初学者可以关注下这个新项目。国内用户如果访问GitHub比较慢的话,也可以关注我的
weixin_39553423
·
2024-02-07 01:57
python绘制每日的时序图
闪婚的钓系老公太会撩》沈枝意商
时序
小说全文免费阅读(全章节)
闪婚的钓系老公太会撩》沈枝意商
时序
小说全文免费阅读(全章节)主角:沈枝意商
时序
简介:母胎单身了二十四年的沈枝意,突然闪婚了个高冷禁欲的大帅哥。
云轩书阁
·
2024-02-06 21:04
STA | 什么是
时序
图?
1逻辑图芯片设计离不开
时序
分析。
时序
分析的对象是如下图这种电路图。这种电路图被称为逻辑图。为了分析方便,用编号在图中标出各个节点。这样就能方便地指出不同的
时序
路线。
时序
分析针对的是一段段
时序
路线。
准备钟
·
2024-02-06 20:42
STA静态时序分析基础
STA
芯片设计
数字后端
STA | 什么是min period 最小时钟周期?
这是数字芯片设计
时序
分析之DRV的第6篇,更多DRV文章就在这里。什么是minperiod?Minperiod,也就是最小时钟周期,是DRV检查的一种。
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是Noise噪声检查?
这是数字芯片设计
时序
分析之DRV的第11篇,更多DRV文章就在这里。什么是噪声(Noise)?在SITiming这篇文章中,我们探讨了考虑串扰情况下的
时序
延时,其单位为时间(纳秒ns)。
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
min pulse width 最小脉冲宽度
时序
单元对时钟的高电平和低电平的脉冲宽度有一定的要求,经过minpulsewidth检查可以获悉时钟信号的最小脉冲宽度是否满足了
时序
单元的要求。为什么会出现minpulsewidth的问题?
准备钟
·
2024-02-06 20:41
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是Cross Talk: SI Timing
时序
串扰?
本文主要介绍数字芯片设计
时序
分析中的串扰
时序
(SITiming)。什么是
时序
串扰?两根紧挨着的绕线(net)之间存在耦合电容,当一条线进行电平转换的过程中,另一条线也会受到相应的影响。
准备钟
·
2024-02-06 20:41
后端
STA | 什么是静态
时序
分析?
1.
时序
分析消费电子芯片的性能在不断提升。例如大家所熟知的手机芯片和电脑芯片,每年都在更新。要实现芯片性能的提升,在芯片设计中必须用到的技术是
时序
分析。
准备钟
·
2024-02-06 20:41
STA静态时序分析基础
STA
芯片设计
数字后端
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他