E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Quartus
基于FPGA的千兆以太网传输实例——ARP和UDP的实现
开发环境:Win7开发软件:
Quartus
17.1、ModelsimSE-6410.2c、Gvim编辑器、小兵以太网测试仪、Wireshark开发硬件:小梅哥AC6102_V2开发板注意:本工程都假设FPGA
强迫症高级患者
·
2020-07-04 01:41
quartus
II编译报错:Error: Current license file does not support the XXX device
环境:win7(64位);
quartus
II版本:
quartus
II11.0(64位,32位);使用
quartus
II测试"HelloWorld!"的程序,Qsys制作相应的软核。
天狭鬼
·
2020-07-04 00:49
FPGA
Quartus
II安装器件库及遇到的问题解决
最近由于学习socFPGA,需要CycloneV的器件,于是就打开自己安装的
Quartus
II18.0版本的软件,在器件选择的时候发现没有安装这个器件,于是到IntelFPGA官网去下载器件库,这里给出下载库的地址
jk_101
·
2020-07-03 10:13
FPGA
Modelsim与
Quartus
ii联合仿真的一些问题
如何在
Quartus
II中调用Modelsim
Quartus
II9.0版本的时候软件还有自带的仿真工具,现在安装的是11.0版本,才发现
Quartus
II11.0取消了软件自带的波形仿真工具,因此需要波形仿真就要调用专业的仿真工具
qishi2014
·
2020-07-02 15:44
从汇编、C语言为起点,十年FPGA开发设计经验总结
http://www.shfdjk.com后来读研究生,工作陆陆续续也用过
Quartus
II、FoundaTIon、ISE、Libero,并且学习了veri
moyouyou123
·
2020-07-02 12:11
利用
Quartus
II的LPM功能实现RAM的定制
我们知道,RAM是用来在程序运行中存放随机变量的数据空间,使用时可以利用
Quartus
II的LPM功能实现RAM的定制。
快,快去救列宁!
·
2020-07-02 07:28
逻辑时序
Verilog
仿真
FPGA自学
FPGA如何生成RAM或ROM中的数据mif文件
生成
Quartus
II11.0可用的mif文件,有如下几种方式:方法1:利用
Quartus
自带的mif编辑器优点:对于小容量RAM可以快速方便的完成mif文件的编辑工作,不需要第三方软件的编辑;缺点:一旦数据量过大
快,快去救列宁!
·
2020-07-02 07:28
逻辑时序
仿真
Verilog
FPGA自学
de1-soc培训教材记录
第一章准备1.1安装软件《AlteraDe1-SoC培训教材》中的环境
quartus
13.1embeddedcommandshell13.1我所用的linux是de1soc_lxde_16041.1.1
好像不对劲
·
2020-07-02 06:39
fpga
quartus
与modelsim联合仿真的一点技巧
Modelsim联合
Quartus
仿真的一点小技巧:如图操作:编译,在outputdir中对应的目录下有*.vo(网表文件),*.sdo;(1)在Modelsim的功能仿真时有以下几种组合:a.顶层文件
cgstsinghua
·
2020-07-01 19:39
fpga
Quartus
17.1与ModelSim10.5b安装过程简述以及遇到的问题及解决方法
软件安装与破解Loading首先去下载官网安装包,在完成最后的下载时需要登陆,所以最好先去注册一个账号选择软件的版本下载
Quartus
和ModelSim以及
Quartus
的器件下载红色框选出的四个文件,
REVERE99
·
2020-07-01 17:31
FPGA
关于
quartus
和modelsim联合仿真中预编译库文件,减少仿真时间的方法
关于
quartus
和modelsim联合仿真中预编译库文件,减少仿真时间的方法2016年1月19日9:55一、首先存在的问题:使用
quartus
调用modelsim进行功能仿真或时序仿真时,是先执行altera
Lee_Shuai
·
2020-07-01 11:28
FPGA仿真
Modelsim配置问题
由于一些原因,更换了电脑,新电脑并没有安装
Quartus
ii以及Modelsim,再加上实验室的一些任务安排,由于疫情原因,不得不采取仿真验收的方式,因此不得不安装Modelsim。
读报二爷
·
2020-07-01 06:40
使用
quartus
13.0烧录文件
使用
quartus
烧录文件JTAGprogramming(烧录sof文件):这种编程方法以将bitstream直接下载到CycloneFPGA。
ziang87
·
2020-06-30 17:22
quartus
ModelSim进行联合仿真时出现# Error loading design # MACRO ./count19_run_msim_rtl_verilog.do PAUSED at line 12
在学FPGA时利用
Quartus
II和ModelSim进行联合仿真时老是出现#Errorloadingdesign#Error:Errorloadingdesign#Pausingmacroexecution
.... ....
·
2020-06-30 17:30
Altera
Quartus
II 程序BIN文件sof、pof、jic文件的区别
喵喵~~,
Quartus
II下载文件有这三种:sof、pof、jic,这三个文件的区别是什么呢?
日月与卿
·
2020-06-30 12:39
FPGA
modelsim仿真ISE工程时出现# ** Error: (vlog-19) Failed to access library 'rtl_work' at "rtl_work
好久没有用XILINX,
Quartus
II等等,今天在写一个调用交织器/解交织器IP核实现交织的时候,在仿真的时候,遇到下面图1的错误:图1Modelsim出现的错误找了半天解决方法,找到了下面的解答(
yundanfengqing_nuc
·
2020-06-30 10:35
FPGA
FPGA连接不上硬件的问题——解决
刚开始学FPGA,最近一个星期一直在学习
quartus
。我的电脑是win7家庭版的,在安装上
quartus
9.0web版之后,第一次能下载程序下去,但第二天以及之后几天就不行了。
yangyutingcd
·
2020-06-30 06:01
嵌入式
FPGA
quartus与硬件连接
Quartus
II 11.0 套件安装指南(带破解) 转载
Quartus
II11.0套件安装指南一、Altera
Quartus
II11.0套件介绍所谓巧妇难为无米之炊,再强的软硬件功底,再多的思维创造力,没有软件的平台,也只是徒劳。
xuepiaosong
·
2020-06-30 03:44
FPGA
QUARTUS
fpga三态总线实现
使用
Quartus
9.1编
新时代四有流氓
·
2020-06-29 23:30
modelsim仿真中 do文件的写法技巧
PS:写得有点乱还有一个值得注意的是我在看到这篇文章的时候我正在仿真一个verilog文件,文件中调用了一个ROM,但是我怎么仿真rom的输出文件都有问题,经过一个QQ好友的指点,我发现竟然是我
QUARTUS
长弓的坚持
·
2020-06-29 20:32
数字IC设计
Quartus
II 中常见问题以及其解决方法(持续更新)
由于前几天在
Quartus
II和Modelsim软件中摸石头过河,没有额外的心力来更博,但本着今天有一小段空闲时间的原则以及分享我在软件操作中出现的问题,于是我再总结了一些常见问题及其解决方法后,我又来了
玄色i
·
2020-06-29 12:49
Hardware
关于下载
quartus
|| 13.1(64bit)的各种问题
关于下载
quartus
||13.1(64bit)的各种问题1、下载的时候一定是英文路径,并且路径中不可以有空格,否则可以下载成功,但是无法仿真。
weixin_43742190
·
2020-06-29 09:48
FPGA
高速电路EDA设计第一次实验
电路逻辑设计如下:用
Quartus
Ⅱ进行功能性仿真后得:用
Quartus
Ⅱ进行时序性仿真后
·如烟·
·
2020-06-29 08:52
Quartus
II - 软件安装教程
关注【电子开发圈】微信公众号,一起学习吧!电子DIY、Arduino、51单片机、STM32单片机、FPGA……电子百科、开发技术、职业经验、趣味知识、科技头条、设备拆机……点击链接,免费下载100G+电子设计学习资料!http://mp.weixin.qq.com/mp/homepage?__biz=MzU3OTczMzk5Mg==&hid=7&sn=ad5d5d0f15df84f4a92ebf
电子开发圈_公众号
·
2020-06-29 05:29
开发工具使用
Vivado2018.2联合Matlab的FIR滤波器设计与仿真
matlab进行滤波器参数设计窗函数法设计FIR滤波器FIR滤波器系数量化FIR滤波器系数导出将.coe文件导入FIRIP核BlockDesign连线&生成顶层模块联合Modelsim波形仿真之前用过ISE和
Quartus
II
攻城狮Bell
·
2020-06-28 20:24
FPGA
数字信号处理
Vivado
altera soc体验之旅 FPGA与ARM的窃窃私语
以前像个无头苍蝇一样到处乱撞,搞了两三个月没把fpga和arm给联通起来,尽然只是因为教程用的
Quartus
II13.1软件和我自己电脑上装的
Quartus
II14.1软件在生成dts时调用的一个文件不一样导致的
weixin_34356138
·
2020-06-28 17:13
按键消抖试验及一个数码管电子时钟的设计
由于本文的工程相对较大,文件的代码压缩后传到CSDN,其中本文的设计源码为test9,所用
quartus
版本好位
quartus
15.1,链接如下http://download.csdn.net/detail
weixin_34313182
·
2020-06-28 16:37
(原創) 如何安裝Linux版本的
Quartus
II? (SOC) (
Quartus
II) (Linux) (RedHat) (VirtualBox)
Abstract本文介紹如何安裝Linux版的
Quartus
II,其中包含如何在Linux安裝USBBlaster以及相關議題。
weixin_34194379
·
2020-06-28 13:03
quartus
II输入原理图及仿真步骤
在
Quartus
II中输入原理图以及实现仿真是学习基本数字电路的好方法。下面以一个基本的D锁存器为例,在
quartus
II13.0中一步一步来实现原理图输入以及仿真过程。
weixin_34166847
·
2020-06-28 12:55
Quartus
系列:
Quartus
II 下载入FPGA流程
1.完成FPGA工程创建(参见"
Quartus
II创建新工程"),设置空闲引脚状态,如果不设置,那么闲置的引脚状态不能确定,如下图所示:2.将空闲的引脚设为输入,且状态为高阻态,如下图所示:3.引脚设置
weixin_30898109
·
2020-06-28 02:56
win10下ISE14.7闪退以及Xilinx下载器无法安装驱动的问题
之前在学习的时候一直在用Altera的FPGA开发板,所以软件自然也是用
Quartus
,但因为种种原因,这次需要我用Xilinx的开发板了,但ISE真的很烦啊,折腾了一天多才开始上路,十分的不容易啊。
言丶武
·
2020-06-28 01:15
quartus
ii 13.0下载地址
http://download.altera.com/akdlm/software/acdsinst/13.0/156/ib_tar/
Quartus
-13.0.0.156-windows.tar2.99GBhttp
weixin_30685029
·
2020-06-27 23:29
Altera FPGA SoC搭建步骤
准备工作:1.安装Altera官方提供的IDE(
Quartus
和SoCEDS),不需要安装DS-5.文档中的工作是基于v15.0版本2.一块
weixin_30678349
·
2020-06-27 23:39
如何新建
Quartus
工程—FPGA入门教程【钛白Logic】
1.1.1.电路说明1.1.2.新建工程第一步:从开始菜单启动
Quartus
II13.1(64bit),如下图。第二步:菜单栏选择File—>NewProjectWizard,新建
weixin_30635053
·
2020-06-27 22:37
Quartus
II和Modelsim的联合仿真(详细)
使用
quartus
+modelsim联合仿真。
weixin_30532759
·
2020-06-27 21:43
自动生成testbench的两种方法
方法一:
Quartus
,Processing->Start->StartTeatBenchTemplateWrite,选择了之后会在工程的simulation/modelsim文件夹中生成一个*.vht
weixin_30519071
·
2020-06-27 20:54
Xilinx Vivado器件分配管脚:LVDS差分电平信号如何分配管脚?
引用:https://www.cnblogs.com/YangGuangPu/p/11478487.html最近在把
Quartus
Prime15.1的工程移植到Vivado2019.1,需要改变的地方还是很多的
weixin_30512785
·
2020-06-27 20:08
Quartus
系列:
Quartus
II 功能仿真设置流程
1.新建一个波形文件2.右键点击Name下空白框,在弹出的菜单中选择"Inert->InsertNodeorBus..."如果已经知道端口名称和端口类型,直接在弹出的对话框中键入Name后,相应的信息会自动识别到对话框中,如下:如果不确定端口名或存在多个输入,点击“NodeFinder...”,选择“all”,点击“List”,即可显示出所有端口以及对应端口类型信息。点击红色区的“>”、“》”、"
weixin_30399797
·
2020-06-27 19:48
Nios II中常见Error Messages汇总
CannotstartdeviceconfigurationbecausenoprogrammingoptionshavebeenselectedfordevicechainMessageseenin:the
Quartus
IIProgrammer
weixin_30372371
·
2020-06-27 18:53
FPGA_
Quartus
18.1环境搭建
文章目录前言
Quartus
下载与安装硬件连接新建工程Verilog代码引脚分配编译下载下载程序到Flash微信公众号前言前几周总结了下MCU,Xavier的GPIO,UART,CAN,以太网等的使用,本周开一下
weifengdq
·
2020-06-27 14:28
FPGA
quartus
中无法选择USB-Blaster下载程序的问题。
2018/3/22关于:
quartus
中无法选择USB-Blaster下载程序的问题。
wanghaixia12
·
2020-06-27 12:54
FPGA实现FIR滤波器
本次设计首先利用MATLAB中的FDAtool工具设计出一个采样频率为5KHZ、截止频率为1KHZ的FIR低通滤波器,通过FDAtool导出8点系数,然后将系数进行放大、取整,以便于在FPGA中使用,最后通过
Quartus
II
chendilincd
·
2020-06-27 10:44
数字信号处理
【奔跑的FPGA】part two ip核仿真遇到的问题以及解决办法
第一种直接用modelsim建立工程,加入.v文件,编写测试文件.vt,手动添加需要的库文件,比较麻烦;第二种借助第三方软件调用modelsim进行仿真,如用
quartus
ii调用。
AudiProduct
·
2020-06-27 00:52
FPGA/CPLD
在modelsim中调用PLL IP核
在modelsim中调用PLLIP核时,经常会出现一种奇怪的现象,就是从
quartus
中调用PLL的时候,没有任何问题,波形完美,但是在modelsim中调用PLLIP核时就是出现PLL没有输出信号,一直是
tutu1583
·
2020-06-26 20:17
Modelsim
Quartus
中FFT核的使用
这两天学着用了一下q2中的fftv9.1核,主要学了variablestreaming数据流结构,altera关于fft核的ug_fft写的还是相当详细的,我就是照着这个做的。下面是对对一些要点的总结:一:在这张parametertab中:twiddleprecision就是我们平常所说的旋转因子的位数,旋转因子的位数必须小于等于数据的位数。在architecturetab中:我选择的是varia
suv1234
·
2020-06-26 16:03
ISE14.7使用教程(一个完整工程的建立)
和Altera(现intelPSG),我们目前用的ISE是Xilinx的开发套件,现在ISE更新到14.7已经不更新了,换成了另一款开发套件Vivado,也是Xilinx的产品,intel的开发套件是
Quartus
II
枫_在路上
·
2020-06-26 15:43
FPGA
DSP Builder系统设计工具
DSPBuilder是Altera推出的一个数字信号处理(DSP)开发工具,它在
Quartus
ⅡFPGA设计环境中集成了MathWorks的Matlab和SimulinkDSP开发软件。
binghuo
·
2020-06-26 15:08
DSP
学习记录
FPGA开发中sof和elf文件的合并与格式转换
前期开发环境为
Quartus
II10.0和SOPCbuilder,对应的下载文件为*.sof和*.pof。后期开发环境为Nios
亮亮&媚媚
·
2020-06-26 13:31
FPGA
Intel(Altera)FPGA的SOF转JIC文件和下载详细教程
quartus
烧写文件有三种格式,分别是Pof,Sof和Jic。》Pof是在AS模式下下载到外挂的配置芯片中,不会掉电擦除,但是不能调试。
rui22
·
2020-06-26 06:57
Altea下载器使用教程
Altera文件格式转换
USB
blaster
ii
Soc FPGA开发环境的搭建-wy
需安装的软件有:
Quartus
II、dspbuilder、SocEDS、Matlab下面以
Quartus
II15.0+dspbuilder15.0+SocEDS15.0+Matlab2014a为例详述安装及破解过程
Rehabilitation2018
·
2020-06-26 06:27
上一页
20
21
22
23
24
25
26
27
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他