E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Robei
基于
Robei
EDA--实现串口通信
一、串口简介串口作为常用的三大低速总线(UART、SPI、IIC)之一,在设计众多通信接口和调试时占有重要地位。但UART和SPI、IIC不同的是,它是异步通信接口,异步通信中的接收方并不知道数据什么时候会到达,所以双方收发端都要有各自的时钟,在数据传输过程中是不需要时钟的,发送方发送的时间间隔可以不均匀,接受方是在数据的起始位和停止位的帮助下实现信息同步的。而SPI、IIC是同步通信接口(后面的
悲喜自渡721
·
2024-02-09 19:03
fpga开发
基于
Robei
EDA--揭秘半加器与全加器
一、半加器与全加器的前生今世数字电路中加法器是经常用到的一种基本器件,主要用于两个数或者多个数的加和,加法器又分为半加器(halfadder)和全加器(fulladder)。半加器电路是指对两个输入数据位相加,输出一个结果位和进位,没有进位输入的加法器电路。是实现两个一位二进制数的加法运算电路。而全加器是在半加器的基础上的升级版,除了加数和被加数加和外还要加上上一级传进来的进位信号。二、模块框图h
悲喜自渡721
·
2024-02-04 07:51
fpga开发
基于
Robei
EDA--边沿检测电路
一、上来画波形图上升沿检测{signal:[{name:'clk',wave:'p.........|............'},{name:'rerset',wave:'lh......|..............'},{name:'a',wave:'l......hl..'},{name:'a_dly',wave:'l.......hl..'},{name:'a_dly~',wave:'h
悲喜自渡721
·
2024-02-04 07:21
fpga开发
Robei
EDA工具使用/图像处理/卷积滤波/UART/I2C/SPI
六
Robei
使用Ctrl+Z撤销Ctrl+Y恢复撤销parameterA=1;宏定义`define新建.h文件并将其include例化在Verilog中,底层模块的接口不仅可以与顶层模块的端口相连,还可以与顶层模块中的变量
Wolverin3
·
2023-10-28 13:30
数字前端设计
卷积神经网络
fpga
网络
物联网
Verilog
集创赛备赛:
Robei
八角板7020简介
今年集创赛准备参加
Robei
杯,和队友凑钱买了
Robei
的zynq7020八角板(好小一块就近2000,学生党落泪~)看了官网的资料,感觉不是很详细,于是准备查阅资料自己列一张,方便比赛的时候查阅。
Albert_yeager
·
2023-10-28 12:54
FPGA求学之路
fpga开发
【2021集创赛】
Robei
杯一等奖:基于
Robei
EDA工具的隔离病房看护机器人设计
团队介绍参赛单位:重庆交通大学队伍名称:一丘之貉指导老师:毕波李艾星参赛队员:郁航张坤秦衡总决赛奖项:
Robei
杯一等奖摘要基于对病房护理机器人行业的分析,发现机器人能够为人类带来医疗手术、诊治、体温检测
极术社区
·
2023-10-28 12:24
IC技术竞赛作品分享
机器人
Robei
软件安装注册及基础练习
目录一、
Robei
下载安装二、
Robei
注册三、
Robei
基础练习1.新建模块2.新建测试文件四、参考资料一、
Robei
下载安装下载地址:http://
robei
.com/eda.php?
Nam、CH
·
2021-04-25 18:11
基于
Robei
:第一个流水灯仿真实验
文章目录前言一、设计文件编写二、仿真文件编写三、波形信号查看总结前言上一期文章分享了testbench(激励)文件的编写,这期文章对上期文章的理论做一个实际上机操作。一、设计文件编写首先打开RobeiEDA,点击加号,新建一个模块。输入模块名,还有引脚数量。修改引脚名,定义引脚类型,输入设计代码。下面左边为设计输入代码,右边为完整代码。完整设计代码:moduleflow_led(sys_clk,s
千歌叹尽执夏
·
2021-01-29 22:25
FPGA
FPGA
Robei
EDA
仿真
FPGA仿真:testbench(激励)文件的编写(以及
Robei
中一些需要注意的点)
文章目录前言一、testbench结构1、声明仿真的单位和精度1.1
Robei
仿真单位、精度设计2、定义模块名3、信号或变量定义4、例化设计模块总结前言手动仿真在项目开发中是比较常用的,此时需要手动编写
千歌叹尽执夏
·
2021-01-28 00:29
FPGA
FPGA
Robei
仿真
【FPGA】
Robei
EDA的使用(12)—— 利用实现图像处理的伽马矫正
天下凡人皆庸于懒,天下才子皆毁于傲。自30号初赛作品提交之后,本来要在实验室准备电赛培训,然后一边等着结果出来,奈何身体不好,学校线下之后,几乎天天与实验室为伍,到了6月份,光通宵调作品的时间,都有两手之数,身体和精神都没法正常下去,于是抛开一切杂事,外出修养了好久,终于满血复活,精神状态也好了很多。初赛的结果也有了,我们成功晋级分赛区决赛,到了给作品完善功能的时候了~于是我想到了对摄像头实时图像
Ninquelote
·
2020-09-15 22:45
Robei
FPGA
伽马矫正
Robei
FPGA
verilog
7天搞定FPGA精录&总结Episode.6 串口通信,系统设计【基于
Robei
、Altera QuartusⅡ与Python】
之前参加&组织学校排球比赛的时候,商量到我们可以学习那些正规排球大赛一样,决赛的时候在学校体育馆进行,而且我可以在一旁准备一点EDM热歌作为暖场音乐。然后就有同学用一脸奇怪的表情问我:“你难道要现场打碟吗?”这么多年来,身边的人一直以为,能够在自己的小房间里静坐一整天写代码/写文章/读书的人,一定都是老学究的样子。但凡玩电音的,都是不良青年。客观来看,这种成见并没有错,正是因为大多人都这么看问题,
笙歌散尽
·
2020-07-08 22:49
7天搞定FPGA精录&总结
7天搞定FPGA精录&总结Episode.2 实例入手,体验
Robei
【基于
Robei
与Verilog HDL】
我感觉吧,在当前的高校圈,大佬很多,但是很多都没有好好在学习。其实我个人对学习的定义是很严格的,即使是做出了优秀的作品,目的是获得分数和虚荣,也不能叫做学习。我在读书的时候,看到有工程师这样谈:任何包括集成电路设计在内的工程问题的学习,初学者都会经历感兴趣→迷茫→头疼→失去兴趣→悟道→加深兴趣→痴迷的过程。笔者曾经热爱理论数学的学习,但是因为种种原因没有进入自己心仪的大学。现在看来也不失为一件好事
笙歌散尽
·
2020-07-08 22:49
7天搞定FPGA精录&总结
7天搞定FPGA精录&总结Episode.1 认识工具,掌握基础【基于
Robei
及VerilogHDL】
芯片是我国的痛,尤其是这几年。最近有段时间坐下来静静思考这个问题,有些想法,所以开篇P1的引言稍微要长一些。我起初在布克书店看书的时候,也完全没有敢想过七天学会FPGA这个东西。之前我们的课程上也布置了一些写代码的作业,基本上是一个头顶两个大的状态。所谓七天搞定FPGA这和七天挣他一个亿有什么区别。回家认认真真学习了之后才明白,想要快速熟知FPGA是不现实的。但是想要快速入门FPGA并不是一件难事
笙歌散尽
·
2020-07-08 22:49
7天搞定FPGA精录&总结
7天搞定FPGA精录&总结 Episode.3 动手实战,板上点灯【基于
Robei
与Altera QuartusⅡ】
再过一段时间就要进入考试密集阶段了,所以最近总结博文更新得勤一些。后面的话还是需要暂停自学进度的。而且我发现由于我的计算错误,实际上这个系列只需要六篇文章就可以谈到串口通信的内容(完成我最初的计划),但是呢Flag既然已经立好,我预备在Ep.7的时候仔细分析一下我在这次数电系统设计课程结课汇报中,与同班同学@JXC合作的一个项目开发思路&代码。作为我FPGA入门系列的一个总结。具体这篇文章分为两个
笙歌散尽
·
2020-07-08 22:49
7天搞定FPGA精录&总结
实例十三 Natalius 8位RISC处理器
根据Natalius的指令集设计出可以验证一些简单功能的testbench,最后通过
Robei
可视化仿真软件进行功能实现和仿真验证(由于
Robei
目前暂不支持$readmemh()命令,最后的仿真验证在
FPGA攻城狮
·
2020-07-07 09:38
FPGA
Robei
教育
高校
Robei案例
实例六 自动售饮料机
实例六自动售饮料机3.2.1.本章导读了解自动售货机的工作流程以及各个工作状态,以及其testbench,最后在
Robei
可视化仿真软件经行功能实现和仿真验证。
FPGA攻城狮
·
2020-07-07 09:37
教育
FPGA
Robei案例
高校
实例案例— 计数器
实例二计数器(基于
Robei
的实验案例)2.2.1.本章导读计数器在数字逻辑设计中的应用十分广泛,可以对时钟信号进行计数,分频和产生序列信号,也可以用在计时器和串并转换等电路。
FPGA攻城狮
·
2020-07-07 09:37
FPGA
高校
Robei案例
计数器
Robei
实例九— 除法器设计
4.3实例九除法器设计(
Robei
工具)4.3.1.本章导读要求掌握除法器原理,并根据原理设计除法器模块以及设计对应的测试模块,最后在
Robei
可视化仿真软件经行功能实现和仿真验证。
FPGA攻城狮
·
2020-07-07 09:37
教育
FPGA
Robei
Robei案例
高校
实例十 — FIFO
5.1实例十FIFO(基于
Robei
的EDA工具实验案例)5.1.1.本章导读FIFO(FirstinFirstout)使用在需要产生数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。
FPGA攻城狮
·
2020-07-07 09:37
教育
FPGA
Robei
Robei案例
高校
实例十二 UART的发送与接收模块设计
(2)熟练运用
Robei
软件进行调试模拟仿真。设计原理UART的帧格式异步串行数据的一般格式是:起始位+数据位+结束位,其中起始位是1位,数据位是8位数据或7位数据加1位奇偶校验位,停止位是2位。
FPGA攻城狮
·
2020-07-07 09:37
Robei案例
高校
Robei
FPGA
教育
实验实例 —逻辑门设计
实例一逻辑门设计(基于
Robei
的实验案例)2.1.1.本章导读数字逻辑是芯片电路的基本组成部分。
FPGA攻城狮
·
2020-07-07 09:36
Robei案例
Robei
FPGA
教育
高校
逻辑门设计
逻辑门案例
Robei
Robei案例
Robei教学
【FPGA】
Robei
EDA 的使用(9)——调IP核和
Robei
的代码联调
最近做
Robei
的东西,进展一点都不好,sobel边缘检测导出来的显示图像简直要我命,临近期末,又有特别多的课程报告要写,身心俱疲。每每想放弃比赛,却又不甘心止步于此,所以,继续加油!
Ninquelote
·
2020-07-06 23:50
Robei
FPGA
集成电路竞赛——
Robei
杯之上位机
#今天也是咸鱼的一天~上一回在写UART的时候,就感觉到了一个问题,单纯的RobeiEDA的仿真其实没有什么实际的应用价值,最多就是给刚刚入门EDA的人熟悉一下这个设计和仿真流程。等到熟练运用了,设计其实可以照搬实际代码的。另一个很头疼的问题就是,在实际的比赛过程中,保证RobeiEDA设计仿真——生成模块文件——导入FPGA开发环境——实现功能,这么一个流程估计是不大可能的,比较真实的过程大概是
Ninquelote
·
2020-07-06 23:50
Robei
FPGA
集成电路竞赛——
Robei
杯(瞎)解读
#今天也是咸鱼的一天~今年报名了一个新的比赛——全国大学生集成电路创新创业大赛,一个新开的A类赛事,工信部主办的。了解了这个比赛之后,我才知道,这个比赛也不是什么新起之秀,是由原来的很多小型的赛事,来组成的一个大比赛。今年的集成电路大赛有12个赛道,有些赛道还不止一个赛题,可谓是涵盖了各种各样的专业领域。当然,最匹配的专业还是电子信息工程、通信工程、自动化、测控、集成电路。比赛分了好几个方向,数字
Ninquelote
·
2020-07-06 23:50
Robei
芯片
传感器
fpga
【FPGA】
Robei
EDA 的使用(4)——PWM发生
#来自学渣的问候~(老口头禅了)PWM(PulseWidthModulation)控制——脉冲宽度调制技术,通过对一系列脉冲的宽度进行调制,来等效地获得所需要波形(含形状和幅值)。PWM控制技术在逆变电路中应用最广,应用的逆变电路绝大部分是PWM型,PWM控制技术正是有赖于在逆变电路中的应用,才确定了它在电力电子技术中的重要地位。说起PWM,这里还有一个故事,当年我刚上大一的时候,就认识了我们学校
Ninquelote
·
2020-07-06 23:50
FPGA
7天搞定FPGA精录&总结Episode.5 认识协议,操作接口【基于
Robei
、Altera QuartusⅡ与Modelsim】
卷携着黑夜,我闭上了眼。站在你的窗前,一切清晰可见,恍如昨日。在这琉璃光影背后,我能辨明世上的一切,唯独没有看清自己。我只有将其打碎,碎如今夜星空。这是一条没有灯火的路,我在夜寂中惶急地奔跑,猝地,我磕倒了,拾起一块碎片。残缺的窗,用血将其填补。——頠宸能够被中诗协认可出席了去年的中国诗酒大会,感觉还是很幸运而不好意思的。包括百余位嘉宾们当时就餐闲谈之时,也有前辈提到我尽管文字清新淡雅,但阅历深度
笙歌散尽
·
2020-07-06 19:02
7天搞定FPGA精录&总结
7天搞定FPGA精录&总结Episode.4 复杂运算,板级体验【基于
Robei
与Altera QuartusⅡ】
旅行与读书的关系极其微妙,读书常常在旅行之前很久就已经开始了,旅行却因读书而更加完美。所以,我总是固执地认为读书与旅行是人生最有价值的投资。但若转眼看来,这个问题反而复杂,因为旅行可以是多样的。墙角冰冷的座椅,并不是被我们的体热所炙暖,虽然不透光,但我们无限的遐想确是可以穿越的。所以,当自己真正以读书学习,也就无关是否真正学到了安身立命之本还是那些所谓不正经的闲碎知识。当自己真正以心在旅行,也就无
笙歌散尽
·
2020-07-06 19:01
7天搞定FPGA精录&总结
编程语言
fpga/cpld
开发工具
verilog
芯片
认识
Robei
及
Robei
优势
今天的学习将为后面的操作打下基础,读者需要尽可能的熟悉软件和Verilog语法,了解
Robei
软件的结构和操作方式,并知道如何注册和寻找
Robei
资源。
FPGA攻城狮
·
2020-07-06 16:22
高校
Robei案例
FPGA
Robei
教育
实例五-
Robei
和Vivado的联合设计——流水灯设计
实例五
Robei
和Vivado的联合设计——流水灯设计3.1.1.本章导读该设计将指导你在
Robei
中完成一个简单的Verilog设计并且通过波形仿真来验证你的设计的功能正确性,随后使用VivadoIDE
FPGA攻城狮
·
2020-07-06 16:48
教育
FPGA
Robei
Robei案例
高校
《7天搞定FPGA》—
Robei
与Xilinx实战之前言介绍
《7天搞定FPGA》—
Robei
与Xilinx实战思想前言集成电路设计软件目前在世界上只有几家公司在做,普遍分布在欧美等国家,中国的集成电路设计软件长期依赖于盗版和进口。
FPGA攻城狮
·
2020-07-06 16:17
FPGA
Robei
教育
Robei案例
高校
【FPGA】
Robei
EDA的使用(10)————如何更新EDA的使用license
#海卑而下,能聚众水;学问笃实,以生光辉。有的时候,有些问题自己通过查找资料解决,宁愿磨难一下,走点弯路,但收获更深刻的认知;不过,有些问题,问一下别人,可能会避免自己耗费过多时间做无用工,这些问题问会的人是极好的。但是怎样把握这个问题的类型,大约只能靠经验了~(问我为何出此感言,谁叫我纠结了两天的问题,被人家一句话解决,我这个恨啊)————————————————————正文开始的分割线————
Ninquelote
·
2020-07-06 15:30
Robei
FPGA
FPGA
Robei
EDA
Robei
【FPGA】
Robei
EDA的使用(8)——Quartus上板实验
之前在
Robei
的赛杯群里,看到有人问关于如何将
robei
的文件导入Quartus并下载,
Robei
在各个教程里,确实也从没有写过关于如何和Quartus联调的教程。
Ninquelote
·
2020-07-06 15:30
Robei
FPGA
【FPGA】
Robei
EDA的使用(5)——DDS的发生
BUT,我在这里必须吐槽一下,
Robei
比赛的骚操作(别打我),比赛不允许我们使用除了RISC-V以外的IP核,如果这个在后面真的不做任何改动的话,这就意味着,我没法使用像DDS,PLL,
Ninquelote
·
2020-07-06 15:29
FPGA
Robei
【FPGA】
Robei
EDA 的使用(7)——
Robei
文件上板试验
#沐朝露兮以自华,觅大道兮以求成我又滚过来了,研究了20多天RISCV,结果最后因为硬件问题导致无法在比赛中使用RISCVCPU,虽然已经临近比赛后期了,非常的崩溃,但是也没有什么办法。唉,一切不过是从头再来罢了。(写写博客舒缓我心中苦闷)————————————————进入正文的分割线————————————————今天介绍一下如何利用RobeiEDA生成文件,导入vivado中,综合下载到开发
Ninquelote
·
2020-07-06 15:29
Robei
FPGA
集成电路竞赛——
Robei
杯赛题(正经)解读
#今天也是咸鱼的一天~主要内容:关于
Robei
的板卡选择和IP核使用问题
Robei
杯赛题的要求,最主要的是以下两个:和赛杯群里对于参赛者开发板的要求。
Ninquelote
·
2020-07-06 15:29
Robei
【FPGA】
Robei
EDA 的使用(3)——计数器的实现
#来自学渣的问候~#没想到菜鸡还有被催更的一天,瑟瑟发抖~之前两个有关
Robei
的博客,都是利用软件里给好的现成模块,做的组合逻辑的仿真,所以这一个,我们尝试用时序逻辑来做一个简单的计数器。
Ninquelote
·
2020-07-06 15:29
FPGA
【FPGA】
Robei
EDA的使用(6)—— uart
#今天也是咸鱼的一天~UART是一个很基础的串口通信协议,有人打趣说只要有单片机的地方,就一定有uart。这话不假,不仅很多模块和单片机的通信有uart,单片机和上位机之间的通信,uart也是最常用的。(寒假的时候,就用C#写了一个上位机,用的就是串口)Uart的原理可以参考这个博客:FPGA的串口通讯(UART)这几天用RobeiEDA给我的一个感想就是,在FPGA的使用设计上,如果是从原有的程
Ninquelote
·
2020-07-06 15:29
Robei
FPGA
【FPGA】
Robei
EDA 的使用(2)
#来自学渣的问候~上一个
Robei
的博客是利用单个的模块来进行仿真,没有自己创建模块,所以这个博客就讲,多个模块拼接成一个新模块的仿真。
Ninquelote
·
2020-07-06 15:58
FPGA
【FPGA】
Robei
EDA的使用(1)
#来自学渣的问候~一边为了
Robei
杯学习RobeiEDA软件,想把学习感悟写成博客。感觉很多东西难,难的不是知识本身,而是学习过程中对知识本身的理解。
Ninquelote
·
2020-07-06 15:58
FPGA
【FPGA】
Robei
EDA 软件的安装过程(
Robei
杯)
#来自学渣的问候~~这个教程只针对集创杯·
Robei
杯,这款EDA对于参赛者是免费获取的。
Ninquelote
·
2020-07-06 15:58
FPGA
国产EDA工具
Robei
与Quartus ii联合使用(及在Rrobei设计中一些小技巧)
Robei
是一款全新的拥有自主知识产权的集成电路设计工具,不仅具备传统的设计工具的代码编写、编译、仿真功能,更增加了可视化和模块化设计理念,具有模块设计透明化,方便模块重新利用,加快设
千歌叹尽执夏
·
2020-07-06 15:17
FPGA
FPGA
EDA
【FPGA】
Robei
EDA的使用(11)——— 软件操作补充
因为
robei
在编写代码的时候写的只有代码核心的部分,也就是不会允许从第一行开始写代码,就没法做这个注释。
Robei
的工程师显然想到了这个问题,于是就有了这个功能。在一个模块
Ninquelote
·
2020-07-04 07:14
Robei
FPGA
【FPGA】
Robei
EDA常见问题解决 (4)——— 包含include文件和quartus综合的问题
妙啊~————————————正文的分割线——————————————在robeiEDA里添加了.v文件后,进行系统的综合,
robei
自动生成的代码里,是不包含我们平常在Verilog代码里的include
Ninquelote
·
2020-07-04 07:14
Robei
FPGA
Quartus
Verilog
Robei
国产EDA
【FPGA】Verilog代码实现温湿度传感器DHT11
#今天也是咸鱼的一天~因为参加
Robei
杯是要做一个机器人,先不说这个机器人具体怎么机器法,但是和外界互通的传感器肯定少不了,通过获取外界环境数据,进行处理,然后做出各种各样的功能。
Ninquelote
·
2020-07-04 07:13
FPGA
verilog
fpga
DHT11
【FPGA】
Robei
EDA 常见问题解决 (3)——— include 问题 和模块例化问题
这几天刚好有学长来找我写代码,要仿真FPGA代码,结果电脑上的Modelsim好死不死出问题了,于是用了
Robei
自带的仿真给了学长。
Ninquelote
·
2020-07-04 07:13
Robei
FPGA
fpga
Robei
EDA
Robei
EDA使用
集成电路竞赛——
Robei
杯之RiSC-V入门(1)
#今天也是咸鱼的一天~
Robei
杯在
Robei
杯的赛题里,有一句话是这么说的:从这里看出,
Robei
官方是非常希望参赛者能够使用FPGA去搭建一个RISC-V架构的CPU,来实现对控制模块的控制,我之前在集成电路竞赛
Ninquelote
·
2020-07-04 07:13
Robei
FPGA
【FPGA】
Robei
EDA 常见问题解决(1)
#今天也是咸鱼的一天~(换口头禅了)收集了一下,来自
Robei
杯比赛QQ群里的提问,还有我自己用这个EDA的时候,遇到的问题。
Ninquelote
·
2020-07-04 07:13
Robei
FPGA
【FPGA】
Robei
EDA 相关博客合集 —— 软件使用/常见问题/
Robei
赛杯
#悬崖上的花,越芬芳越无常。RobeiEDA是一个国产的FPGA/芯片设计的一个EDA软件,使用代码混合图形化编程,界面比较简单,而且软件使用方便,电脑资源占用量也不大。是一个非常适合没有接触过FPGA和硬件的学生,初学Verilog和FPGA的时候使用。(感觉图像话的模块代码也很适合芯片设计,非常的直观,但是有个问题就是我也没接触过CPU设计,所以就比较尴尬,这里不做评价)RobeiEDA的使用
Ninquelote
·
2020-07-04 07:42
生活的碎碎念
Robei
FPGA
解读 8 位移位寄存器的设计
8位移位寄存器的设计先了解下8位移位寄存器的设计的原理,先从基础开始:要求掌握8位移位寄存器原理,并根据原理设计8位移位寄存器模块以及设计相关testbench,最后在
Robei
可视化仿真软件进行功能实现和仿真验证
qq_35256534
·
2020-06-25 09:38
移位寄存器
FPGA
Robei
fpga
asic
实例七— 8位移位寄存器的设计
实例七8位移位寄存器的设计(基于
Robei
工具的8位移位寄存器的设计)4.1.1.本章导读设计目的要求掌握8位移位寄存器原理,并根据原理设计8位移位寄存器模块以及设计相关testbench,最后在
Robei
FPGA攻城狮
·
2020-06-23 12:51
FPGA
Robei案例
教育
高校
Robei
上一页
1
2
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他