E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
microblaze
Xilinx Vitis 2020.1修改工程占用的BRAM内存大小的方法
/src/lscript.ld-LE:/fpga_projects/test4/
microblaze
_test/export/
microblaze
_test/sw/
microblaze
_test/standalone_dom
巨大八爪鱼
·
2023-01-31 01:50
FPGA
FPGA
Vitis
BRAM
Microblaze
Xilinx
Xilinx
MicroBlaze
系列教程(适用于ISE和Vivado开发环境)
这个系列文章是我个人最近两年使用XilinxMicroBlaze软核的经验和笔记,以XilinxISE14.7和Spartan-6,以及Vivado2018.3和Artix-7为例,介绍
MicroBlaze
whik1194
·
2023-01-31 01:41
ISE
Vivado
MicroBlaze系列教程
fpga开发
基于python的移动物体检测与跟踪算法_移动物体检测与跟踪算法的实现
如果在
MicroBlaze
上移植Linux成功的话,可能会出现不能支持QT的情况,那我们将舍弃用QT做出来的控制界面,而将图像视频直接显示在VGA显示器上。
天接云涛
·
2023-01-10 13:52
1. Linux系统构成简单介绍
1.1UbootU-Boot是一个主要用于嵌入式系统的引导加载程序,可以支持多种不同的计算机系统结构,包括PPC、ARM、AVR32、MIPS、x86、68k、Nios与
MicroBlaze
。
Jkdon
·
2022-12-21 23:47
嵌入式Linux镜像构建与部署
linux
运维
服务器
Xilinx - SREC SPI Bootloader启动
Microblaze
应用程序
问题1.启动打印停留在LoadingSREC...原因为Micriblaze系统在启动后一直处于复位状态,解除复位后打印变成:在
Microblaze
中添加如下配置选项:
杨树苗YL
·
2022-11-20 04:20
03
-
赛灵思FPGA笔记
fpga开发
uboot自定义命令
uboot自定义命令 U-Boot是一个主要用于嵌入式系统的引导加载程序,可以支持多种不同的计算机系统结构,包括PPC、ARM、AVR32、MIPS、x86、68k、Nios与
MicroBlaze
。
IT_阿水
·
2022-11-09 19:50
Linux驱动笔记
uboot
环境变量
linux
tiny4412
exynos
vc707
MicroBlaze
UART 实验
本实验和上一个helloworld不同之处在于使用UART模块,连接至硬件并发送log信息到PC机,以下只描述工程的不同之处。新建一个工程,创建Block图,搭建MCU的最小系统。点击RunBlockAutomation,配置完成后点击OK,将自动生成时钟、复位、存储以及调试口等资源。点击RegenerateLayout,重新布局添加UartliteIP核,保留默认配置,波特率9600,无校验。I
lcydusk
·
2022-10-04 17:25
FPGA
Xilinx FPGA 使用
Microblaze
实现串口命令行
想在项目上使用串口命令行的方式操作工程里的某些线或者获取某些信息,FPGA使用的是Kintex-7,移植开源的lettershell适配
MicroBlaze
的运行。
请叫我冻冻
·
2022-07-22 12:20
FPGA
vivado
fpga开发
串口命令行
MicroBlaze
Petalinux 2018.2 for Xilinx
Petalinux支持ZynqUltraScale+MPSoC、Zynq-7000全可编程SoC,以及
MicroBlaze
,可与Xilinx硬件设计工具Viv
WinginCheung
·
2022-02-10 06:29
内核移植小总结
它适用于多种计算机体系结构,包括68k,ARM,Blackfin,
MicroBlaze
,MIPS
玻璃晴朗橘子辉煌
·
2022-02-08 18:03
Linux
linux
arm开发
MicroBlaze
程序融合fpga的bit并烧写入Flash方法
1.在Settings->Bitstream中选中-bin-file2.在约束文件中添加1)SPI的约束如下:set_propertyBITSTREAM.GENERAL.COMPRESSTRUE[current_design]set_propertyBITSTREAM.CONFIG.CONFIGRATE33[current_design]set_propertyCONFIG_MODESPIx4[c
风中月隐
·
2021-11-16 17:55
FPGA
fpga/cpld
microblaze
固化/烧写
flash
2018-12-16工作总结
另外,修改了验证TIC功能的
microblaze
程序和上位机程序,下周一可以开始做实验,验证30M时钟输入情况下,手动分频248倍所产生的时钟,外加单片机可调delay程序能否满足TIC测试需求。
马天亮
·
2021-06-22 11:17
ZYNQ PS + PL异构多核案例开发手册之1axi_gpio_led_demo案例
案例包含PL端Vivado工程,主要使用Xilinx提供的标准IP核配置PL端资源实现接口扩展,同时包含PS端裸机/Linux程序、PL端
MicroBlaze
应用程序。
Tronlong创龙
·
2021-05-28 14:56
工业级核心板
TMS320C6678
linux
嵌入式
核心板
异构多核
MicroBlaze
:Xilinx官方软核学习与一些实验测试
目录一、引言二、HelloWorld实验三、AXI_GPIO实验四、一些注意一、引言1、
MicroBlaze
简介。用于做嵌入式处理操作的软核,来加速系统设计。
Lytain2021
·
2021-05-28 09:43
#
FPGA_ASIC
MicroBlaze
Vitis
基于米联客MA703FA开发板的
MicroBlaze
LWIP千兆以太网例程
XilinxFPGAMicroBlaze使用AXI1G/2.5GEthernetSubsystem(=TriModeEthernetMAC+AXIEthernetBuffer)以太网IP核驱动RTL8211FD千兆网口,并使用lwip2.1.2协议栈建立http服务器,支持IPv6XilinxVivado2020.1工程下载地址:https://pan.baidu.com/s/1QO49qAloP
巨大八爪鱼
·
2021-04-18 21:36
FPGA
FPGA
Xilinx
MicroBlaze
LWIP
ETH
FPGA开发笔记(三)外部DDR3添加与QSPI Flash烧写
之前系统
microblaze
使用的是本地存储BRAM,空间有限,因此添加外部存储系统DDR3;QSPIFlash将程序固化到开发板上,使开发板每次重启时自动烧写程序新建工程—选择artya7开发板—创建
一颗修行千年的葱
·
2020-12-30 22:59
FPGA开发
zynq processor system reset
slowest_sync_clk:连接到系统中最慢的时钟2、ext_reset_in:FPGA外部输入的复位信号3、aux_reset_in:辅助复位信号,配置如ext_reset_in4、mb_debug_sys_rst:
microblaze
alaode
·
2020-11-21 14:47
zynq
mpsoc
关于Axi4-Stream to Video Out等IP核调试
参照网上教程使用
Microblaze
+VDMA+VideoOnScreenDisplay+AXI4-StreamtoVideoOut+HDMI等IP核组成图像输出回路:第一次尝试显示出lena图像,有色偏
左氏浮夸
·
2020-08-20 00:33
FPGA
嵌入式系统引导和启动的流程
主题的引出本人创建了一个基于
MicroBlaze
的嵌入式系统(类
weixin_30697239
·
2020-08-18 09:53
PYNQ-Z2 初识(七)
MicroBlaze
子系统
文章目录
MicroBlaze
子系统内存结构DDR内存内存映射在不同的
MicroBlaze
运行代码编写应用
MicroBlaze
处理器软件要求板级支持包建立工程二进制文件
MicroBlaze
子系统PYNQMicroBlaze
豆沙粽子好吃嘛!
·
2020-08-16 19:34
PYNQ
在嵌入式设计中使用
MicroBlaze
(Vivado版本)
原文Xilinx官方文档《ug898-vivado-embedded-design》第三章一、
MicroBlaze
处理器设计介绍(略)二、创建带有
MicroBlaze
处理器的IP设计使用Vivado进行
DuinoDu
·
2020-08-16 18:58
硬件
FGPA_
Microblaze
UART中断
Microblaze
之UART中断FPGA自带
Microblaze
底层库函数位置:XX\Xilix\14.7\ISE_DS\EDK\sw\XilinxProcessorIPLib\drivers。
鑫远's技术博客
·
2020-08-16 00:06
FPGA
Xilinx SDK下载失败的解决方法
在视频合成项目中,用到了XilinxSDK,通过
microblaze
软核处理器完成前端相机OV4689和后端HDMI图像发送芯片ADV7511的配置。
田庚.Bing
·
2020-08-15 10:22
FPGA逻辑设计之设计方法
Xilinx
SDK
Artix-7 50T FPGA试用笔记之Create a simple
MicroBlaze
System
前言:之前笔者的试用博文提到安富利这块板子非常适合
MicroBlaze
开发,同时网上关于
MicroBlaze
的资料非常少(或含糊不清),没有一篇能完整介绍VIVADOSDK的设计流程,所以笔者带来这篇博文以供参考
weixin_34326558
·
2020-08-09 00:34
ArtyA7的Hello Word创建
Microblaze
嵌入式系统硬件工程的问题解决
Xilinx问题解决-ArtyA7[Timing38-282]Thedesignfailedtomeetthetimingrequirements.[Timing38-469]TheREFCLKpinofIDELAYCTRLSytem_i/mig_7series_0/u_Sytem_mig_7series_0_0_mig/u_iod[Timing38-282]Thedesignfailedtome
AllenGates
·
2020-08-08 18:49
问题解决
Arty-A7
fpga
XILINX ISE学习笔记(持续更新。。。。。)
1.https://blog.csdn.net/lagran/article/details/7580747(ISE创建
Microblaze
软核(一))2.https://blog.csdn.net/lagran
R@
·
2020-08-08 13:36
Xilinx
教程——Basys3开发板的
MicroBlaze
串口实验
注:本博文所需工程下载链接:http://download.csdn.net/detail/lzy272942518/8850539一、目的学会diagram中
MicroBlaze
最小系统的组成学会导出
LakersNation
·
2020-08-07 11:55
xilinx
fpga
基于Xilinx N4板和
MicroBlaze
核的串行接口实验:SPI UART
串行接口:SPIUARTXPS->SDK(Platform)->新建BSP->新建appproject问题1:在创建工程的时候没有像书上那样,添加了RS232接口,那么在prots中添加UART端口可以吗?经过试验,在创建工程的时候和在创建完成之后添加RS232都可以用来烧写程序的错误1:在导出到SDK的时候,导出失败不能解决的办法:新建一个BSB工程,在file->switchworkspace
Z-Z-X
·
2020-08-04 21:14
Microblaze
microblaze
软核处理器及其ip核调用
一、
microblaze
软核处理器简介
MicroBlaze
™CPU是嵌入式、可修改预置32位RISC微处理器配置系列。
yundanfengqing_nuc
·
2020-08-04 09:33
FPGA常用接口
关于zynq
memoryinterfacegenerator,控制ddr2片ddr3,216位设mig内核时钟频率为400m,则数据频率为800m,带宽为800mhz32bit.XDLVivado的约束文件.UCFISE的约束文件
microblaze
Cheryl_Lv
·
2020-08-04 06:24
FPGA
zynq
[问答].Nios II、MIPS、
Microblaze
、ARM这几个嵌入FPGA中的硬核,哪个运用广、前景好?...
原帖发在阿莫论坛。http://www.ourdev.cn/bbs/bbs_content.jsp?bbs_sn=4819160【3楼】yuphone.COM缺氧®-----------------------------------------------------------------------当然是NiosII。【5楼】necho----------------------------
weixin_33978044
·
2020-08-04 05:11
ZYNQ笔记(一)
软核处理器和硬核处理器的区别也很明显,软核处理器主要通过FPGA片内的LUT、BRAM等设计资源实现的,比如xilinx公司提供的
MicroBlaze
软核;而硬核处理器就不一样了,是使用硅片上专门的单元实现一个处理器
JOY_shiyue
·
2020-08-03 22:18
zynq的
Microblaze
软核运行
helloworld.c内容:/********************************************************************************Copyright(C)2009-2014Xilinx,Inc.Allrightsreserved.**Permissionisherebygranted,freeofcharge,toanypersonob
liuzq
·
2020-08-03 19:56
ISE创建
Microblaze
软核(一)
下面就如何使用ISE创建
Microblaze
软核,写一个简单的入门教程。教程以图片为主,辅以简单的文字进行说明。我使用的是XilinxS
lagran
·
2020-08-03 18:02
FPGA
Xilinx部分略缩语,ARM与FPGA,
MicroBlaze
与Neon、Nios2等
一些关于Xilinx中的FPGA和ARM的感悟以Zynq-7000为例,里面集成了FPGA和ARM处理系统,这两个模块在此板上是分别独立存在的。FPGA对应Vivado以及VivadoHLS进行HDL或者C/C++toHDL的处理。ARM-A9(A9是ARM核的型号,其实目前比较常见的还有ARM-M4/M9,即ARM的M系列。)对应VivadoSDK(C/C++/近似汇编的C/汇编,其中近似汇编的
hyzzoe
·
2020-08-03 10:39
嵌入式杂谈
MicroBlaze
串口设计(附源工程)
今天给大侠带来
MicroBlaze
串口设计,开发板实现使用的是Digilentbasys3,如有想要入手basys3开发板的,可以联系牛总:18511371833。话不多说,上货。
FPGA技术江湖
·
2020-07-29 23:33
FPGA学习系列
如何学习嵌入式软件
广义的嵌入式就是片上系统(systemonachip),包括单片机、PSOC、NIOS、
Microblaze
等。而狭义的嵌入式就是ARM9、cortexA8等特定的跑操作系统的芯片。
斯diu配德
·
2020-07-29 22:22
嵌入式
FPGA IP软核之
Microblaze
_SPI接口(AD9833)
由于要使用IP软核
Microblaze
的SPI接口驱动DDS芯片AD9833,系统自带SPI接口程序实在太乱了,使用的AX309开发板,开发板例程SPI接口是FLASH读写,改起来也很费劲,所以干脆自己根据
鑫远‘s技术博客
·
2020-07-29 21:00
MicroBlaze
软核处理器简介
MicroBlaze
™是Xilinx嵌入式产品系列的重要组件。
FPGAerClub
·
2020-07-29 15:29
再议IIC协议与设计【3】 --SCCB总线介绍
本文通过对SCCB总线进行粗略的描述,并完成使用Xilinx的KC705中
Microblaze
完成对相机OV4689的配置。
田庚.Bing
·
2020-07-29 15:05
Interface
Xilinx使用JTAG打印调试信息
Xilinx使用JTAG打印调试信息本示例的硬件环境为UTRASCAL的KU040的FPGA首先搭建FPGA一侧的硬件平台,使用vivado软件,新建工程,然后新建blockdesign,添加
MicroBlaze
aaaaaaaa585
·
2020-07-29 08:44
嵌入式
FPGA开发——vivado使用及xilinx Artix7开发笔记
clk100hasillegalconnectionXvendor=%sXleid=%dXhiername=%s"解决:从引脚输入的clk100不可以直接作为多个模块的输入信号2、关于
microblaze
KGback
·
2020-07-14 19:37
电子
Vivado问题-1.导出新的 HDF 文件时,无法升级硬件平台项目
此外,HDF信息也可用于构建板级支持包(BSP)并设置相关编译器选项(如果使用
MicroBlaze
)。如果该文件没有在硬件平台上更新,那之前的一些设置可能就会在更新过程中丢失。
馍加馒头
·
2020-07-14 17:10
vivado
Vivado下使用
Microblaze
控制LED
例化
microblaze
,ledIP核,自动连接,自动生成的时钟是差分对,可以直接双击clockIP把差分改为单端,之前碰到这个问题然后上网搜素后,发现好多答案都是在文件中修改代码。。
苍白的手漆黑的刀
·
2020-07-13 14:38
FPGA
verilog 实现 IIC
verilog实现IIC协议算是一个简单的IP核,本来是挂在AXI总线上,可以通过
microblaze
对其进行配置。
苍白的手漆黑的刀
·
2020-07-13 14:07
FPGA
vivado/SDK 问题总结
问题:使用vivado2016.1生成最小
microblaze
系统,调出SDK后,建立helloword工程;运行后控制台无法打印输出;在网上看到解决方法1:.在SDK的Run配置选项中,需要在STDIOConnection
ssisiss
·
2020-07-07 20:09
FPGA
ZC706开发板SI5324配置
ZC706开发板上的SI5324需要通过I2C配置,官网找了一圈,只有VC709和KC705的例程,都是基于
MICROBLAZE
的,改到ZC706上问题也不大,准备动手这际,转念一想,何不去看一下ZC706
zkf0100007
·
2020-07-06 13:32
FPGA
FPGA xps_intc EDK中断IP核
在”Ports”中,将”Irq”连接到
microblaze
核,添加两个外部引脚,作为中断输入引脚,点击下图右上角红框,添加外部引脚,并选择方向和
yanglong890124
·
2020-07-06 10:20
FPGA
MicroBlaze
AXI总线 GPIO中断使用(On Atyls Board)
查了网上资料
MicroBlaze
中断的基本都是基于PLB总线的,毕竟PLB总线用的久。于是就自己折腾着学习AXI的中断使用。
weixin_30797027
·
2020-07-05 22:28
QEMU for Xilinx安装教程
Xilinx的FPGA这些年很喜欢嵌入一两个软核或者硬核处理器,低端一点的产品可以用
MicroBlaze
软核,高端一点的例如ZYNQ则直接在里面加入两
Joyce_Ng
·
2020-07-05 18:43
Linux
qemu
上一页
1
2
3
4
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他