- 如何从零开始设计一颗芯片?
csdn业界要闻
戳蓝字“CSDN云计算”关注我们哦!来源:陌上风骑驴看IC作者:陌上风骑驴在各方助力下,集成电路成了时代热点,有大量文章在写芯片设计之复杂之困难,老驴打算从EDA使用角度捋一遍芯片设计流程。在老驴画出第一副图之后,发现熟知的只有数字电路部分的一小段,对系统、软件及上层应用完全无知,只能归类为Others。于消费者而言,一个可以使用的系统,有数字集成电路部分、模拟集成电路部分、系统软件及上层应用部分
- 数字集成电路设计(五、仿真验证与 Testbench 编写)(一)
普通的晓学生
VerilogHDL数字集成电路设计fpga开发
文章目录引言1.VerilogHDL电路仿真和验证概述2.VerilogHDL测试程序设计基础2.1Testbench及其结构2.2测试平台举例2.2.1组合电路仿真环境搭建2.2.2时序电路仿真环境搭建2.3VerilogHDL仿真结果确认2.4VerilogHDL仿真效率3.与仿真相关的系统任务3.1$display和\$write3.2$monitor和\$strobe3.2.1$monit
- 数字集成电路设计空间探索和编译策略
我喜欢唱跳rap打篮球
在理想情况下,将满足所有时序要求,并且占有面积最小的综合后的设计视为是完全优化的。1设计空间探索分析设计速度和面积,并以最小的面积取得最快的逻辑过程被称为设计空间探索。在HLD固定的情况下,通过综合和优化以最小化面积和满足目标时序要求是设计者的责任。如图所示,从DC90版本开始,先前的编译流程发生了改变,时序由于面积。这种性能可产生更好的时序结果,但对面积有一些影响。在以前的版本中面积最小化是自动
- 集成电路/芯片可循环成本(RE)和非可循环成本(NRE)
疯狂的泰码君
芯片-数字集成电路数字集成电路芯片
数字集成电路(IntegratedCircuit,IC)的成本可以分为可循环成本和非可循环成本两类。可循环成本是指在芯片制造过程中,随着芯片批量的增加而逐渐降低的成本。可循环成本主要包括:晶圆制造成本:包括晶圆制造材料、设备、工艺等的成本。随着晶圆制造技术的进步,晶圆制造成本逐渐降低。封装测试成本:包括封装材料、设备、工艺等的成本。随着封装测试技术的进步,封装测试成本逐渐降低。非可循环成本是指在芯
- 数字集成电路VLSI复习笔记2
疯狂的泰码君
笔记数字集成电路VLSI
逻辑门符号InverterCMOSNANDGateCMOSNORGateMOSCapacitornmoscutoffLinearSaturationChannelChargeCarriervelocitynMOSLinearI-VnMOSSaturationI-VSummarynMOSOperationpMOSOperationInverterStepResponseDelayDefinition
- 多发射极晶体管和多集电极晶体管
网始如芯
硬件设计基础多发射极晶体管多集电极晶体管
转载自:http://blog.163.com/xmx028@126/blog/static/13164607120121473132675/在单片集成电路中有时会用到多发射极晶体管和多集电极晶体管。多发射极晶体管主要是用在TTL数字集成电路中,多集电极晶体管主要是用在I2L数字集成电路中。(1)多发射极晶体管:多发射极晶体管就是把多个发射结做在同一个发射区中的晶体管,实际上也就是多个晶体管并联在
- UPF与低功耗设计实现实例 -- 附UPF与DC综合脚本
sunvally
低功耗设计与验证硬件工程
原文链接:https://www.eefocus.com/industrial-electronics/473034本文摘自《数字集成电路低功耗物理实现技术与UPF》孙轶群
[email protected]国民技术股份有限公司NationzTechnologiesInc4.0低功耗设计实现实例这里提供一个DEMO(pl8051_extend_chip),可以使读者更快的理解低功耗设计
- 数字集成电路VLSI复习笔记
疯狂的泰码君
学习笔记笔记数字集成电路VLSI
逻辑门符号InverterCMOSNANDGateCMOSNORGateMOSCapacitornmoscutoffLinearSaturationChannelChargeCarriervelocitynMOSLinearI-VnMOSSaturationI-VSummarynMOSOperationpMOSOperationInverterStepResponseDelayDefinition
- 进入IC行业的学习之路:建议和必读书籍推荐
移知
IC学习IC
近期有不少渴望进入IC行业的同学在后台给我留言,他们询问如何入门?需要学习哪些内容?推荐的入门必读书籍。在这个行业已经有些年头了,多多少少有一些经验之谈,今天在这里,我将以我的经验和专业知识为基础,给那些对IC行业充满热忱的人提供一些建议和指导。并为大家推荐一本经典的入门书籍——《数字集成电路:电路系统与设计》,它将帮助大家建立起坚实的基础知识,并掌握IC行业的关键概念和技术。供学习参考,私信移知
- RFIC设计的主要流程和发展趋势学习
aibotest
网络5G人工智能
无线是我们这个时代最大的特点,无论是移动宽带,还是卫星导航,无人机,智能驾驶,都离不开射频技术的快速发展。而射频设计中,发展最快的当属射频集成电路的发展。对于数字集成电路,我们很多人都见证了计算机CPU的发展,从早期的386,486,到后来的酷睿,以及到现在的多核CPU。芯片正在以摩尔定律的速度飞速发展着,而且可能在今后很长一段时间都会按照摩尔定律的速度发展。但有一类芯片则走出了自己的道路,那就是
- 数字IC设计——数字电路基本元器件
KGback
#数字IC设计数字IC
现代数字集成电路基本由CMOS晶体管构成,而CMOS门电路由PMOS场效应管和NMOS场效应管以对称互补的形式组成,所谓“互补”,即利用互补型MOSFET,即pMOS和nMOS,二者成对出现构成互补电路。这种电路具有高的电路可靠性和抗干扰能力,同时可以实现低功耗和高速运算。注:本文所述元器件均为数字集成电路范畴组合逻辑电路传输门用于放大传输信号时序逻辑电路D锁存器锁存器通常由一个使能信号(Enab
- 64点FFT处理器(含verilog源码)(上)
夕文x
硬件开发fpga开发fft芯片
欢迎大家关注我的微信公众号:原文链接:64点FFT处理器(上)前言 截止2022年2月15日,中国科学院大学《高等数字集成电路分析及设计》课程终于完结,所以我计划分享几个自己完成的实践作业,供大家交流学习。设计收获对FFT/IFF算法有了清晰的理解因为本设计为结课大作业,所以我进行了比较详细的文档介绍,并在源码中增加了自动化测试脚本,方便读者快速复现。64点FFT处理器设计报告正文一、设计内容
- 快速乘法器的设计(含verilog源码)
夕文x
硬件开发fpga开发
前言 截止2022年2月15日,中国科学院大学《高等数字集成电路分析及设计》课程终于完结,所以我计划分享几个自己完成的实践作业,供大家交流学习。设计收获对booth编码,wallace树,超前进位加法器原理有了充分的认识体会到了设计的巧妙性——booth编码后对进位值的处理学会了用verilog编写支持随机对比测试的testbench快速乘法器设计题目 实现快速乘法器组合逻辑,要实现的功能如下
- 超大规模集成电路设计----MOS器件原理(三)
MinJohnson
数字集成电路数字集成电路设计
本文仅供学习,不作任何商业用途,严禁转载。绝大部分资料来自----数字集成电路——电路、系统与设计(第二版)及中国科学院段成华教授PPT超大规模集成电路设计----MOS器件原理(三)3.1半导体物理知识补充1.半导体材料2.固体类型3.2二极管3.2.1二极管--耗尽区补充知识3.2.2静态特性1.理想二极管方程2.手工分析模型ManualAnalysis3.2.3动态或者瞬态特性3.3对MOS
- 超大规模集成电路设计----基本概念(二)
MinJohnson
数字集成电路数字集成电路设计
本文仅供学习,不作任何商业用途,严禁转载。绝大部分资料来自----数字集成电路——电路、系统与设计(第二版)及中国科学院段成华教授PPT超大规模集成电路设计----基本概念(二)简短的历史回顾(ABriefHistoricalPerspective)第一个数字逻辑门和TTL(TheFirstDigitalLogicGateandTTL)MOSFET摩尔定律(TheMoore’sLaw,1965)设
- 超大规模集成电路设计----学习框架(一)
MinJohnson
数字集成电路数字集成电路设计
本文仅供学习,不作任何商业用途,严禁转载。绝大部分资料来自----数字集成电路——电路、系统与设计(第二版)及中国科学院段成华教授PPT超大规模集成电路设计----学习框架(一)这门课在学什么?这门课该怎么学?这门课需要哪些基础可同时修或后续修读的课程超大规模集成电路设计各章节课程传送门同时修读课程传送门本人才疏学浅,以下纯属个人见解,如有错误,欢迎指正。另外上完此课感打通任督二脉,深感段老师功力
- CentOS7.9虚拟机EDA环境,支持模拟集成电路、数字集成电路、数模混合设计全流程,包含工艺库
Mr_ICer
服务器软件需求
目录前言一、配置准备工作1.1网盘文件说明1.2EDA工具介绍二、虚拟机运行2.1虚拟机工具启动2.2软件配置使用2.3Module工具切换环境变量和软件版本获取方法附录:部分EDA工具运行效果图前言搭建了CentOS7.9虚拟机环境,工具包括但不限于:virtuosoIC618,innovus,genus,spectre,xceliummain,euclide,formality,synplif
- 数字集成电路后端(Innovus)开发设计
Clear Aurora
IC设计电子设计半导体器件与集成电路实验linux硬件工程嵌入式硬件硬件架构设计规范
一、本文目的是对数字IC进行:1、平面规划设计(FloorplanningtheDesign);2、电源路径设计(RoutingPowerwithSpecialRoute);3、使用EarlyGlobalRouter分析路径(布线)可行性(AnalyzingRouteFeasibilitywiththeEarlyGlobalRouter)。二、设计过程与结果:1、平面规划设计(Floorplann
- 数字集成电路布图前准备
我喜欢唱跳rap打篮球
综合工具和布局布线(Place&Route)工具(布图工具)之间存在明确定义的接口,Synopsys称这个接口为LinkstoLayout或LTL。几乎所有的设计都需要LTL接口实施布图后优化(PLO),此外,为了成功地完成布图,还需要考虑时钟树综合的问题。假设用户已经综合和优化了一个设计,且该设计满足所有的时序和面积要求。现在问题产生了,“用于布图前优化的估计线载模型有多么接近从版图实际提取的数
- Verilog学习笔记(05)
高山流水123a s d
硬件描述语言Verilog
文章目录6.组合逻辑电路1.数据比较器2.数据选择器3.数据分配器4.数据编码器5.数据译码器6.数据校验器参考:Verilog数字VLSI设计教程硬件描述语言VerilogVerilogHDL数字设计与综合VerilogHDL数字集成电路高级程序设计6.组合逻辑电路当一个数字电路中的输出信号完全是由输入信号所决定时,这样的电路称之为组合电路组合电路基本设计方式1.数据比较器1位数据比较器Veri
- 数字电子技术-逻辑门电路
彐雨
#数字电子技术基础其他
文章目录一、理想开关二、基本CMOS逻辑门电路2-1MOS管开关特性2-2CMOS反相器2-3常用CMOS逻辑门电路2-4CMOS传输门2-5CMOS漏极开路门和三态输出门电路2-6CMOS逻辑门电路的重要参数三、集成门电路的应用注意事项逻辑门电路:由具体器件构成能够实现基本和常用逻辑关系的电子线路,简称门电路。是实现逻辑功能的基本单元。数字集成电路①由三极管组成的双极型集成电路,例如晶体管-晶体
- 嵌入式的JTAG调试器的基本原理
yyt7529
嵌入式JTAG嵌入式嵌入式操作系统测试网络testing存储
JTAG标准即IEEE1149.1标准。联合测试行动组JTAG(JointTestActionGroup)起草了边界扫描测试BST(BoundaryScanTesting)规范,该标准为数字集成电路规定了一个测试访问口(TAP)和边界扫描结构,解决了由于数字电路高度集成化带来的一些测试难题。它还提供了一种访问和控制芯片内部仿真(ICE)模块的方法,ICE模块一般包括内部扫描和自测试的功能,可以很好
- 「Verilog学习笔记」异步复位的串联T触发器
正在黑化的KS
Verilog学习笔记Verilog
专栏前言本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网分析这道题目里我们有两个需要明确的点:1.什么是异步复位2.什么是串联的T触发器关于第一个点,可以看我的这篇文章,已经整理好了:「数字集成电路笔记」异步复位和同步复位的区别-CSDN博客那么什么是串联的T触发器?顾名思义,串联的T触发器就是两个T触发器相串联,第一个T触发器的输出会作为第二个T触发器的输入,
- FPGA基础知识
一只活蹦乱跳的大鲤鱼
FPGA_SPARTAN6学习fpga
FPGA基础知识目录FPGA基础知识FPGA介绍数字集成电路分类PLDPLD分类:PLD原理HDL数字系统设计Verilog与C的区别:FPGA介绍数字集成电路分类通用集成电路:比如单片机,74系列IC专用集成电路ASIC(ApplicationSpecificIntegratedCircuit):为某种专门用途而设计的集成电路称为专用集成电路,逻辑功能是固定不变的;用量不大时ASIC的优势体现不
- 数字集成电路时钟网络优化和面积优化
我喜欢唱跳rap打篮球
1.优化时钟网络优化时钟网络是最难执行的操作之一。这是由于当我们向下进入VDSM(超深亚微米)工艺时,金属电阻急剧增加,从而引起由时钟引脚输入到寄存器的巨大延迟。当不需要定时数据时,低功耗设计技术也需要门控时钟以最小化晶体管的反转。这个技术使用输入为时钟和使能(用于使用或抑制时钟源)的门(如与门)。以前的方法包括在芯片的顶层靠近时钟源的地方放置一个足以驱动设计中所有寄存器的大的缓冲器。粗大的主干和
- 数字IC前端学习笔记:门控时钟
日晨难再
数字IC前端fpga开发数字ICVerilogHDL硬件工程
相关阅读数字IC前端https://blog.csdn.net/weixin_45791458/category_12173698.html?spm=1001.2014.3001.5482门控时钟(clockgating)技术作为一种传统的动态低功耗技术被广泛应用于现在的数字集成电路设计中,这是RTL级别的低功耗优化技术。门控时钟即使用逻辑门电路控制时钟的开启和关闭,当芯片上某一模块的功能不需要工
- Design Compiler (一)——前言
简单同学
DesignCompilerDCdesigncompiler
已经学习DC的使用有一段时间了,在学习期间,参考了一些书,写了一些总结。我也不把总结藏着掖着了,记录在博客园里面,一方面是记录自己的学习记录,另一方面是分享给大家,希望大家能够得到帮助。参考的书籍有很多,大概如下:虞希清老师的《专用集成电路设计实用教程》西电出版社的《数字IC系统设计》好像还有《SoC设计方法与实现》《数字集成电路设计与技术》当然,还有synopsys公司的DesignCompil
- 资深IC工程师的快速学习指南《Verilog语言知识学习快速基础学习》
移知
学习fpga开发VerilogIC
Verilog语言是一种硬件描述语言(HDL),广泛用于数字集成电路(IC)设计和硬件描述。对于IC行业的初学者来说,掌握Verilog语言是非常重要的,因为它是设计和仿真IC电路的基础。之前也分享过很多Verilog的学习文章,以及资料分享。今天在本文中,我将为你提供一些快速学习Verilog语言的基础知识,另外还为大家分享一份资料《Verilog语言知识学习快速基础学习》希望能为大家带来帮助。
- 数字集成电路1-5章总结
O zil
IC硬件工程
序:作为一个热爱IC行业的打工人,这个笔记是鄙人下班之余总结拉贝先生的神书而来的。目的是为了让自己对数字集成电路的底层保持熟悉,并能总结出一些基本规律。第一章导论导论讲了一些全面的概述,介绍了一些数字电路的基本特性,比如通过CMOS门介绍了数字电路的再生性、噪声及噪声容限,以及一些评价指标等。1、数字集成电路发展历程2、噪声及噪声容限3、再生性regenerative书中介绍了CMOS互补逻辑门的
- 数字集成电路设计__数字后端__电源网络设计__概念解析示例
sun_boy_boy_sun
1.PowerRingPowerring是指为了均匀供电,包围在标准单元周围的环形供电金属。如果供电的IO单元正好分布在芯片四周,那我们可以采用powerring的形式来供电。如下图所示:可以把它想象成一座桥梁,供电IO单元通过金属连接到ring,标准单元和macro分别通过followpin和stripes连接到ring,ring可以平均分布电流,缩短电流回路,更有效的减小电压降与电迁移问题。在
- ztree设置禁用节点
3213213333332132
JavaScriptztreejsonsetDisabledNodeAjax
ztree设置禁用节点的时候注意,当使用ajax后台请求数据,必须要设置为同步获取数据,否者会获取不到节点对象,导致设置禁用没有效果。
$(function(){
showTree();
setDisabledNode();
});
- JVM patch by Taobao
bookjovi
javaHotSpot
在网上无意中看到淘宝提交的hotspot patch,共四个,有意思,记录一下。
7050685:jsdbproc64.sh has a typo in the package name
7058036:FieldsAllocationStyle=2 does not work in 32-bit VM
7060619:C1 should respect inline and
- 将session存储到数据库中
dcj3sjt126com
sqlPHPsession
CREATE TABLE sessions (
id CHAR(32) NOT NULL,
data TEXT,
last_accessed TIMESTAMP NOT NULL,
PRIMARY KEY (id)
);
<?php
/**
* Created by PhpStorm.
* User: michaeldu
* Date
- Vector
171815164
vector
public Vector<CartProduct> delCart(Vector<CartProduct> cart, String id) {
for (int i = 0; i < cart.size(); i++) {
if (cart.get(i).getId().equals(id)) {
cart.remove(i);
- 各连接池配置参数比较
g21121
连接池
排版真心费劲,大家凑合看下吧,见谅~
Druid
DBCP
C3P0
Proxool
数据库用户名称 Username Username User
数据库密码 Password Password Password
驱动名
- [简单]mybatis insert语句添加动态字段
53873039oycg
mybatis
mysql数据库,id自增,配置如下:
<insert id="saveTestTb" useGeneratedKeys="true" keyProperty="id"
parameterType=&
- struts2拦截器配置
云端月影
struts2拦截器
struts2拦截器interceptor的三种配置方法
方法1. 普通配置法
<struts>
<package name="struts2" extends="struts-default">
&
- IE中页面不居中,火狐谷歌等正常
aijuans
IE中页面不居中
问题是首页在火狐、谷歌、所有IE中正常显示,列表页的页面在火狐谷歌中正常,在IE6、7、8中都不中,觉得可能那个地方设置的让IE系列都不认识,仔细查看后发现,列表页中没写HTML模板部分没有添加DTD定义,就是<!DOCTYPE html PUBLIC "-//W3C//DTD XHTML 1.0 Transitional//EN" "http://www.w3
- String,int,Integer,char 几个类型常见转换
antonyup_2006
htmlsql.net
如何将字串 String 转换成整数 int?
int i = Integer.valueOf(my_str).intValue();
int i=Integer.parseInt(str);
如何将字串 String 转换成Integer ?
Integer integer=Integer.valueOf(str);
如何将整数 int 转换成字串 String ?
1.
- PL/SQL的游标类型
百合不是茶
显示游标(静态游标)隐式游标游标的更新和删除%rowtyperef游标(动态游标)
游标是oracle中的一个结果集,用于存放查询的结果;
PL/SQL中游标的声明;
1,声明游标
2,打开游标(默认是关闭的);
3,提取数据
4,关闭游标
注意的要点:游标必须声明在declare中,使用open打开游标,fetch取游标中的数据,close关闭游标
隐式游标:主要是对DML数据的操作隐
- JUnit4中@AfterClass @BeforeClass @after @before的区别对比
bijian1013
JUnit4单元测试
一.基础知识
JUnit4使用Java5中的注解(annotation),以下是JUnit4常用的几个annotation: @Before:初始化方法 对于每一个测试方法都要执行一次(注意与BeforeClass区别,后者是对于所有方法执行一次)@After:释放资源 对于每一个测试方法都要执行一次(注意与AfterClass区别,后者是对于所有方法执行一次
- 精通Oracle10编程SQL(12)开发包
bijian1013
oracle数据库plsql
/*
*开发包
*包用于逻辑组合相关的PL/SQL类型(例如TABLE类型和RECORD类型)、PL/SQL项(例如游标和游标变量)和PL/SQL子程序(例如过程和函数)
*/
--包用于逻辑组合相关的PL/SQL类型、项和子程序,它由包规范和包体两部分组成
--建立包规范:包规范实际是包与应用程序之间的接口,它用于定义包的公用组件,包括常量、变量、游标、过程和函数等
--在包规
- 【EhCache二】ehcache.xml配置详解
bit1129
ehcache.xml
在ehcache官网上找了多次,终于找到ehcache.xml配置元素和属性的含义说明文档了,这个文档包含在ehcache.xml的注释中!
ehcache.xml : http://ehcache.org/ehcache.xml
ehcache.xsd : http://ehcache.org/ehcache.xsd
ehcache配置文件的根元素是ehcahe
ehcac
- java.lang.ClassNotFoundException: org.springframework.web.context.ContextLoaderL
白糖_
javaeclipsespringtomcatWeb
今天学习spring+cxf的时候遇到一个问题:在web.xml中配置了spring的上下文监听器:
<listener>
<listener-class>org.springframework.web.context.ContextLoaderListener</listener-class>
</listener>
随后启动
- angular.element
boyitech
AngularJSAngularJS APIangular.element
angular.element
描述: 包裹着一部分DOM element或者是HTML字符串,把它作为一个jQuery元素来处理。(类似于jQuery的选择器啦) 如果jQuery被引入了,则angular.element就可以看作是jQuery选择器,选择的对象可以使用jQuery的函数;如果jQuery不可用,angular.e
- java-给定两个已排序序列,找出共同的元素。
bylijinnan
java
import java.util.ArrayList;
import java.util.Arrays;
import java.util.List;
public class CommonItemInTwoSortedArray {
/**
* 题目:给定两个已排序序列,找出共同的元素。
* 1.定义两个指针分别指向序列的开始。
* 如果指向的两个元素
- sftp 异常,有遇到的吗?求解
Chen.H
javajcraftauthjschjschexception
com.jcraft.jsch.JSchException: Auth cancel
at com.jcraft.jsch.Session.connect(Session.java:460)
at com.jcraft.jsch.Session.connect(Session.java:154)
at cn.vivame.util.ftp.SftpServerAccess.connec
- [生物智能与人工智能]神经元中的电化学结构代表什么?
comsci
人工智能
我这里做一个大胆的猜想,生物神经网络中的神经元中包含着一些化学和类似电路的结构,这些结构通常用来扮演类似我们在拓扑分析系统中的节点嵌入方程一样,使得我们的神经网络产生智能判断的能力,而这些嵌入到节点中的方程同时也扮演着"经验"的角色....
我们可以尝试一下...在某些神经
- 通过LAC和CID获取经纬度信息
dai_lm
laccid
方法1:
用浏览器打开http://www.minigps.net/cellsearch.html,然后输入lac和cid信息(mcc和mnc可以填0),如果数据正确就可以获得相应的经纬度
方法2:
发送HTTP请求到http://www.open-electronics.org/celltrack/cell.php?hex=0&lac=<lac>&cid=&
- JAVA的困难分析
datamachine
java
前段时间转了一篇SQL的文章(http://datamachine.iteye.com/blog/1971896),文章不复杂,但思想深刻,就顺便思考了一下java的不足,当砖头丢出来,希望引点和田玉。
-----------------------------------------------------------------------------------------
- 小学5年级英语单词背诵第二课
dcj3sjt126com
englishword
money 钱
paper 纸
speak 讲,说
tell 告诉
remember 记得,想起
knock 敲,击,打
question 问题
number 数字,号码
learn 学会,学习
street 街道
carry 搬运,携带
send 发送,邮寄,发射
must 必须
light 灯,光线,轻的
front
- linux下面没有tree命令
dcj3sjt126com
linux
centos p安装
yum -y install tree
mac os安装
brew install tree
首先来看tree的用法
tree 中文解释:tree
功能说明:以树状图列出目录的内容。
语 法:tree [-aACdDfFgilnNpqstux][-I <范本样式>][-P <范本样式
- Map迭代方式,Map迭代,Map循环
蕃薯耀
Map循环Map迭代Map迭代方式
Map迭代方式,Map迭代,Map循环
>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>
蕃薯耀 2015年
- Spring Cache注解+Redis
hanqunfeng
spring
Spring3.1 Cache注解
依赖jar包:
<!-- redis -->
<dependency>
<groupId>org.springframework.data</groupId>
<artifactId>spring-data-redis</artifactId>
- Guava中针对集合的 filter和过滤功能
jackyrong
filter
在guava库中,自带了过滤器(filter)的功能,可以用来对collection 进行过滤,先看例子:
@Test
public void whenFilterWithIterables_thenFiltered() {
List<String> names = Lists.newArrayList("John"
- 学习编程那点事
lampcy
编程androidPHPhtml5
一年前的夏天,我还在纠结要不要改行,要不要去学php?能学到真本事吗?改行能成功吗?太多的问题,我终于不顾一切,下定决心,辞去了工作,来到传说中的帝都。老师给的乘车方式还算有效,很顺利的就到了学校,赶巧了,正好学校搬到了新校区。先安顿了下来,过了个轻松的周末,第一次到帝都,逛逛吧!
接下来的周一,是我噩梦的开始,学习内容对我这个零基础的人来说,除了勉强完成老师布置的作业外,我已经没有时间和精力去
- 架构师之流处理---------bytebuffer的mark,limit和flip
nannan408
ByteBuffer
1.前言。
如题,limit其实就是可以读取的字节长度的意思,flip是清空的意思,mark是标记的意思 。
2.例子.
例子代码:
String str = "helloWorld";
ByteBuffer buff = ByteBuffer.wrap(str.getBytes());
Sy
- org.apache.el.parser.ParseException: Encountered " ":" ": "" at line 1, column 1
Everyday都不同
$转义el表达式
最近在做Highcharts的过程中,在写js时,出现了以下异常:
严重: Servlet.service() for servlet jsp threw exception
org.apache.el.parser.ParseException: Encountered " ":" ": "" at line 1,
- 用Java实现发送邮件到163
tntxia
java实现
/*
在java版经常看到有人问如何用javamail发送邮件?如何接收邮件?如何访问多个文件夹等。问题零散,而历史的回复早已经淹没在问题的海洋之中。
本人之前所做过一个java项目,其中包含有WebMail功能,当初为用java实现而对javamail摸索了一段时间,总算有点收获。看到论坛中的经常有此方面的问题,因此把我的一些经验帖出来,希望对大家有些帮助。
此篇仅介绍用
- 探索实体类存在的真正意义
java小叶檀
POJO
一. 实体类简述
实体类其实就是俗称的POJO,这种类一般不实现特殊框架下的接口,在程序中仅作为数据容器用来持久化存储数据用的
POJO(Plain Old Java Objects)简单的Java对象
它的一般格式就是
public class A{
private String id;
public Str