搞FPGA,SRAM是必过的一关,毕竟芯片最核心的就是运算与存储,本篇文章属于转载,详细介绍了标准工艺下的SRAM工作原理,一般工艺库或者实例化的SRAM使用的就是这种标准SRAM,有地址译码器,地址线,数据线,位宽,读写使能,总体结构还是非常清晰的。当然了,还有一些定制的SRAM,这种往往设计就比较灵活了,结构也略微不一样,用在专用电路里面,比如存内计算,忆阻器RRAM啥的,本篇不作为重点。。
SRAM主要用于二级快速缓存(Level2 C ache)。
它利用晶体管来存储数据。与DRAM相比,SRAM的速度快,但在同样面积中SRAM的容量要比其它类型的内存小。
大部分FPGA器件採用了查找表(Look Up Table,LUT)结构。
查找表的原理类似于ROM,其物理结构是静态存储器(SRAM),
N个输入项的逻辑函数能够由一个2^N位容量的SRAM实现,
函数值存放在SRAM中,SRAM的地址线起输入线的作用,地址即输入变量值,SRAM的输出为逻辑函数值。由连线开关实现与其它功能块的连接。
因此,将存储单元排列成正方形比排列成一列的长条形要大大地降低整个芯片地面积。存储单元排列成长条形除了形状神秘和面积大以外,另一个缺点,那就是排在列的上部的存储单元与数据输入/输出端的连线就会变得非常长,特别是对于容量比較大得存储器来说。情况就更为严重,而连线的延迟至少是与它的长度成线性关系。连线越长,线上的延迟就越大。所以就会导致读写速度的降低和不同存储单元连线延迟的不一致性,这些都是在设计中须要避免的。
RAM基本的作用就是存储代码和数据供CPU在须要的时候调用。可是这些数据并非像用袋子盛米那么简单。更像是 图书馆中用有格子的书架存放书籍一样。不但要放进去还要可以在须要的时候准确的调用出来。尽管都是书可是每本书是不同的。
对于RAM等存储器来说也是一样的,尽管存储的都是代表0和1的代码,可是不同的组合就是不同的数据。让我们又一次回到书和书架上来,假设有一个书架上有10行和10列格子(每行和每列都有0-9的编号),有100本书要存放在里面,那么我们使用一个行的编号+一个列的编号就能确定某一本书的位置。假设已知这本书的编号87,那么我们首先锁定第8行。然后找到第7列就能准确的找到这本书了。
在RAM存储器中也是利用了相似的原理。
如今让我们回到RAM存储器上,对于RAM存储器而言数据总线是用来传入数据或者传出数据的。
由于存储器中的存储空间是假设前面提到的存放图书的书架一样通过一定的规则定义的,所以我们能够通过这个规则来把数据存放到存储器上相应的位置。而进行这样的定位的工作就要依靠地址总线来实现了。
对于CPU来说。RAM就象是一条长长的有非常多空格的细线。每一个空格都有一个唯一的地址与之相相应。
假设CPU想要从RAM中调用数据,它首先须要给地址总线发送地址数据定位要存取的数据,然后等待若干个时钟周期之后,数据总线就会把传输数据给CPU。
以下的示意图能够帮助我们非常好的理解这个过程。
当地址解码器接收到地址总线送来的地址数据之后。它会依据这个数据定位CPU想要调用的数据所在的位置,然后数据总线就会把当中的数据传送到CPU。
上面所列举的样例中CPU在一行数据中每次仅仅是存取一个字节的数据。可是在现实世界中是不同的。通常CPU每次须要调用32bit或者是64bit的数据(这是依据不同计算机系统的数据总线的位宽所决定的)。假设数据总线是64bit的话,CPU就会在一个时间中存取8个字节的数据(想一想,假设每次还是存取1个字节的数据,64bit总线将不会显示出来不论什么的优势。
)
从“线”到“矩阵”
假设RAM对于CPU来说不过一条“线”的话。还不能体现实际的执行情况。由于假设实际情况真的是这种话,在实际制造芯片的时候,会有非常多实际的困难。特别是在须要设计大容量的RAM的时候。
所以。一种更好的可以减少成本的方法是让存储信息的“空格”排列为非常多行--每一个“空格”相应一个bit存储的位置。这样。假设要存储1024bits(2^10)数据,那么你只要使用32x32(2^5*2^5=2^10)的矩阵就行达到这个目的了。非常明显。一个32x32的矩阵比一个1024bit的行设备更紧凑。实现起来也更加easy。请看下图:
知道了RAM的基本结构是什么样子的。我们就以下谈谈当存储字节的过程是如何的:上面的示意图显示的也不过最简单状态下的情况,也就是当内存条上只唯独一个RAM芯片的情况。对于X86处理器。它通过地址总线发出一个具有22位二进制数字的地址编码--当中11位是行地址,另外11位是列地址,这是通过RAM地址接口进行分离的。行地址解码器(row decoder)将会首先确定行地址,然后列地址解码器(column decoder)将会确定列地址,这样就能确定唯一的存储数据的位置,然后该数据就会通过RAM数据接口将数据传到数据总线。另外,须要注意的是,RAM内部存储信息的矩阵并非一个正方形的,也就是行和列的数目不是同样的--行的数目比列的数目少(DRAM)。
以下的示意图粗略的概括了一个主要的SRAM芯片是怎样工作的。SRAM是“static RAM(静态随机存储器)”的简称,之所以这样命名是由于当数据被存入当中后不会消失(同DRAM动态随机存储器是不同,DRAM必须在一定的时间内不停的刷新才干保持当中存储的数据)。
一个SRAM单元通常由4-6仅仅晶体管组成,当这个SRAM单元被赋予0或者1的状态之后,它会保持这个状态直到下次被赋予新的状态或者断电之后才会更改或者消失。
SRAM的速度相对照较快。并且比較省电。可是存储1bit的信息须要4-6仅仅晶体管制造成本太高了(DRAM仅仅要1仅仅晶体管就能够实现)。
一个SRAM单元——4-6仅仅晶体管——存储1bit的信息
SRAM芯片:
早期的SRAM芯片採用了20线双列直插(DIP:Dual Inline Package)封装技术,它们之所以具有这么多的针脚,是由于它们必须:每一个地址信号都须要一根信号线;一根数据输入线和一根数据输出线,部分控制线(Write Enable, Chip Select)。
以下的是一个16K x 1-bit SRAM芯片的针脚功能示意图:
Enable(OE):有的SRAM芯片中也有这个引脚,可是上面的图中并没有。
这个引脚同WE引脚的功能是相对的。它是让SRAM知道要进行读取操作而不是写入操作。
从Dout引脚读取1bit数据须要下面的步骤:
1)通过地址总线把要读取的bit的地址传送到对应的读取地址引脚(这个时候/WE引脚应该没有激活,所以SRAM知道它不应该运行写入操作)。
2)激活/CS选择该SRAM芯片。
3)激活/OE引脚让SRAM知道是读取操作。
第三步之后,要读取的数据就会从DOut引脚传输到数据总线。
怎么过程很的简单吧?相同。写入1bit数据的过程也是很的简单的。
从Dout引脚存储1bit数据须要下面的步骤:
1)通过地址总线确定要写入信息的位置(确定/OE引脚没有被激活)。
2)通过数据总线将要写入的传输数据到Dout引脚。
3)激活/CS引脚选择SRAM芯片。
4)激活/WE引脚通知SRAM知道要进行写入操作。
经过上面的四个步骤之后,须要写入的数据就已经放在了须要写入的地方。
----------------------------------------------我是骄傲的昏割线-----------------------------------------------------
经过刚才从栋哥那里的确认,我如今的岗位是纯研发岗,纯的哦。纯的。啊哈哈哈哈哈哈
要不要这么开森(捂脸跑)
https://www.cnblogs.com/fhyfhy/p/4528425.html
https://www.cnblogs.com/ant2012/archive/2012/02/21/2360686.html