- 输入捕获模式测频率&PWM输入模式(PWMI)测占空比
调试Bug小能手
单片机嵌入式硬件
一、概念介绍输出比较:比较电路输入的CNT、CCR大小关系,在通道引脚输出高低电平二、*频率知识、测量方法补充*N/fc得到标准频率的时长,也就是待测频率的周期测频法代码实现:修改对射式红外传感器计次(上升沿计次)、定时器外部时钟(1s中断)测频法:定时器中断,并记录捕获次数;测周法:捕获中断,并记录定时器次数。三、输入捕获电路分析如何实现测周法:异或门其实还是为三相无刷电机服务,三个霍尔传感器检
- 深度学习入门笔记:第二章感知机
维持好习惯
深度学习深度学习笔记人工智能
深度学习入门笔记:第二章感知机笔记来源书籍:《深度学习入门:基于+Python+的理论与实现》文章目录深度学习入门笔记:第二章感知机前言为什么学习感知机2.1感知机是什么2.2简单逻辑电路2.2.1与门2.2.2与非门和或门2.3感知机实现2.3.1简单的实现2.3.2导入权重和偏置2.3.3使用权重和偏置的实现2.4感知机的局限性2.4.1异或门2.4.2线性和非线性2.5多层感知机2.5.1已
- 第一章 FPGA开发环境安装
lf282481431
FPGA开发入门fpga开发
FPGA是什么FPGA(FieldProgrammableGateArray,简称FPGA),中文名:现场可编程门阵列,一种主要以数字电路为主的集成芯片。现场:“现场”这个词指的是FPGA可以在使用时进行编程,而无须将芯片拆下并返回生产厂家完成编程。门阵列:意思就是FPGA是由大量的“逻辑门”组成,最基本的逻辑门如我们熟悉的与门,或门,非门,异或门,但是FPGA的逻辑门不在是传统的简单逻辑门构成,
- 深度学习入门之1--感知机
梦灯
python人工智能
目录1什么是感知机2简单逻辑电路及实现2.1与门2.2或门2.3与非门2.4异或门3总结该文章是对《深度学习入门基于Python的理论与实现》的总结,作者是[日]斋藤康毅1什么是感知机感知机是由美国学者FrankRosenblatt在1957年提出来的,感知机也是作为神经网络(深度学习)的起源的算法。因此,学习感知机的构造也就是学习通向神经网络和深度学习的一种重要思想。感知机接收多个输入信号,输出
- STM32F407-14.3.10-表73具有有断路功能的互补通道OCx和OCxN的输出控制位-01x11
weixin_43420126
STM32学习手记14-定时器stm32嵌入式硬件单片机
如上表所示,MOE=0,OSSI=1,CCxE=1,CCxNE=1时,如下框图OISx与CCxP异或,OISxN与CC1NP异或,然后相与后决定OCx与OCxN的输出是否相对于OISx与OISxN取反。(异或门参考逻辑门符号-CSDN博客)详细结果参照下表
- STM32F407-14.3.10-表73具有有断路功能的互补通道OCx和OCxN的输出控制位-01x10
weixin_43420126
STM32学习手记14-定时器stm32嵌入式硬件单片机
如上表所示,MOE=0,OSSI=1,CCxE=1,CCxNE=0时,如下框图OISx与CCxP异或,OISxN与CC1NP异或,然后相与后决定OCx与OCxN的输出是否相对于OISx与OISxN取反。(异或门参考逻辑门符号-CSDN博客)详细结果参照下表
- 数字电路中的门电路
IDdaxia
单片机
目录一、与门二、或门三、非门四、异或门五、与非门六、或非门七、同或门一、与门与门,英文名称是ANDGate,又称“与电路”:输入(A端)输入(B端)输出(Y端)000010111简单地说,就是有1才为1。二、或门或门,英文名称叫ORGate,又称“或电路”。输入(A端)输入(B端)输出(Y端)000011101111简单地讲,有1就为1三、非门非门,英文名称是NOTGate又称“非电路”输入(A端
- 门和电路——组合电路基本原理《计算机科学概论》原书第七版 重点内容分析
mottte
门学习心得计算机科学学习
门电路——组合电路基本原理什么是门和电路知识准备什么是门什么是电路门1.非门(NOTgate):2.与门(ANDgate):3.或门(ORgate):4.异或门(XORgate):5.或非门(NORgate):6.与非门(NANDgate):什么是门和电路知识准备计算机通过高低电平分别表示二进制的1和0(不清楚的可以查看我的博客)什么是门门是对计算机的电信号执行基本运算的设备(在我们的接下来的讨论
- STM32F407-14.3.10-表73具有有断路功能的互补通道OCx和OCxN的输出控制位-01x01
weixin_43420126
STM32学习手记14-定时器stm32嵌入式硬件单片机
如上表所示,MOE=0,OSSI=1,CCxE=0,CCxNE=1时,如下框图OISx与CCxP异或,OISxN与CC1NP异或,然后相与后决定OCx与OCxN的输出是否相对于OISx与OISxN取反。(异或门参考逻辑门符号-CSDN博客)详细结果参照下表
- 【模拟电路】门电路-逻辑门
咖喱年糕
模拟电路逻辑门与门或门非门异或门与非门或非门
一、逻辑门二、与门三、或门四、非门五、异或门六、与非门七、或非门一、逻辑门逻辑门是数字电子电路中的基本构建块,用于执行不同的逻辑运算。每种逻辑门都有特定的输入和输出关系,实现了基本的逻辑功能。以下是一些常见的逻辑门:与门(ANDGate):输入:两个或多个输入。输出:当所有输入都是高电平时,输出为高电平;否则输出为低电平。或门(ORGate):输入:两个或多个输入。输出:当至少有一个输入是高电平时
- 【python与机器学习3】感知机和门电路:与门,或门,非门等
奔跑的犀牛先生
机器学习python
目录1电子和程序里的与门,非门,或门,与非门,或非门,异或门1.1基础电路1.2所有的电路情况1.3电路的符号1.4各种电路对应的实际电路图2各种具体的电路2.1与门(andgate)2.1.1定义:A&B/AandB2.1.2andgate的写法2.1.3逻辑展开2.1.4电路图形2.1.5python里代码2.2或门(orgate)2.2.1定义2.2.2写法2.2.3逻辑展开2.2.4电路图
- 【上海大学数字逻辑实验报告】二、组合电路(一)
HackerKevn
数字逻辑实验实验报告数字逻辑
一、实验目的熟悉TTL异或门构成逻辑电路的基本方式;熟悉组合电路的分析方法,测试组合逻辑电路的功能;掌握构造半加器和全加器的逻辑测试;学习使用可编程逻辑器件的开发工具QuartusII设计电路。二、实验原理异或门是数字逻辑中实现逻辑异或的逻辑门,其功能是若两个输入的电平相异,则输出高电平;若输入的两个电平相同,则输出为低电平。TTL异或门的输入输出电压关系:输入输出ABY0V0V0V0V5V5V5
- 加法器的实现
li_li_li_1202
verilog实现加法器,从底层的门级电路级到行为级,本文对其做出了相应的阐述。1、一位半加器所谓半加器就是有两个输入,两个输出,不考虑进位。其真值表如下:ABSC0000011010101101由此,我们可以得到S=A^B,C=A&B。用相应的与门、异或门来实现半加器。对应的Verilog代码如下:modulehalf_add_1(A,B,S,C);inputA,B;outputS,C;assi
- 西南科技大学数字电子技术实验一(数字信号基本参数与逻辑门电路功能测试及FPGA 实现 )预习报告
Myon⁶
数电实验fpga开发数字电子技术数电实验西南科技大学mutisim
手写报告稍微认真点写,80+随便有目录一、计算/设计过程1、通过虚拟示波器观察和测量信号2、通过实际电路(电阻、开关、发光二极管)模拟逻辑门电路二、画出并填写实验指导书上的预表三、画出并填写实验指导书上的虚表四、粘贴原理仿真、工程仿真示波器仿真74LS00四2输入与非门原理仿真74LS20双4输入与非门原理仿真74LS86四2输入异或门原理仿真74LS08四2输入与门原理仿真74LS00四2输入与
- 1.1 半加器
__xa__
cpu半加器真值表
输入1输入2结果进位0000101001101101半加器:实现1位的加法根据结果可知输入1与输入2相加结果->符合异或门进位->符合与门最终要么有结果要么有进位,不存在即有结果也有进位异或门的实现也可以由基本的3个“与或非”门实现与:&,或:|,非:!用这3个符号表示假设输入1:x,输入2:y可以得出真值表达式(仅有1的结果):sum=x&!y+!x&y=>x与非Y+非x与Y中间的+号是各种可能
- STM32:时钟树原理概要
superSmart_Dong
嵌入式开发stm32嵌入式硬件单片机时钟树HCLK
在一般情况下只要在CubeIDE中将RCC下的高速时钟源设置成晶振,随后在时钟配置中把HCLK设置到最大频率(比如STM32F103的最高频率是72MHZ),CubeIDE就会帮我们自动调节其它参数到合适的值。这样我们芯片就可以全速运行了。一、时钟信号芯片大部分都是由庞大的电路组成。这种电路通常是逻辑电路。例如如下电路:AB线路分别输入0和1后经过与门和异或门,在寄存器存的值便是1。此时AB线路再
- JAVAEE初阶 计算机如何工作
骑乌龟追火箭1
javaee
计算机的工作一.冯诺依曼体系二.CPU基本工作流程1.逻辑门1.1电子开关1.2门电路2.算术逻辑单元2.1进制的理解2.2算术单元2.3逻辑单元3.寄存器和内存4.控制单元5.指令一.冯诺依曼体系二.CPU基本工作流程1.逻辑门1.1电子开关1.2门电路1.非门2.与门3.或门4.异或门2.算术逻辑单元2.1进制的理解2.2算术单元2.3逻辑单元通过基本的逻辑门电路,我们一步步地做出了一个8位(
- TTL芯片计算机组装手册,芯片手册
zhi-hu
TTL芯片计算机组装手册
74系列74ls48BCD—7段译码器-内部上拉输出驱动17473TTL带清除负触发双J-K触发器17474TTL带置位复位正触发双D触发器27476TTL带预置清除双J-K触发器27483TTL四位二进制快速进位全加器37485TTL四位数字比较器47486TTL2输入端四异或门57490TTL可二-五分频十进制计数器57495TTL四位并行输入-输出移位寄存器774107TTL带清除主从双J-
- 半/全加器中的异或门和与门的应用
豆小匠Coding
半加器示意图:构成:一个异或门XOR和一个与门AND。说明:异或门用于计算当前位的结果,当A、B输入为00或者11时,当前位的运算结果为0,10或者01运算结果都为1;与门用于计算进位,当且仅当A、B的输入为11时,会产生进位的结果。全加器全加器由两个半加器和一个或门组成;第一个半加器用于计算当前位的结果和进位;第二个半加器用于计算和低位进位信号的加法;或门用于或上两个半加器的进位,有一个进位就会
- 计算机语言中的逻辑异或的应用,异或同或门逻辑符号_利用或门和非门设计的异或门方案...
lambda喵
计算机语言中的逻辑异或的应用
非门、非就是相反的意思,具备条件A,没有结果,不具备条件A,则有结果,或门,或就是或者的意思,许多条件A,B,C等,其中至少有一个条件具备时,就有结果,只有所有条件都不具备时,才没有结果。符号异或同或门逻辑符号异或与同或是一对互补的逻辑运算,因为它有直观的逻辑意义,具有某些特殊功能,所以用专门的逻辑符号表示这种逻辑关系,称作特殊门,在数字系统中得到了广泛的应用。2输入(偶数输入)变量异或与同或之间
- 嵌入式软件 - 软件技术的硬件基础
想想虔诚怎么做
嵌入式嵌入式软件门电路时序图存储器供电和退偶
目录术语基本术语更基本术语:)门电路基本门电路与门或门非门其它门电路异或门气泡其它基础知识供电和退耦电源及其标识电源稳定性问题退耦电容集电极开路和三态输出解决总线竞争的方法应用距离--中断请求三态门时序图定义传输延时D触发器定义工作原理建立时间和保持时间时钟时钟及其作用时钟电路频率选择的考虑存储器只读存储器ROM非易失性ROM的特点ROM的工作原理ROM的种类ROM的特点随机访问存储器RAMRAM
- CUMT矿大----电路与数字系统实验一 一位全减器
知识探求者S
数电实验fpga开发linqmicrosoft
软件:Proteus8Professional看完觉得不错的点个赞呗╰(*°▽°*)╯不要白嫖啊·用异或门和与非门设计一位全减器用了两异或门和四与非门·用译码器74LS138设计一位全减器·用数据选择器74LS153设计一位全减器
- 自己动手实现一个深度学习算法——一、感知机的实现
千里之行起于足下
机器学习深度学习深度学习算法人工智能
文章目录1.感知机的实现1)与门的实现2)或门的实现3)非与门实现4)异或门的实现感知机接收多个输入信号,输出一个信号。感知机的多个输入信号都有各自固有的权重,这些权重发挥着控制各个信号的重要性的作用。也就是说,权重越大,对应该权重的信号的重要性就越高。1.感知机的实现1)与门的实现#coding:utf-8importnumpyasnpdefAND(x1,x2):x=np.array([x1,x
- 深度学习入门(一)之感知机
今天学不学?
深度学习人工智能
文章目录前言什么是感知机简单的逻辑电路与门与非门和或门感知机的实现简单的实现导入权重和偏置感知机的局限性异或门线性和非线性多层感知机已有门电路的组合异或门的实现代码合集前言感知机是由美国学者1957年提出来,作为神经网络的起源算法。因此学习感知机的构造也就是学习通向神经网络和深度学习的一种重要思想。严格的来讲,感知机因该称为人工神经元或者朴素感知机。什么是感知机感知机接收多个信号输入,输出一个信号
- 加法器:如何像搭乐高一样搭电路(上)?
repinkply
#组成原理
目录背景异或门和半加器全加器小结补充阅读背景上一讲,我们看到了如何通过电路,在计算机硬件层面设计最基本的单元,门电路。我给你看的门电路非常简单,只能做简单的“与(AND)”“或(OR)”“NOT(非)”和“异或(XOR)”,这样最基本的单比特逻辑运算。下面这些门电路的标识,你需要非常熟悉,后续的电路都是由这些门电路组合起来的。这些基本的门电路,是我们计算机硬件端的最基本的“积木”,就好像乐高积木里
- 数字电路与逻辑设计实验一 译码器的实现
Flechazo_z
数字电路与逻辑设计实验嵌入式vhdl
数字电路与逻辑设计实验一译码器的实现一、实验目的二、实验内容三、实验方法1、实验方法2、实验步骤A.异或门的VHDL语言与原理图设计B.3-8译码器的VHDL语言与原理图实现C.模拟机指令集译码器的VHDL语言设计四、实验过程A.异或门的VHDL语言与原理图设计1、编译过程2、波形仿真3、时序仿真B.3-8译码器的VHDL语言与原理图设计1、编译过程2、波形仿真3、时序仿真C.指令集译码器的VHD
- 数字电路与逻辑设计 之 组合逻辑电路
wniuniu_
数电1024程序员节
文章目录组合电路的分析过程组合电路的设计过程电路竞争冒险编码器编码器的应用组合电路的分析过程在上面的例子中是奇校验功能,怎么改可以变成偶校验呢如果是增加一个异或门可以实现吗,答案是不可以,四个异或门也是实现奇校验功能,五个也是,所以最好的办法就是在输出的时候加一个非门组合电路的设计过程电路竞争冒险电路传输有延迟,且电路中众多的门也使得延迟加剧编码器只有一个输入为1,对应一个输出将其他的12中组合输
- hdlbits系列verilog解答(4输入门操作)-15
zuoph
verilog语言1024程序员节fpga开发
文章目录一、问题描述二、verilog源码三、仿真结果一、问题描述构建具有四个输入的组合电路,in[3:0]。它有三种输出:out_and:4输入与门的输出out_or:4输入或门的输出out_xor:4输入异或门的输出二、verilog源码moduletop_module(input[3:0]in,outputout_and,outputout_or,outputout_xor);assigno
- JavaEE初阶系列 -开头篇:计算机是如何工作的(为下一篇的线程做铺垫)
Dark And Grey
JavaEE初阶java-ee
文章目录前言计算机的发展史冯诺依曼体系CPU中央处理器:进行算术运算和逻辑判断.CPU基本工作流程逻辑门门电路(GateCircuit)-模电数电知识1、与门:可以针对两个二进制数(0/1)进行与运算2、或门:与门:可以针对两个二进制数(0/1)进行或运算3、非门:可以对一个二进制数(0/1)进行取反,.就是我们编程中的按位取反。基于上述的基础门电路,能构造出一个复杂的门电路。异或门电路算术逻辑单
- hdlbits系列verilog解答(异或非门)-08
zuoph
verilog语言fpga开发
文章目录wire线网类型介绍一、问题描述二、verilog源码三、仿真结果wire线网类型介绍wire线网类型是verilog的一种数据类型,它是一种单向的物理连线。它可以是输入也可以是输出,它与reg寄存器数据类型不同,它不能存储数据,只能用于组合逻辑建模。常用于assign连续赋值语句。另外线网类型数据如果没有信号给它驱动时,它的值为未知X。一、问题描述创建一个模块实现异或非门,它可以由异或门
- 继之前的线程循环加到窗口中运行
3213213333332132
javathreadJFrameJPanel
之前写了有关java线程的循环执行和结束,因为想制作成exe文件,想把执行的效果加到窗口上,所以就结合了JFrame和JPanel写了这个程序,这里直接贴出代码,在窗口上运行的效果下面有附图。
package thread;
import java.awt.Graphics;
import java.text.SimpleDateFormat;
import java.util
- linux 常用命令
BlueSkator
linux命令
1.grep
相信这个命令可以说是大家最常用的命令之一了。尤其是查询生产环境的日志,这个命令绝对是必不可少的。
但之前总是习惯于使用 (grep -n 关键字 文件名 )查出关键字以及该关键字所在的行数,然后再用 (sed -n '100,200p' 文件名),去查出该关键字之后的日志内容。
但其实还有更简便的办法,就是用(grep -B n、-A n、-C n 关键
- php heredoc原文档和nowdoc语法
dcj3sjt126com
PHPheredocnowdoc
<!doctype html>
<html lang="en">
<head>
<meta charset="utf-8">
<title>Current To-Do List</title>
</head>
<body>
<?
- overflow的属性
周华华
JavaScript
<!DOCTYPE html PUBLIC "-//W3C//DTD XHTML 1.0 Transitional//EN" "http://www.w3.org/TR/xhtml1/DTD/xhtml1-transitional.dtd">
<html xmlns="http://www.w3.org/1999/xhtml&q
- 《我所了解的Java》——总体目录
g21121
java
准备用一年左右时间写一个系列的文章《我所了解的Java》,目录及内容会不断完善及调整。
在编写相关内容时难免出现笔误、代码无法执行、名词理解错误等,请大家及时指出,我会第一时间更正。
&n
- [简单]docx4j常用方法小结
53873039oycg
docx
本代码基于docx4j-3.2.0,在office word 2007上测试通过。代码如下:
import java.io.File;
import java.io.FileInputStream;
import ja
- Spring配置学习
云端月影
spring配置
首先来看一个标准的Spring配置文件 applicationContext.xml
<?xml version="1.0" encoding="UTF-8"?>
<beans xmlns="http://www.springframework.org/schema/beans"
xmlns:xsi=&q
- Java新手入门的30个基本概念三
aijuans
java新手java 入门
17.Java中的每一个类都是从Object类扩展而来的。 18.object类中的equal和toString方法。 equal用于测试一个对象是否同另一个对象相等。 toString返回一个代表该对象的字符串,几乎每一个类都会重载该方法,以便返回当前状态的正确表示.(toString 方法是一个很重要的方法) 19.通用编程:任何类类型的所有值都可以同object类性的变量来代替。
- 《2008 IBM Rational 软件开发高峰论坛会议》小记
antonyup_2006
软件测试敏捷开发项目管理IBM活动
我一直想写些总结,用于交流和备忘,然都没提笔,今以一篇参加活动的感受小记开个头,呵呵!
其实参加《2008 IBM Rational 软件开发高峰论坛会议》是9月4号,那天刚好调休.但接着项目颇为忙,所以今天在中秋佳节的假期里整理了下.
参加这次活动是一个朋友给的一个邀请书,才知道有这样的一个活动,虽然现在项目暂时没用到IBM的解决方案,但觉的参与这样一个活动可以拓宽下视野和相关知识.
- PL/SQL的过程编程,异常,声明变量,PL/SQL块
百合不是茶
PL/SQL的过程编程异常PL/SQL块声明变量
PL/SQL;
过程;
符号;
变量;
PL/SQL块;
输出;
异常;
PL/SQL 是过程语言(Procedural Language)与结构化查询语言(SQL)结合而成的编程语言PL/SQL 是对 SQL 的扩展,sql的执行时每次都要写操作
- Mockito(三)--完整功能介绍
bijian1013
持续集成mockito单元测试
mockito官网:http://code.google.com/p/mockito/,打开documentation可以看到官方最新的文档资料。
一.使用mockito验证行为
//首先要import Mockito
import static org.mockito.Mockito.*;
//mo
- 精通Oracle10编程SQL(8)使用复合数据类型
bijian1013
oracle数据库plsql
/*
*使用复合数据类型
*/
--PL/SQL记录
--定义PL/SQL记录
--自定义PL/SQL记录
DECLARE
TYPE emp_record_type IS RECORD(
name emp.ename%TYPE,
salary emp.sal%TYPE,
dno emp.deptno%TYPE
);
emp_
- 【Linux常用命令一】grep命令
bit1129
Linux常用命令
grep命令格式
grep [option] pattern [file-list]
grep命令用于在指定的文件(一个或者多个,file-list)中查找包含模式串(pattern)的行,[option]用于控制grep命令的查找方式。
pattern可以是普通字符串,也可以是正则表达式,当查找的字符串包含正则表达式字符或者特
- mybatis3入门学习笔记
白糖_
sqlibatisqqjdbc配置管理
MyBatis 的前身就是iBatis,是一个数据持久层(ORM)框架。 MyBatis 是支持普通 SQL 查询,存储过程和高级映射的优秀持久层框架。MyBatis对JDBC进行了一次很浅的封装。
以前也学过iBatis,因为MyBatis是iBatis的升级版本,最初以为改动应该不大,实际结果是MyBatis对配置文件进行了一些大的改动,使整个框架更加方便人性化。
- Linux 命令神器:lsof 入门
ronin47
lsof
lsof是系统管理/安全的尤伯工具。我大多数时候用它来从系统获得与网络连接相关的信息,但那只是这个强大而又鲜为人知的应用的第一步。将这个工具称之为lsof真实名副其实,因为它是指“列出打开文件(lists openfiles)”。而有一点要切记,在Unix中一切(包括网络套接口)都是文件。
有趣的是,lsof也是有着最多
- java实现两个大数相加,可能存在溢出。
bylijinnan
java实现
import java.math.BigInteger;
import java.util.regex.Matcher;
import java.util.regex.Pattern;
public class BigIntegerAddition {
/**
* 题目:java实现两个大数相加,可能存在溢出。
* 如123456789 + 987654321
- Kettle学习资料分享,附大神用Kettle的一套流程完成对整个数据库迁移方法
Kai_Ge
Kettle
Kettle学习资料分享
Kettle 3.2 使用说明书
目录
概述..........................................................................................................................................7
1.Kettle 资源库管
- [货币与金融]钢之炼金术士
comsci
金融
自古以来,都有一些人在从事炼金术的工作.........但是很少有成功的
那么随着人类在理论物理和工程物理上面取得的一些突破性进展......
炼金术这个古老
- Toast原来也可以多样化
dai_lm
androidtoast
Style 1: 默认
Toast def = Toast.makeText(this, "default", Toast.LENGTH_SHORT);
def.show();
Style 2: 顶部显示
Toast top = Toast.makeText(this, "top", Toast.LENGTH_SHORT);
t
- java数据计算的几种解决方法3
datamachine
javahadoopibatisr-languer
4、iBatis
简单敏捷因此强大的数据计算层。和Hibernate不同,它鼓励写SQL,所以学习成本最低。同时它用最小的代价实现了计算脚本和JAVA代码的解耦,只用20%的代价就实现了hibernate 80%的功能,没实现的20%是计算脚本和数据库的解耦。
复杂计算环境是它的弱项,比如:分布式计算、复杂计算、非数据
- 向网页中插入透明Flash的方法和技巧
dcj3sjt126com
htmlWebFlash
将
Flash 作品插入网页的时候,我们有时候会需要将它设为透明,有时候我们需要在Flash的背面插入一些漂亮的图片,搭配出漂亮的效果……下面我们介绍一些将Flash插入网页中的一些透明的设置技巧。
一、Swf透明、无坐标控制 首先教大家最简单的插入Flash的代码,透明,无坐标控制: 注意wmode="transparent"是控制Flash是否透明
- ios UICollectionView的使用
dcj3sjt126com
UICollectionView的使用有两种方法,一种是继承UICollectionViewController,这个Controller会自带一个UICollectionView;另外一种是作为一个视图放在普通的UIViewController里面。
个人更喜欢第二种。下面采用第二种方式简单介绍一下UICollectionView的使用。
1.UIViewController实现委托,代码如
- Eos平台java公共逻辑
蕃薯耀
Eos平台java公共逻辑Eos平台java公共逻辑
Eos平台java公共逻辑
>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>
蕃薯耀 2015年6月1日 17:20:4
- SpringMVC4零配置--Web上下文配置【MvcConfig】
hanqunfeng
springmvc4
与SpringSecurity的配置类似,spring同样为我们提供了一个实现类WebMvcConfigurationSupport和一个注解@EnableWebMvc以帮助我们减少bean的声明。
applicationContext-MvcConfig.xml
<!-- 启用注解,并定义组件查找规则 ,mvc层只负责扫描@Controller -->
<
- 解决ie和其他浏览器poi下载excel文件名乱码
jackyrong
Excel
使用poi,做传统的excel导出,然后想在浏览器中,让用户选择另存为,保存用户下载的xls文件,这个时候,可能的是在ie下出现乱码(ie,9,10,11),但在firefox,chrome下没乱码,
因此必须综合判断,编写一个工具类:
/**
*
* @Title: pro
- 挥洒泪水的青春
lampcy
编程生活程序员
2015年2月28日,我辞职了,离开了相处一年的触控,转过身--挥洒掉泪水,毅然来到了兄弟连,背负着许多的不解、质疑——”你一个零基础、脑子又不聪明的人,还敢跨行业,选择Unity3D?“,”真是不自量力••••••“,”真是初生牛犊不怕虎•••••“,••••••我只是淡淡一笑,拎着行李----坐上了通向挥洒泪水的青春之地——兄弟连!
这就是我青春的分割线,不后悔,只会去用泪水浇灌——已经来到
- 稳增长之中国股市两点意见-----严控做空,建立涨跌停版停牌重组机制
nannan408
对于股市,我们国家的监管还是有点拼的,但始终拼不过飞流直下的恐慌,为什么呢?
笔者首先支持股市的监管。对于股市越管越荡的现象,笔者认为首先是做空力量超过了股市自身的升力,并且对于跌停停牌重组的快速反应还没建立好,上市公司对于股价下跌没有很好的利好支撑。
我们来看美国和香港是怎么应对股灾的。美国是靠禁止重要股票做空,在
- 动态设置iframe高度(iframe高度自适应)
Rainbow702
JavaScriptiframecontentDocument高度自适应局部刷新
如果需要对画面中的部分区域作局部刷新,大家可能都会想到使用ajax。
但有些情况下,须使用在页面中嵌入一个iframe来作局部刷新。
对于使用iframe的情况,发现有一个问题,就是iframe中的页面的高度可能会很高,但是外面页面并不会被iframe内部页面给撑开,如下面的结构:
<div id="content">
<div id=&quo
- 用Rapael做图表
tntxia
rap
function drawReport(paper,attr,data){
var width = attr.width;
var height = attr.height;
var max = 0;
&nbs
- HTML5 bootstrap2网页兼容(支持IE10以下)
xiaoluode
html5bootstrap
<!DOCTYPE html>
<html>
<head lang="zh-CN">
<meta charset="UTF-8">
<meta http-equiv="X-UA-Compatible" content="IE=edge">