E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
★FPGA项目经验
企业直呼
FPGA
人才难寻
FPGA
是即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。
程老师讲FPGA
·
2023-12-16 05:25
fpga开发
要学
FPGA
还要学单片机
当今,
FPGA
和单片机的应用非常广泛,在有
FPGA
知识的基础上,可以把
FPGA
作为主要的学习目标,单片机作为辅助技能。其实二者是相互促进的。
程老师讲FPGA
·
2023-12-16 05:55
fpga开发
单片机
嵌入式硬件
如何分配
FPGA
管脚
如何有效的利用
FPGA
的资源,管脚分配也是必须考虑的一个重要问题。
程老师讲FPGA
·
2023-12-16 05:55
fpga开发
基于
FPGA
的视频接口之高速IO
简介相对于其他视频接口来说,高速IO接口(以Xilinx公司为例,spartan6系列的GTP、Artix7系列的GTP,KENTEX7系列的GTX和GTH等)具有简化设计、充分利用
FPGA
资源、降低设计成本等功能
Eidolon_li
·
2023-12-16 00:59
基于FPGA的视频接口驱动
fpga开发
基于
FPGA
的视频接口之高速IO(PCIE)
简介相对于其他高速IO接口应用,PCIE协议有专门的的IP来进行操作,通过8对输入高速IO,以及输出高速IO,来实现PCIEX8功能。原理框图原理图软件调用
Eidolon_li
·
2023-12-16 00:59
基于FPGA的视频接口驱动
fpga开发
基于
FPGA
的视频接口之高速IO(光纤)
简介对于高速IO口配置光纤,现在目前大部分开发板都有配置,且也有说明,在此根据自己的工作经验以及对于各开发板的说明归纳通过高速IO接口,以及硬件配置,可以实现对于光纤的收发功能,由于GTX的速率在500Mbs到10Gbps之间,但通道高速io可配置光纤10G硬件,物理通完成,则可传输常见的光纤协议,例如UDP协议,FC-AC协议,ARINC818协议等来完成对于视频的发送和接收功能。原理框图如上图
Eidolon_li
·
2023-12-16 00:24
基于FPGA的视频接口驱动
网络
FPGA
UltraScale GTY 全网最细讲解,aurora 8b/10b编解码,HDMI视频传输,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、详细设计方案设计框图视频源选择ADV7611解码芯片配置及采集动态彩条视频数据组包UltraScaleGTY全网最细解读UltraScaleGTY基本结构UltraScaleGTY参考时钟的选择和分配UltraScaleGTY发送和接收处理流程UltraScaleGTY发送接口UltraScaleGTY接收接口UltraScaleGTYI
9527华安
·
2023-12-15 23:10
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
音视频
GTY
高速接口
8b/10b
aurora
HDMI
FPGA
高端项目:图像采集+UltraScale GTY + PCIE,aurora 8b/10b编解码+PCIE视频传输,提供工程源码和QT上位机源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我已有的PCIE方案3、详细设计方案设计框图视频源选择ADV7611解码芯片配置及采集动态彩条视频数据组包UltraScaleGTY全网最细解读UltraScaleGTY基本结构UltraScaleGTY参考时钟的选择和分配UltraScaleGTY发送和接收处理流程UltraScaleGTY发送接口UltraScaleGTY接收
9527华安
·
2023-12-15 23:10
FPGA
GT
高速接口
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
GTY
PCIE
XDMA
QT
8b/10b编解码
FPGA
UltraScale GTY 全网最细讲解,aurora 8b/10b编解码,板对板视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、详细设计方案设计框图视频源选择ADV7611解码芯片配置及采集动态彩条视频数据组包UltraScaleGTY全网最细解读UltraScaleGTY基本结构UltraScaleGTY参考时钟的选择和分配UltraScaleGTY发送和接收处理流程UltraScaleGTY发送接口UltraScaleGTY接收接口UltraScaleGTYI
9527华安
·
2023-12-15 23:39
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
音视频
GTY
高速接口
8b/10b
aurora
FPGA
高端项目:UltraScale GTH + SDI 视频解码,SDI转DP输出,提供2套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、详细设计方案设计框图3G-SDI摄像头LMH0384均衡EQUltraScaleGTH的SDI模式应用UltraScaleGTH基本结构参考时钟的选择和分配UltraScaleGTH发送和接收处理流程UltraScaleGTH发送接口UltraScaleGTH接收接口UltraScaleGTHIP核
9527华安
·
2023-12-15 23:30
FPGA
GT
高速接口
FPGA编解码SDI视频专题
菜鸟FPGA图像处理专题
FPGA
SDI
GTH
UltraScale
高速接口
DP
cordic 算法学习记录
参考:b站教学视频
FPGA
:Cordic算法介绍与实现_哔哩哔哩_bilibili
FPGA
硬件实现加减法、移位等操作比较简单,但是实现乘除以及函数计算复杂度高且占用资源多,常见的计算三角函数/平方根的求解方式有
little ur baby
·
2023-12-15 21:38
学习
fpga开发
10个即时通讯软件开发
项目经验
教训
即时通讯软件开发在现代社交和商务交流中扮演着重要的角色。然而,这个领域也充满了挑战。在本文中,我将探讨即时通讯软件开发的重要性以及开发者面临的挑战,并分享一些应对策略。10个经验教训明确需求:在开始开发之前,确保清楚地了解用户需求和功能要求。这将有助于避免后期的重新开发和修改。架构设计:合理的架构设计是即时通讯软件开发的关键。确保你的架构能够支持高并发和实时性,并具备扩展性和灵活性。安全性考虑:即
chenie0562
·
2023-12-15 20:23
即时通讯开发
开发即时通讯
开源即时通讯
阿里云
FPGA
主芯片选型
第一步:选定器件特色(重点关注
FPGA
的专用资源)1、高速BANK的引脚①若需要高速接口,需要多少个通道②每个通道的最高收发速度是多少。
客家元器件
·
2023-12-15 20:12
fpga开发
7.MATLAB变量——矩阵操作二
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2023-12-15 20:30
matlab
矩阵
线性代数
矩阵操作
6.MATLAB变量——矩阵操作一
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2023-12-15 20:29
matlab
矩阵
开发语言
【INTEL(ALTERA)】 quartus 专业版软件 23.4 中模拟以太网子
FPGA
IP 时p_ss_app_st_tx_ready 信号变为 X
问题描述选择启用前导码直通参数时,为什么在模拟以太网子英特尔®
FPGA
IP系统的40GbE和50GbEIntelAgilex®7F-Tile变体时,p_ss_app_st_tx_ready信号变为X。
神仙约架
·
2023-12-15 18:32
INTEL(ALTERA)
FPGA
fpga开发
网络
intel
altera
quartus
【INTEL(ALTERA)】 quartus错误“英特尔
FPGA
IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为 OSC_CLK_1_25MHZ
错误“英特尔
FPGA
IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为OS
神仙约架
·
2023-12-15 18:02
fpga开发
quartus
我的创作纪念日
首先,
项目经验
帮助我更好地理解理论知识在实际应用中的运作方式。通过实际操作,我能够深入了解技术的细节和不同组件之间的交互。其次,项目中遇到的挑战和问题促使我不断学习和改进。
程序终结者
·
2023-12-15 17:02
1024程序员节
verilog基础语法,wire,reg,input,output,inout
在
FPGA
中的基本定义为wire,reg,input,output,inout。只有正确的认识到这些基本概念,才能进行正确的开发。
q511951451
·
2023-12-15 12:58
fpga开发
wire和reg
input和ouput
verilog语法基础-移位寄存器
本节针对移位寄存器的基本应用场景给出基本的模版,并观测
FPGA
综合后的结构图。
q511951451
·
2023-12-15 12:57
fpga开发
verilog基本语法
移位寄存器
数据延迟链
verilog基础语法-计数器
概述:计数器是
FPGA
开发中最常用的电路,列如通讯中记录时钟个数,跑马灯中时间记录,存储器中地址的控制等等。本节给出向上计数器,上下计数器以及双向计数器案例。
q511951451
·
2023-12-15 12:57
fpga开发
verilog语法基础
计数器
verilog基本语法-时序逻辑基础-记忆单元
通常不会使用锁存器来保存信息,但是在
FPGA
中,保留了大量的锁存器的功能,这是因为触发器本身是由锁存器构造成的,保留锁存器功能并不会消
q511951451
·
2023-12-15 12:45
fpga开发
verilog基本语法
数据存储单元
锁存器
触发器
寄存器
【【RGB LCD字符 和图片的显示实验】】
RGBLCD字符和图片的显示实验本次实验参考自《正点原子领航者ZYNQ之
FPGA
开发指南》RGBLCD字符和图片显示实验本次实验采用的板子是正点原子ZYNQ7020本次实验的大体代码可以参照上次实验的代码主要是为了学习字体取模的操作然后将其显示在屏幕上实验任务通过领航者开发板上的
ZxsLoves
·
2023-12-15 12:10
FPGA学习
图像学习
fpga开发
verilog语法基础-算术运算
FPGA
能够进行算术运算仅仅是低位的整数运算。其中性能比较好的是加法运算,减法运算,乘法运算,和左移除法运算。其中加法运算和减法运算可以看成一种运算。本节主要讨论简单的算术运算结构。
q511951451
·
2023-12-15 12:36
fpga开发
算术运算
verilog基本语法
算术运算电路结构
HI3559AV100和
FPGA
7K690T的PCIE接口调试记录-续
上文https://blog.csdn.net/fzktongyong/article/details/134963814?spm=1001.2014.3001.5501上一篇文中PCIE实测速度和理论计算有较大偏差,经过尝试后有所提升。1、提升效果1)、RC写操作,实测速度817MB/s(410+407)先前为670MB/s。2)、RC读操作,实测速度710MB/s(357+353)先前为500
雨之小
·
2023-12-15 12:04
pcie
3559
PCIE
【
FPGA
/verilog -入门学习12】Verilog可配置的PWM设计,参数传递的3种方式
需求:基于任务(task)的PWM设计仿真验证需求分析:1,需求实现可配置PWM输出(频率,占空比)2,输入,输出端口inputi_clk,//clk=50Mhzinputi_rst_n,inputi_en,outputrego_vld,//有效信号outputrego_pwm3,定义计数寄存器reg[7:0]cnt;用于计数,0~分频最大值,o_pwm在计数到0~正数占空比来临前置高,其他时间置
王者时代
·
2023-12-15 12:33
verilog
&FPGA
fpga开发
学习
vivado约束方法4
它分析了网表、时钟网络连接和现有的定时限制,以便根据《超快设计方法指南》提供建议用于
FPGA
和SoC(UG949)。以下11涵盖了三类约束页面,然后是摘要。
cckkppll
·
2023-12-15 12:03
fpga开发
西南科技大学数字电子技术实验七(4行串行累加器设计及
FPGA
实现)预习报告
一、计算/设计过程说明:本实验是验证性实验,计算预测验证结果。是设计性实验一定要从系统指标计算出元件参数过程,越详细越好。用公式输入法完成相关公式内容,不得贴手写图片。(注意:从抽象公式直接得出结果,不得分,页数可根据内容调整)(1)激励表现态输入次态输出双稳输入QnEFQn+1SJK000000x001010x010010x011101x10001x110110x011010x011111x0设
Myon⁶
·
2023-12-15 12:31
西科大数模电实验
fpga开发
西科大
数电实验
mutisim
西南科技大学数字电子技术实验四(基本触发器逻辑功能测试及
FPGA
的实现)
FPGA
部分
4、学会用
FPGA
实现本实验内容。
Myon⁶
·
2023-12-15 12:30
西科大数模电实验
fpga开发
mutisim
diamond
西南科技大学
数电实验
西南科技大学数字电子技术实验四(基本触发器逻辑功能测试及
FPGA
的实现)预习报告
一、计算/设计过程说明:本实验是验证性实验,计算预测验证结果。是设计性实验一定要从系统指标计算出元件参数过程,越详细越好。用公式输入法完成相关公式内容,不得贴手写图片。(注意:从抽象公式直接得出结果,不得分,页数可根据内容调整)(1)D触发器特征方程:Qn+1=D特性表:DQnQn+1100010101111(2)JK触发器特征方程特性表:JKQnQn+1000000110100011010011
Myon⁶
·
2023-12-15 12:55
西科大数模电实验
fpga开发
西南科技大学
mutisim
数电实验
FPGA
知识汇集-ASIC移植中的
FPGA
芯片划分
通常,
FPGA
单芯片难以容纳下整个ASIC设计,因此需要将整个系统划分到多颗
FPGA
芯片中运行(见图1),工程师往往需要借助原型验证平台来实现这样的目标。
FPGA技术联盟
·
2023-12-15 11:33
硬件原理设计
硬件设计
FPGA
fpga开发
人工智能
FPGA
芯片选型十步
FPGA
芯片选型十步拍明芯城拍明芯城元器件交易平台www.iczoom.com
FPGA
全称是FieldProgrammableGateArray,中文名是现场可编程门阵列,是一种硬件可重构的集成电路芯片
bk094
·
2023-12-15 11:28
fpga开发
淦!“忍一时越想越气,退一步越想越亏‘’ 三面阿里,被面试官怼得体无完肤
(自报家门,
项目经验
,技术栈,求职愿望)2、分布式:问的还是挺多的。
AI乔治
·
2023-12-15 11:20
特权
FPGA
学习笔记
存储器可用于异步时钟域的信号处理,双口RAM多用于交互式数据,FIFO多用于单向数据传输;以task的方式封装testbench子程序,以提高复用程度;模板中,vho是vhdl模板,veo是verilog模板;runblockautomation,实际实例化相关的处理器模块生成bdoutput之后,再生成wrapper顶层文件,再exportHardware到SDK,打开SDK后就会有文件mem_
chinxue2008
·
2023-12-15 11:55
fpga开发
学习
笔记
特权
FPGA
第二章 笔记
原本官方那本,按章顺路走,反而枯燥,重新找了一本重读。1.应用领域,与传统处理器比,实时性是一大优势;信号处理,协议接口;2.功能仿真,时序约束;3.注释应解释与实现的功能相关,而不是该语句本身;4.
chinxue2008
·
2023-12-15 11:25
fpga开发
特权
FPGA
学习笔记
门电路,省去了HDL语言的中间转换,可以看作是C向C#的演进,基于zynq面向以前使用C的开发人员,但是个人觉得,HDL存在且未被C取代,工具的着眼点就是面向底层调参,而把中间硬件参屏蔽掉,直接面向业务,
FPGA
chinxue2008
·
2023-12-15 11:25
fpga开发
学习
笔记
西南科技大学数字电子技术实验七(4行串行累加器设计及
FPGA
实现)
FPGA
部分
一、实验目的1、掌握基于Verilog语言的diamond工具设计全流程。2、熟悉、应用VerilogHDL描述数字电路。3、掌握VerilogHDL的组合和时序逻辑电路的设计方法。4、掌握“小脚丫”开发板的使用方法。二、实验原理三、程序清单(每条语句必须包括注释或在开发窗口注释后截图)逻辑代码:moduletotal_sum(inputwirerst,y,k,outputwiresum,outp
Myon⁶
·
2023-12-15 11:46
数电实验
fpga开发
西南科技大学
数电实验
mutisim
数字电子技术
数字滤波器:MATLAB常用函数
数字滤波器:MATLAB常用函数数字滤波器的MATLAB与
FPGA
实现AlteraVerilog版第2版MATLAB预备函数知识1MATLAB常用的信号产生函数 在进行数字信号处理仿真或设计时,经常需要产生随机信号
小小低头哥
·
2023-12-15 10:54
matlab
fpga开发
开发语言
【Verilog】
FPGA
程序设计---Verilog基础知识
目录Verilog和VHDL区别Verilog和C的区别Verilog基础知识1Verilog的逻辑值2Verilog的标识符3Verilog的数字进制格式4Verilog的数据类型1)寄存器类型2)线网类型3)参数类型5Verilog的运算符1)算术运算符2)关系运算符3)逻辑运算符4)条件运算符5)位运算符6)移位运算符7)拼接运算符8)运算符的优先级Verilog程序框架1注释2关键字3程序
无损检测小白白
·
2023-12-15 10:21
fpga开发
Quartus II + Modelsim 脚本仿真
软件版本:Intel®Quartus®PrimeDesignSuite:23.2方式参考附件Intel官方文档:Questa*-Intel®
FPGA
EditionQuick-Start:Intel®Quartus
GBXLUO
·
2023-12-15 10:20
FPGA
fpga开发
干货 | 携程旅游大语言模型系统介绍及其应用
作者简介Terry,携程自然语言处理和大语言模型算法方向专家,有多年的自然语言处理
项目经验
和AI落地经验。
携程技术
·
2023-12-15 10:15
旅游
语言模型
人工智能
自然语言处理
【
FPGA
】数字电路设计基础
在IC/
FPGA
逻辑设计里面,一般只能处理数字信号,当然,现在有一些高端的
FPGA
,
无损检测小白白
·
2023-12-15 10:41
fpga开发
移植Modelsim仿真工程
环境软件路径公司PC1QuartusIIPrimePro21.4C:\intel
fpga
_pro\21.4\quartus\bin64\qpro.exeModelSimSE-6410.5C:\modeltech64
GBXLUO
·
2023-12-15 10:11
FPGA
Modelsim仿真
单片机——通信协议(
FPGA
+c语言应用之spi协议解析篇)
引言串行外设接口(SPI)是微控制器和外围IC(如传感器、ADC、DAC、移位寄存器、SRAM等)之间使用最广泛的接口之一。本文先简要说明SPI接口,然后介绍ADI公司支持SPI的模拟开关与多路转换器,以及它们如何帮助减少系统电路板设计中的数字GPIO数量。SPI是一种同步、全双工、主从式接口。来自主机或从机的数据在时钟上升沿或下降沿同步。主机和从机可以同时传输数据。SPI接口可以是3线式或4线式
我来挖坑啦
·
2023-12-15 07:09
fpga开发
单片机
c语言
基于SpringBoot+thymeleaf协同过滤算法山河旅游推荐系统(Java毕业设计)
在这里,我将会结合实际
项目经验
,分享编程技巧、最佳实践以及解决问题的方法。无论你是初学者还是有一定经验的程序员,我都希望能够为你提供有价值的内容,帮助你更好地理解编程世界。
周周学Java
·
2023-12-15 07:26
java
spring
boot
旅游
实验二 龙芯平台组合逻辑电路实验HEBUT
实验项目名称实验二龙芯平台组合逻辑电路实验实验成绩实验者D.D.D.专业班级实验日期2023年5月19日一、实验目的1.熟悉龙芯实验平台;2.熟悉Vivado软件使用及
fpga
编程过程;3.熟悉数码管原理
FellAveal
·
2023-12-15 05:18
fpga开发
CPU、MCU、MPU、DSP、
FPGA
各是什么?有什么区别?
1、CPU中央处理器,简称CPU(CentralProcessingUnit),中央处理器主要包括两个部分,即控制器、运算器,其中还包括高速缓冲存储器及实现它们之间联系的数据、控制的总线。电子计算机三大核心部件就是CPU、内部存储器、输入/输出设备。中央处理器的功效主要为处理指令、执行操作、控制时间、处理数据.CPU历史发展:Intel于1971年发售了自己的第一款4位微处理器,设计与ROM400
风禾万里
·
2023-12-14 23:51
智能座舱
fpga开发
单片机
嵌入式硬件
【
FPGA
】Quartus18.1打包封装网表文件(.qxp)详细教程
当我们在做项目的过程中,编写的底层Verilog代码不想交给甲方时怎么办呢?此时可以将源代码打包封装成网表文件(.qxp)进行加密,并且在工程中进行调用。QuartusII的.qxp文件为QuartusIIExportedPartition,用于创建综合或者PAR之后的网表文件。一、.qxp文件打包封装步骤在QuartusII的ProjectNavigator中选中欲创建qxp的module文件,
白码王子小张
·
2023-12-14 22:26
FPGA
fpga开发
【INTEL(ALTERA)】 quartus F-Tile HDMI 英特尔
FPGA
IP设计示例无法正常工作怎么办
项目场景:quartusF-TileHDMI英特尔
FPGA
IP设计示例无法正常工作。
神仙约架
·
2023-12-14 22:55
INTEL(ALTERA)
FPGA
fpga开发
quartus
altera
intel
【INTEL(ALTERA)】 quartus版本 21使用SDI II IP出现错误:无法生成示例设计example_design
项目场景:quartus版本21SDIII
FPGA
IP设计示例生成失败怎么办原因分析:适用于Windows*的英特尔®Quartus®PrimeProEdition软件版本21.3和版本21.4以及英特尔
神仙约架
·
2023-12-14 22:55
INTEL(ALTERA)
FPGA
fpga开发
quartus
intel
altera
上一页
22
23
24
25
26
27
28
29
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他