E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
pcie
基于 EFISH-SBC-RK3588 的无人机通信云端数据处理模块方案
通信接口扩展:
PCIe
3.0:外接5G模组(如QuectelRM500Q),支持SA/NSA双模组网,上
电鱼智能
·
2025-04-27 05:56
无人机
边缘计算
人工智能
嵌入式硬件
linux
网络
看看KIMI怎么说-沐曦C500计算卡是什么样的水平?
沐曦C500计算卡是沐曦公司推出的一款高性能国产GPU,具有较高的性能和诸多优势,以下是其具体介绍:性能参数算力:
PCIe
版本FP32矢量算力15TFLOPS、矩阵算力30TFLOPS,TF32算力120TFLOPS
释迦呼呼
·
2025-04-26 18:48
AI一千问
人工智能
大数据
机器学习
深度学习
lspci是如何工作的
目录前言lspci那么系统是怎么知道每个
PCIe
设备具体是哪个厂商的哪种设备的?
WuPeng_uin
·
2025-04-26 14:21
打破砂锅系列
网络
[
PCIe
5.0] 6.2.4.2 Multiple Error Handling (Advanced Error Reporting Capability)
一、总结概括
PCIE
xpress(
PCIe
)高级错误报告(AER)的多错误处理机制通过以下方式管理并发错误:错误状态寄存器:Uncorrectable/CorrectableErrorStatus寄存器累积记录错误
jxdzlgl2018
·
2025-04-26 09:48
PCIe
5.0各章节重点总结专栏
硬件架构
信息与通信
驱动开发
fpga开发
[
PCIe
5.0] 6.2.4.1 Root Complex Considerations (Advanced Error Reporting)
一、总结概括
PCIE
xpress(
PCIe
)**根复合体(RootComplex)**在高级错误报告(AER)中的关键机制如下:1.错误源标识(ErrorSourceIdentification)功能:
jxdzlgl2018
·
2025-04-26 09:18
PCIe
5.0各章节重点总结专栏
驱动开发
fpga开发
信息与通信
硬件架构
看看Grok3怎么回答-沐曦C500计算卡是什么样的水平?
PCIe
版本性能约为A100的77%,OAM版本约92%,内存64GB,功耗350-450W。内存带宽数据可能有误,需进一步确认,整体表现接近国际顶级。
释迦呼呼
·
2025-04-25 22:33
AI一千问
人工智能
深度学习
机器学习
算法
PCIE
Spec ---Power management
Overview电源管理主要是分为两个大类:Dstates和Lstates。Dstates是和某个特定的Function有关的电源状态:D0为运行状态,功耗最大D1、D2为中间省电状态D3Hot是一个非常低的功率状态D3Cold为关机状态Lstates是和特定的link有关的电源状态:L0是运行状态L0p是L0的低功率子状态L0s,L1,L1.0,L1.1和L1.2是各种低功率状态电源管理主要提供
BIOS菜鸟工程师
·
2025-04-22 19:50
PCI
学习
嵌入式硬件
服务器
PCIE
Spec ---Introduction
Introduction
PCIE
xpress是一种高性能的通用I/O接口,用于各种未来的计算和通信平台。
BIOS菜鸟工程师
·
2025-04-22 19:50
PCI
学习
网络
服务器
PCIE
Spec ---PCI Express Layering Introduction
PCIE
xpressLayeringOverview
PCIE
的逻辑结构可以分为三层:事务层、数据链路层、物理层。每一个层级可以分为两部分:一部分用于处理输出的信息,另一部分用于处理输入的信息。
BIOS菜鸟工程师
·
2025-04-22 19:50
PCI
服务器
嵌入式硬件
学习
基于
PCIE
X16总线架构的4路QSFP28 100G光纤通道适配器(可实现100%国产化)
板卡概述
PCIE
736是一款基于
PCIE
总线架构的4路QSFP28100G光纤通道适配器,该板卡具有1个
PCIe
Gen3x16主机接口、一共4个QSFP28100G光纤接口,可以实现4路QSFP28100G
北京青翼科技
·
2025-04-22 18:09
fpga开发
【AI服务器】基于
PCIe
总线架构的2路10G光纤通道适配器
2路10GSFP+光纤通道
PCIE
x8主机接口,支持5Gbps/lane,系统带宽4GByte/s光纤通道支持RapidIO、Aurora等协议标准,最高支持10Gbps/lane具有1组独立的DDR3SDRAM
深圳信迈科技DSP+ARM+FPGA
·
2025-04-22 18:09
AI服务器加速
服务器
架构
fpga开发
基于RK3588+FPGA+AI YOLO全国产化的无人船目标检测系统(二)平台设计
4.1国产AI平台总体架构本文设计了一套灵活高效的国产AI平台总体架构,设计方法是在嵌入式平台上使用串行总线(PeripheralComponentInterconnectexpress,
PCIe
)或者
深圳信迈科技DSP+ARM+FPGA
·
2025-04-22 15:51
瑞芯微+FPGA
AI边缘盒子
人工智能
YOLO
目标检测
计算机视觉
信号处理
fpga开发
【PCI】
PCIe
配置空间访问(九)
本文参考
PCIe
协议5.0:https://download.csdn.net/download/zz2633105/89204842配置空间结构PCI协议定义了256byte配置空间供PCI设备使用,
caodongwang
·
2025-04-20 09:29
#
PCI
&
PCIE
PCIe
PCIe配置空间
CAM
ECAM
【
PCIE
PHY链路训练】
PCIE
PHY链路训练1Rc和EP整个系统工作如何确保经过物理层模数转换后的信号经过PCB如何能正确被对端设备物理层恢复?
中古传奇
·
2025-04-20 09:55
PCIE
PCIE
【rdma通信名词概念】
2
PCIe
中的MSI-X中断机制?1.在rdma网卡中,QP(SQ和RQ)、CQ、EQ和SQR的含义是什么以及功能是什么?
中古传奇
·
2025-04-20 09:25
RDMA
rdma
手把手教你学
PCIE
(3.2)--
PCIe
配置空间和配置机制详解
目录
PCIe
配置空间和配置机制详解1.配置空间(ConfigurationSpace)1.1结构1.2寄存器固定功能寄存器可编程寄存器2.配置机制2.1配置访问模式Type0Type12.2配置周期2.3
小蘑菇二号
·
2025-04-20 09:24
手把手教你学
PCIe
专栏简介
单片机
嵌入式硬件
手把手教你学
pcie
--基本概念--
PCIe
配置空间格式
目录
PCIe
配置空间格式1.标准配置空间(StandardConfigurationSpace)2.扩展配置空间(ExtendedConfigurationSpace)
PCIe
配置空间访问机制1.Type0
小蘑菇二号
·
2025-04-20 09:24
手把手教你学
PCIe
专栏简介
pcie
航空电子ARINC818采集卡
ARINC818采集卡是针对航空电子数字视频总线协议(AvionicsDigitalVideoBUS,ADVB)的高性能
PCIe
视频光纤采集测试设备。
深圳信迈科技DSP+ARM+FPGA
·
2025-04-19 18:10
航空航天测试
音视频
查看 GPU 与 NUMA 节点的绑定关系
目录一、通过nvidia-smi直接查看(NVIDIA专属)1.命令与输出解读2.原理二、通过
PCIe
设备路径关联NUMA节点(通用方法)1.步骤1:找到GPU的
PCIe
地址2.步骤2:读取
PCIe
设备的
清风 001
·
2025-04-18 16:56
AI大模型底层建设
前端
linux
人工智能
【收藏】KVM GPU虚拟化技术
1、GPU直通模式(Passthrough)通过IOMMU技术将物理GPU的
PCIe
设备直接映射到虚拟机,实现接近物理机的性能(损耗/etc/modprobe.d/vfio.conf#配置系统自动加载vfio-pci
玄学魔术师
·
2025-04-16 09:27
人工智能
操作系统
gpu算力
服务器
人工智能
ai
Thunderbolt(雷电接口)详解
一、Thunderbolt的定义与核心特性Thunderbolt是由Intel和Apple联合开发的高速接口标准,结合
PCIe
和DisplayPort协议,支持数据传输、视频输出、电源供应及设备级联。
美好的事情总会发生
·
2025-04-15 16:31
高速接口
嵌入式硬件
硬件工程
智能硬件
【数据采集】技术对比:
PCIe
、PXIe、PCI、PXI、网口与USB
本文深入分析
PCIe
、PXIe、PCI、PXI、以太网口(网口)和USB这几种常见的数据采集接口,探讨它们的异同及发展趋势。
Future_Comtech
·
2025-04-14 00:45
数据采集
DAQ技术对比
嵌入式系统与采集
和H100相比,英伟达的H20、L20 和 L2 芯片性能如何?
据媒体最新报道,英伟达即将推出至少三款新的AI芯片,包括H20SXM、
PCIe
L20和
PCIe
L2,以替代被美国限制出口的H100。
u013250861
·
2025-04-12 22:54
#
LLM/部署&推理
人工智能
大数据
系统开机设备寻址全流程:从 UEFI 伪代码到内核映射
本文以AMD集成GPU(ACPI描述)和NVIDIA独立显卡(
PCIe
设备)为例,详细介绍这一过程。
不堪沉沦
·
2025-04-10 20:55
操作系统
驱动开发
Linux学习
linux
SPI传输与驱动框架的实现
本文章相关专栏往期内容,SPI子系统专栏:SPI通信协议与Linux设备驱动框架解析PCI/
PCIe
子系统专栏:专栏地址:PCI/
PCIe
子系统
PCIe
设备MSI/MSI-X中断源码分析与驱动编写–末片
憧憬一下
·
2025-04-09 21:54
嵌入式驱动开发
#
SPI子系统
嵌入式
linux驱动开发
arm开发
SPI
PCI、
PCIE
、PIC
PCI总线PCI(PeripheralComponentInterconnect,外设部件互连标准,或外围器件互联)是目前个人电脑中使用最为广泛的接口,几乎所有的主板产品上都带有这种插槽。PCI插槽也是主板带有最多数量的插槽类型,在目前流行的台式机主板上,ATX结构的主板一般带有5~6个PCI插槽,而小一点的MATX主板也都带有2~3个PCI插槽,可见其应用的广泛性。PCI是由PCISIG(PCI
肆〇
·
2025-04-06 00:54
计算机硬件
网络连接
CPU
linux
运维
服务器
单片机
pci-e
PCI与
PCIe
接口的通信架构是主从模式吗?
PCI(PeripheralComponentInterconnect)总线在通信架构上本质是主从模式,但其具体实现和角色分配在不同版本(如传统PCI与
PCIE
xpress)中存在差异。
最后一个bug
·
2025-04-06 00:53
嵌入式linux/RTOS
linux
arm开发
开发语言
stm32
嵌入式硬件
多通道数据采集和信号生成的模块化仪器如何重构飞机电子可靠性测试体系?
在本文中,我们将了解模块化仪器(无论是
PCIe
、PXIe还是LXI)如何提供测试和排查这些系统所需的多通道数据采集和信号生成能力。一、飞机数据通信总线飞机中使用两种标准化数据总线。
德思特
·
2025-04-04 21:53
测试测量
数据采集系统
飞机电子
多通道数据采集和信号生成
RFSOC27DR/47DR-8路ADC + 8路DAC
PCIe
3.0数据处理卡
RFSOC27DR-8路ADC+8路DAC
PCIe
3.0数据处理卡关于47DR或27DR,我们有一套demo工程,把所有的东西都跑起来。基本上用户按照使用手册一步一步来,都可以把自己的应用改出来。
FPGA_ADDA
·
2025-04-03 21:17
RFSOC27DR
RFSOC47DR
8收8发
10G采样
fpga开发
嵌入式硬件
升立德32路IO控制卡
PCIe
-1230
概述:
PCIe
-1230是一款光隔离32通道输入输出控制卡,可实现2500V的光电隔离保护,具有5-35V的输出范围,使其在继电器驱动及自动控制等方面具有广阔的工业应领域。
升立德科技
·
2025-04-03 10:36
单片机
stm32
嵌入式硬件
树莓派5智能家居中控:HomeAssistant全配置指南
一、硬件选型与系统架构1.1树莓派5的硬件优势2023年发布的树莓派5采用BroadcomBCM2712处理器(4核Cortex-A76架构),相比前代产品具有三大突破性改进:接口升级:首次支持
PCIe
2.0
知识产权13937636601
·
2025-03-31 05:36
计算机
智能家居
DeepSeek-R1满血版私有化部署整体方案
一、硬件配置方案单节点基础配置服务器型号:戴尔PowerEdgeR760xaGPU服务器CPU:双路AMDEPYC9654(96核/192线程,支持
PCIe
5.0)34内存:1TBDDR5ECC
A管哥@IT运维
·
2025-03-27 08:38
服务器
运维
人工智能
学习笔记——GPU
一、GPU硬件结构NVIDIAA100GPU的硬件结构HBM2:显存MemoryController:负责控制HBM2和L2Cache之间的通信High-SpeedHub:GPU总线,将NVLink、
PCIE
鹤岗小串
·
2025-03-23 09:17
gpu算力
分布式
信息与通信
系统架构
硬件架构
运维
笔记
LINUX
PCIe
架构详解
LINUX
PCIe
架构详解【下载地址】LINUX
PCIe
架构详解分享LINUX
PCIe
架构详解欢迎阅读《LINUX
PCIe
架构详解》文档项目地址:https://gitcode.com/Open-source-documentation-tutorial
吕喜曦
·
2025-03-23 01:30
NVMe(Non-Volatile Memory Express)详解
一、NVMe的定义与核心特性NVMe(非易失性内存主机控制器接口规范)是一种基于
PCIe
总线的高性能存储协议,专为固态硬盘(SSD)设计,旨在替代传统的AHCI协议(如SATA)。
美好的事情总会发生
·
2025-03-22 22:38
高速接口
嵌入式硬件
硬件工程
智能硬件
pcie
bar空间region [disable]无法访问
现象没有截图,下图[virtual]时需要重启host,为[disable]时可以用解决方案的命令解决方案set
pcie
-s01:00.0COMMAND=0x02解释thiswillenablememorymappedtransfersforyour
pcie
device.In4.8kernelsomethingischanges
格局视界
·
2025-03-22 02:48
PCIE
arm开发
PXI/PXIe控制器 4Link架构 16GB带宽 兼容主流PXIe机箱 设计文件 原理图&PCB FPGA源码 可直
其中,PXI(
PCIe
XtensionsforInstrumentation)是一种基于PCI总线的测试和测量平台,而PXIe则是对PXI进行扩展和增强的新一代标准。
FjtKvOwLaGa
·
2025-03-22 02:17
fpga开发
架构
【北京迅为】iTOP-RK3568开发板OpenHarmony系统南向驱动开发UART接口运作机制
RK3568支持4K解码和1080P编码,支持SATA/
PCIE
/USB3.0外围接口。RK3568内置独立NPU,可用于轻量级人工智能应用。
迅为电子
·
2025-03-21 14:38
RK3568开发板
RK3568开发板
OpenHarmony
nvidia_uvm 被占用,nvidia-smi 卡死
PCIe
通道异常多卡环境可能由于
PCIe
配置
guganly
·
2025-03-19 15:08
数据中心运维实战
chrome
前端
服务器
运维
linux
PCIe
信号传输的幕后:HCSL与LP-HCSL深度解析
在数字化浪潮席卷的当下,
PCIe
(PeripheralComponentInterconnectExpress)作为高速串行计算机扩展总线标准,已然成为计算机内部硬件设备连接领域的中流砥柱。
赛卡
·
2025-03-16 06:28
单片机
嵌入式硬件
服务器
人工智能
硬件架构
fpga开发
DPU的架构:模块化与可扩展性
5.
PCIe
接口模块提供与主机CPU的高
绿算技术
·
2025-03-16 02:58
DPU架构介绍
架构
科技
缓存
算法
FPGA行业三大岗位详细介绍,0基础入门必读
前端设计工程师读文档,写文档:数字前端设计工程师需要阅读大量的协议文档,如
PCIe
、Ethernet、USB等,文档内容涉及到硬件协议、设计需求等。
博览鸿蒙
·
2025-03-12 00:10
FPGA
fpga开发
[
PCIE
5.0] 4.3.6.7 Ordered Set Modification Rules
这段文字详细描述了Retimer如何处理和转发OrderedSets,以及在不同情况下它如何修改特定字段。以下是这些内容的通俗解释:1.Retimer的修改规则Retimer在转发OrderedSets时,不能随意修改字段,它只能按照规范中的要求和允许的方式修改某些字段。具体来说,Retimer会修改以下几个字段:a.LF和FS字段•LF(LinkFailure):Retimer会修改TS1Ord
jxdzlgl2018
·
2025-03-11 08:26
PCIe
5.0各章节重点总结专栏
硬件架构
信息与通信
驱动开发
fpga开发
从基础到实践(十三):无源晶振和有源晶振的应用指南
有源晶振集成振荡电路,直接输出稳定时钟信号,具备高精度(±0.1ppm)、低抖动、抗干扰强等特性,是通信设备(5G基站)、卫星导航、高速接口(
PCIe
/USB)等高性能场景的刚需。
硬件进化论
·
2025-03-11 03:41
php
开发语言
硬件工程
人工智能
模块测试
基于Linux系统的边缘智能终端(RK3568+EtherCAT+
PCIe
+4G+5G)
背景现有产品基本都是传统的产品,比如之前写的RTU还有基于Linux系统的物联网采集终端都是传统意义的产品,大家做的都差不多,能拼的除了价格之外就是软硬件的基本功了,好的产品肯定是要经过时间的磨合的。没有任何人可以写出来没有bug的软件,而且软件功能越多出现问题的概率就会越大。传统的设备已经趋于完备,市场存量也差不多了,厂家也玩不出来什么花样了。但客户的需求或者创造出来的客户需求还在不停变化,没法
dreamczf
·
2025-03-09 06:23
5G
物联网
人工智能
linux
英伟达常见产品使用场景对比说明
适用场景模型性能对比数据中心与AI计算H100(SXM)80GBHBM33TB/s未公开(企业级)超大规模AI训练(千亿参数)、HPC比A100性能提升3-6倍(BERT训练),FP8精度加速显著H800(
PCIe
放羊郎
·
2025-03-06 14:37
人工智能技术
项目方案
人工智能
人工智能
深度学习
机器学习
英伟达
训练芯片
【
PCIe
总线及设备入门学习专栏 4.5 --
PCIe
中断 MSI 与 MSI-X 机制介绍】
文章目录PCI设备中断机制
PCIe
设备中断机制
PCIe
MSI中断机制MSICapabilityMSI-X中断机制MSI-XcapabilityMSI-XTablePBAMSI-Xcapability解析
主公讲 ARM
·
2025-03-06 00:42
#
【PCIe
Bus
专栏】
PCIe
msi
PCIe
MSI-X
PCIe
中断机制
MSI-X
中断机制
MSI
中断机制
PCI
中断
【
PCIE
737】基于全高
PCIe
x8总线的KU115 FPGA高性能硬件加速卡
产品概述
PCIE
737是一款基于
PCIE
总线架构的KU115FPGA的12路光纤通道处理平台,该板卡具有1个
PCIe
Gen3x8主机接口、3个QSFP+40G光纤接口,可以实现3路QSFP+40G光纤的数据实时采集
北京青翼科技
·
2025-03-04 11:39
图像处理产品
图像处理
信号处理
人工智能
智能硬件
【
PCIe
总线及设备入门学习专栏 10.1 -- Linux
PCIe
驱动框架 之 RK3399 Region1 访问】
文章目录CPU读写region0的地址MEM/IO读写示例配置Region1用于内存读写配置Region1地址转换Region1地址访问descregistersCPU读写region0的地址本篇文章紧接【
PCIe
主公讲 ARM
·
2025-03-01 17:34
#
【PCIe
Bus
专栏】
pcie
【北京迅为】iTOP-RK3568OpenHarmony系统南向驱动开发-第5章 UART接口运作机制
RK3568支持4K解码和1080P编码,支持SATA/
PCIE
/USB3.0外围接口。RK3568内置独立NPU,可用于轻量级人工智能应用。
北京迅为
·
2025-03-01 14:19
鸿蒙
harmonyos
鸿蒙
嵌入式硬件
人工智能
RK3568
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他