E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
时钟电路
携一份美好幽居禅意里
时钟
滴答滴答,一秒一秒的走着,毫无表情,不缓不急,过去了就是过去了,或许,有很多事情,我们会缅怀,会留恋,会铭刻,会珍藏,但那还是属于过去,还是被盖上了刻有“曾经”两字的印章,来不及细思量,来不及描绘
Ago梦还未醒
·
2024-02-07 02:34
计算机体系结构期末复习流程大纲
处理器CPU访问存储器的指标:延迟时间(Latency)——单次存储器的访问时间:存储器访问时间>>处理器
时钟
周期;带宽(Bandwidth)——单位时间对存储器的访问次数:如果每条指令的执行需要m次访存操作
华东设计之美
·
2024-02-07 01:39
计算机体系结构
计算机体系结构
第1节、
电路
连接【51单片机+L298N步进电机系列】
↑↑↑点击上方【目录】,查看本系列全部文章摘要:本节介绍如何搭建一个51单片机+L298N+步进电机控制
电路
,所用材料均为常见的模块,简单高效的方式搭建起硬件环境。
皮皮黄-机电工程师
·
2024-02-06 23:00
皮皮黄
蓝桥杯必掌握知识点之图论(持续更新...)
有向无权图2.邻接表a.无向无权图b.有向无权图深度优先搜索(算法)1.栈实现(邻接矩阵)2.递归实现a.邻接矩阵b.邻接表3.连通块问题(邻接矩阵)4.无权图最短路问题基本概念1.生活中的图:交通路线图、
电路
图
了一li
·
2024-02-06 23:44
图论
算法
电路
分享 —— 单片机 1个IO口检测多路按键
电路
设计如下:三、仿真测试1、单一按键按键断开,IO口采集的电压为0V,测试如下接近于0V。(电压单位fv(femtovolt),电压
嵌入式学习和实践
·
2024-02-06 22:42
单片机
嵌入式硬件
1个IO多路按键
Ubuntu 22.04 安装配置时间同步服务器
目录1ubuntu部署时间同步服务器1.1ntpserver安装1.2/etc/ntp.conf配置1.3客户端配置1.4多server配置2ntp介绍2.1ntp协议1、什么ntp协议2、ntp
时钟
层级
暮雨浅夏
·
2024-02-06 21:48
Ubuntu
服务器
ubuntu
linux
STA | 什么是时序图?
时序分析的对象是如下图这种
电路
图。这种
电路
图被称为逻辑图。为了分析方便,用编号在图中标出各个节点。这样就能方便地指出不同的时序路线。时序分析针对的是一段段时序路线。因此,首先需要定位出起始点和终点。
准备钟
·
2024-02-06 20:42
STA静态时序分析基础
STA
芯片设计
数字后端
STA | 什么是min period 最小
时钟
周期?
Minperiod,也就是最小
时钟
周期,是DRV检查的一种。Minperiod用于检查
时钟
电路
是否达到了预期的工作频率。如何检查minperiod?minperiod的阈值是通过库文件查询得到的。
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是Noise噪声检查?
噪声代表了实际电平脱离理想电平的状态,当噪声超出
电路
的噪声容限时,则会导致
电路
故障。因此,噪声检查非常重要。噪声包含了Noisearea噪声面积和Noi
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
min pulse width 最小脉冲宽度
Minpulsewidth用于检查
时钟
信号的波形是否处在一个合理的状态。
准备钟
·
2024-02-06 20:41
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是静态时序分析?
2.动态时序分析容易想到的时序分析技术就是针对芯片
电路
进行时序的模拟仿真。也就是,模拟
电路
在实际运行时的行为,考
准备钟
·
2024-02-06 20:41
STA静态时序分析基础
STA
芯片设计
数字后端
vivado中IP核调用方法简介
在Vivado中,可以使用IP核来快速实现一些常见的功能模块,例如
时钟
管理、数字信号处理、图像处理等等。下面将介绍基于Vivad
Simuworld
·
2024-02-06 20:37
#
FPGA
fpga开发
vivado
IP核调用
Vivado Digilent IP核
最近在做FPGA的视频处理,学习中看见大佬使用现成的IP核会方便很多,其中就包括DynamicclockgeneratorIP核,根据视频分辨率不同产生动态
时钟
脉冲的IP核,可以说是相当的方便了,Dynamic
艾利芬特
·
2024-02-06 20:37
fpga开发
FPGA快速入门路径
基础学习-数字
电路
与系统这方面的书很多,推荐数字设计原理与实践一书,简单的过一遍,以后用到
zuoph
·
2024-02-06 18:14
FPGA+人工智能
电子技术
fpga开发
硬件工程
FPGA学习笔记
FPGA和ASICFPGA(FieldProgrammableGateArray)现场可编程逻辑门阵列,ASIC(ApplicationSpecificIntegratedCircuit)即专用集成
电路
橙橙养乐多
·
2024-02-06 18:11
fpga开发
学习
集成算法概述
Bagging模型:并行的训练一堆分类器(类似
电路
并联),典型代表是随机森林算法。随机森林的多样性,即构建的树模型之间存在一定差异。Boosting模型:提升算法(
J_Anson
·
2024-02-06 18:07
算法
集成算法
第一次正式投稿的经过
看着
时钟
倒数,内心的紧张,担忧能否最后一博。一分钟后,收到了自动回复的邮件。心又凉了,这一次终于拼了的决心,行动后又离梦想更远一步。因为疫情,文章的立意需要更深度的思考
予曦六石麻麻
·
2024-02-06 16:10
数字
电路
实验二:FPGA实验箱内置单脉冲测试、数码管基础测试、74LS197产生8421码循环测试信号、实现8421码->格雷码译码器、3-8译码器、设计改进实现48译码器a段显示译码
电路
数字
电路
实验报告二实验环境与仪器实验环境实验时间:2022.11.10地点:教学大楼A412气温:22℃实验仪器示波器/逻辑分析仪MSO5354FPGA实验箱元器件目录第一组数字
电路
实验报告二参与者一、
thinkerhui
·
2024-02-06 16:12
硬件工程
数字
电路
实验1:4联装7段数码管管脚功能、传统实验箱非门延迟、fpga各种虚拟门特性及边沿检测器
软件工程学院目录第一组数字
电路
实验报告一一、实验室环境与仪器1.实验环境2.实验仪器二、实验内容(1)测量4联装7段数码管管脚功能(2)测量74LS00与非门管脚功能与门延迟(使用传统实验箱)(3)74LS197
thinkerhui
·
2024-02-06 16:41
硬件工程
存储器芯片调研
设计和制造不同类型的存储器芯片,需要掌握不同的材料、器件、
电路
thinkerhui
·
2024-02-06 16:41
fpga开发
硬件架构
硬件工程
嵌入式硬件
周记(7.29~8.4)NO. 40
一,读书笔记分享《睡眠革命》的分享大家好,我是skyblue,今天我分享的是本书第一部分的1~3节:
时钟
在滴答、走慢与走快、90分钟睡眠法。
skyblue_910
·
2024-02-06 15:04
电路
设计(11)——带有触摸开关的循环数显装置proteus仿真
1.设计要求使用指定的元件,用模电、数电等有关知识,设计并制作带有触摸电极的
电路
,当
电路
得电,便能以“1-4-7-2-5-8-3-6-9”的顺序循环显示数字,几秒钟后就停显、消隐。
嵌入式小李
·
2024-02-06 14:27
数字
模拟电路
proteus
数字电路
循环数显装置
模拟电路
电路
设计(12)——光控数显式风扇调速器的proteus仿真
1.设计要求使用指定元器件,用模电、数电等有关知识,设计并制作一个至少有三级变速的简单的电扇调速器。其要求是当分别数显0、1、2三个数字时,电扇相应处在失电、强电(市电电压)、弱电(小于市电电压)三挡级的供电状态(设市电电压为220V50HZ)。我们使用220伏交流40瓦的白炽灯泡及塑壳灯头一套(供电导线从提供给作品用的电源线上剪下一段即可),用于替代风扇。用灯泡的熄、亮、暗代替电扇的失电、强电、
嵌入式小李
·
2024-02-06 14:54
数字
模拟电路
proteus
模拟电路
数字电路
风扇调速器
父爱
有一天,她没睡,躺在床上辗转反侧,
时钟
发出细微的响声,时间一点点的流逝,门外的楼梯隐约传来一丝丝响动,门悄然打开了。他感到父亲正向她走来,轻轻得帮她拉了拉
无尽追逐
·
2024-02-06 13:22
运算放大
电路
的线性应用(1)
为了实现对输入信号更好的控制和放大,我们需要对运放
电路
的线性区间进行研究。
代码能跑就可以
·
2024-02-06 13:13
单片机
嵌入式硬件
登山记
周日终于迎来了艳阳天,父子两个一觉睡到了
时钟
的四分之三,我自嘲自己是劳碌命,不能没心没肺的睡到那个时辰!我早已洗漱好,做好早餐,只等他们醒来!
江南残雪
·
2024-02-06 12:50
沁恒 CH32V103 MCU介绍及呼吸灯演示
一.沁恒微电子南京沁恒微电子股份有限公司是一家高速数模混合公司主要产品集成
电路
设计公司,成立于2004年,公司位于江苏南京。公司主要在物联网领域专注于连接和控制方面的芯片设计以及应用技术开发。
不划水的小王
·
2024-02-06 11:56
mcu
stm32
物联网
c语言
RISC-V MCU应用教程之ADC
片上集成了
时钟
安全机制、多级电源管理、通用DMA控制器。
借过风景
·
2024-02-06 11:54
单片机
risc-v
mcu
嵌入式——串行外围设备接口(SPI)
SlaveInput)4.MISO(MasterInput,SlaveOutput)三、协议层1.基本通讯过程2.通信的起始和停止信号3.数据有效性4.CPOL/CPHA及通信模式四、SPI架构1.通信引脚2.
时钟
控制逻辑
CXDNW
·
2024-02-06 09:34
单片机
stm32
嵌入式硬件
笔记
SPI
通信协议
嵌入式—— IIC
介绍2.理解二、IIC的简单拆分1.物理层特点:2.协议层(1)IIC基本读写过程具体过程描述:(2)通信的起始和停止信号(3)数据有效性(4)地址及数据方向(5)响应四、IIC架构拆解1.通信引脚2.
时钟
控制
CXDNW
·
2024-02-06 09:04
网络
单片机
stm32
嵌入式硬件
笔记
IIC
嵌入式面试提问
嵌入式面试问题1.讲一下STM32的
时钟
系统 现总结下:首先是
时钟
源输入
时钟
信号到单片机,然后单片机对输入的
时钟
信号进行倍频和分频处理,再将处理后的
时钟
信号输出至系统,外设或外部接口。
夕日坂
·
2024-02-06 09:59
STM32笔记总结
面试
单片机
职场和发展
物联网ARM开发-STM32之RTC浅谈
是RealTimeClock的缩写,译为实时
时钟
,本质上是一个独立的定时器。1.1与通用定时器的区别可以在后备电源下工作,主电源掉电以后,单片机内部电源还会继续给RTC提供电源,保持其正常运行。
夕日坂
·
2024-02-06 09:26
STM32笔记总结
物联网
arm开发
stm32
通过遵循最佳做法来提高 EDA 和 HPC 应用程序的 Azure NetApp 文件性能
你的任务是设计公司的集成
电路
芯片,其需要很多电子设计自动化(EDA)模拟。你在本地没有足够的容量用于此项目,因此你决定使用Azure来满足那些HPC模拟需求。管理层希望你能够及时且经济高效地完成
大隐隐于野
·
2024-02-06 09:47
#
NFS专栏
azure
microsoft
nfs
单片机微型计算机 原理及接口技术,微机原理及单片机接口技术
前言上篇计算机组成原理第1章计算机基础知识1.1数制1.2逻辑代数(布尔代数)1.3逻辑
电路
1.4二进制数的运算及加法
电路
第2章微型计算机的基本组成
电路
2.1算术逻辑单元(ALU)2.2触发器(Trigger
weixin_39849800
·
2024-02-06 09:59
单片机微型计算机
原理及接口技术
MCS-51单片机总体概述(二)
MCS-51单片机总体概述(二)1.CPU的时序及辅助
电路
1.1CPU时序的基本概念1.2
时钟
电路
1.3复位
电路
2.MCS-51的引脚及片外总线结构2.1MCS-51的引脚功能2.2MCS-51的外部总线结构此文章参考书籍为华中科技大学出版社出版的
Spring-99
·
2024-02-06 09:58
嵌入式系统
单片机
嵌入式
基于MCS-51单片机的智能电子钟
实验六:基于MCS-51单片机的智能电子钟实验日期:2020年12月22日一、实验目的1.理解实时
时钟
芯片PCF8563结构及工作原理。2.掌握PCF8563实时
时钟
芯片接口
电路
及时序编程。
Brady.Zhang
·
2024-02-06 09:27
单片机
linux cpu内存99,Linux内存和CPU调优
Process:一个独立运行单位OS:VMCPU:时间:切片缓存:缓存当前程序数据进程切换:保存现场、恢复现场内存:线性地址空间:映射I/O:内核-->进程进程描述符:进程元数据双向链表Linux:抢占系统
时钟
Spin.LT
·
2024-02-06 09:21
linux
cpu内存99
峰值检测
电路
汇总
一、峰值检测
电路
定义 峰值检测
电路
(PKD,PeakDetector)的作用是对输入信号的峰值进行提取,产生输出Vo=Vpeak,为了实现这样的目标,
电路
输出值会一直保持,直到一个新的更大的峰值出现或
电路
复位
爱搞研究的阿灿
·
2024-02-06 08:19
峰值检测方式
单片机
fpga开发
嵌入式硬件
硬件工程
物联网
DCDC电源测试以及纹波测试方法
在轻载和后级
电路
满负荷的情况下,输入电压无骤降或拉低,计入波动之后,不低于最低输入电压。2)输出电压稳定性。
爱搞研究的阿灿
·
2024-02-06 08:49
电源综合分析
单片机
嵌入式硬件
stm32
物联网
硬件工程
RMII接口接口解析
一是从MAC层到物理层的发送数据接口,二是从MAC层到物理层的接收数据接口,三是物理层与MAC层之间
时钟
接口,四是MAC层和物理层之间数据管理的MDIO/MDC接口。
爱搞研究的阿灿
·
2024-02-06 08:49
网络接口
单片机
网络
嵌入式硬件
硬件工程
物联网
电源完整性分析
一、电源噪声重要性 芯片内部有成千上万个晶体管,这些晶体管组成内部的门
电路
、组合逻辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数越来越大。
爱搞研究的阿灿
·
2024-02-06 08:49
单片机
stm32
物联网
嵌入式硬件
网络
基于FPGA的多功能数字
时钟
设计报告
在未设置闹钟时,作品可显示实时时间(具体包括年月日时分秒),以及作品所在环境的实时温湿度;在设置闹钟后,当
时钟
时间达到设置的闹
马泽骞
·
2024-02-06 08:47
FPGA设计案列
fpga开发
【
电路
设计】尖峰电压与浪涌电流
文章传送门一、尖峰电压SpikeVoltage减小电压尖峰尖峰吸收缓冲
电路
二、浪涌电流SurgeCurrent浪涌保护器线性浪涌抑制器IC参考链接一、尖峰电压SpikeVoltage电压尖峰的特点是持续数十微妙及高达几百伏的电压
郁兮
·
2024-02-06 08:17
集成电路设计
fpga开发
集成学习
示波器,DC/DC过冲测试
下冲:输出电压波形下一个谷值或者峰值超过设定直流电压的幅度值后果过分的过冲能够引起保护二极管工作,导致过早的失效;过分的下冲是能够引起假的
时钟
或者数据错误(误操作)解决办法当较快的信号沿较长的走线时,走线上的阻抗不匹配时会产生过冲
RM小白
·
2024-02-06 08:17
笔记
硬件
测试工程师
反射
硬件
电路
设计之——DC-DC上电时电压输出尖峰电压
硬件
电路
设计之——DC-DC上电时电压输出尖峰电压发现问题在使用XL1509-5.0E时发现,当电源在上电瞬间会出现一个上升到8V的尖峰电压。使用的STC单片机好像能抗住这个电压,并且不损坏。
奇怪的QI
·
2024-02-06 08:46
笔记
芯片
单片机
基于QuartusII的verilog数字
时钟
设计
基于QuautusII的Verilog数字
时钟
设计(1)基本功能①显示年、月、日、星期、时、分,秒,是否为闰年(只有校对生效情况时间可以不连续);②定时与闹铃:到设定的时间(选择周一至周末或具体日期)进行报警
小白努力中@
·
2024-02-06 08:46
爱好
quartus
verilog
数字时钟
正常显示及调教时间
基于FPGA的可调数字钟设计
本设计参考了这个教学视频,在此基础上添加并修改了一些代码,完成了这个小小的不带任何功能的数字
时钟
。初次学习FPGA,初次学习发布博客,如有错误,请指正!!!一、设计功能本设计主要实现可调的数字
时钟
。
以安_wjf
·
2024-02-06 08:45
课程设计
fpga开发
数电实验-----触发器的原理与应用(Quartus II )
现态和次态现态:On触发器接收输入信号之前的状态次态:O(n+1)触发器接收输入信号之后的状态分类按
电路
结构和工作
Fitz&
·
2024-02-06 08:44
数电实验
数字逻辑
数电实验
Quartus
II
触发器
Quartus ii 13.1 数字
时钟
内容摘要:使用计数器和数据选择器等器件实现数字
时钟
电路
。
电路
最终在开发板上显示的是
时钟
的秒和分(开发板所限,当然如果开发板支持8位显示的话也可以自己加到小时位的显示)。
不吃折耳根
·
2024-02-06 08:14
fpga开发
数电课设数字钟设计(基于quartus)
前言数字钟是一种利用数字
电路
技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。
photon_123
·
2024-02-06 08:14
课程设计
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他