E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
为您的高速SPI添加强大和可靠的隔离交流
主设备(如MCU或
FPGA
)驱动时钟并选择从设备(如ADC或数字输出驱动器)进行
腾恩科技
·
2023-04-02 08:09
数字隔离器
SPI
Google Protobuf (一)
[GoogleProtobuf
编解码
]GoogleProtobuf优点:在谷歌内部长期使用,产品成熟度高.跨语言、支持多种语言,包括C++、Java和Python.编码后的消息更小,更加有利于存储和传输
尼尔君
·
2023-04-02 06:49
双天线和差测角matlab /
FPGA
开发
双天线和差测角matlab/
FPGA
开发常规单脉冲和差比幅测角原理和差幅度测角matlab基于FFT的频域单脉冲比幅测角原理基于FFT的和差幅度测角matlab和差幅度测角
FPGA
/解模糊常规单脉冲和差比幅测角原理
突突突凸凸凸
·
2023-04-02 04:36
雷达信号处理
matlab
FPGA
matlab
fpga开发
开发语言
ControlNet引导生成图像的详细教程
文章目录前言StablediffusionWebUI配置环境下载stablediffusionwebui安装torch和torchvision克隆G
FPGA
N、CLIP、open_clip、stable_diffusion
听 风、
·
2023-04-02 03:52
深度学习
计算机视觉
controlnet
人工智能
【
FPGA
】VGA驱动:行同步时序+场同步时序
行场都是一样的,唯一不同的是时序的长短以下说明都建立在640*480的分辨率下:在行同步在行计数器计数到a-96是,行使能输出拉高行计数然后会一直计算到800,然后到0时,行使能拉低此时场计数器由0加1,得到1再经过一轮800行计数器,场计数器就自加到2,则达到条件,场使能输出拉高一直等到场计数器一直加到35时这才开始传送数据但是并不是场计数一到35就传输的,还必须等到行计数器达到显示后延才行总体
子根
·
2023-04-02 03:22
fpga开发
ARM/
FPGA
/DSP板卡选型大全,总有一款适合您
创龙科技ARM/
FPGA
/DSP嵌入式板卡选型大全2023.2版本正式发布!接下来,跟着我们一起看看有哪些亮点吧!
Tronlong创龙
·
2023-04-02 00:29
工业级核心板
嵌入式ARM
软硬件原理图规格资料平台
A40i/T
3
fpga开发
arm开发
linux
嵌入式硬件
国产ARM+
FPGA
架构在“能源电力”中的典型应用详解
目前,ARM+
FPGA
异构多核框架已成为能源电力行业的经典架构,可轻松面对广泛的应用场景。能源电力中“典型应用”举例国产ARM+
FPGA
平台与架构,在如下能
Tronlong创龙
·
2023-04-02 00:28
工业级核心板
嵌入式ARM
软硬件原理图规格资料平台
全志T3
fpga开发
能源
AD9361、AD9613高速AD采集处理开发案例,基于C6678+Kintex-7
前言本文主要介绍基于DSP+
FPGA
的高速AD采集处理案例,可满足软件无线电、雷达探测、定位导航、水下探测等领域的实际应用。
Tronlong创龙
·
2023-04-02 00:56
TMS320C6678
案例
嵌入式硬件
物联网
fpga开发
Xilinx Kintex-7 XC7K325T-2FFG676I嵌入式核心板简介
XilinxKintex-7XC7K325T-2FFG676I嵌入式核心板简介图1XilinxKintex-7核心板简介创龙科技SOM-TLK7是一款基于XilinxKintex-7系列
FPGA
设计的高端工业级核心板
Tronlong创龙
·
2023-04-02 00:26
Xilinx
Kintex-7
riffa架构的IP制作
zynq系列
FPGA
的riffa架构搭建及IP的创建开发环境:windows10,软件:vivado2018.2,开发板:zc706创建riffa工程如下图所示:创建工程后下载用于创建riffa架构的源代码
青青少年11
·
2023-04-01 23:56
fpga
FPGA
基于RIFFA实现PCIE采集HDMI传输,提供工程源码和QT上位机
上板调试验证并演示6、福利:工程代码的获取1、前言PCIE是目前速率很高的外部板卡与CPU通信的方案之一,广泛应用于电脑主板与外部板卡的通讯,PCIE协议极其复杂,想要掌握不容易,所以Xilinx和Altera等
FPGA
9527华安
·
2023-04-01 22:06
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
PCIE
RIFFA
HDMI
图像处理
FPGA
纯verilog实现RIFFA的PCIE测速实验,提供工程源码和QT上位机
源代码解析5、福利:工程代码的获取1、前言PCIE是目前速率很高的外部板卡与CPU通信的方案之一,广泛应用于电脑主板与外部板卡的通讯,PCIE协议极其复杂,想要掌握不容易,所以Xilinx和Altera等
FPGA
9527华安
·
2023-04-01 22:36
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
RIFFA
PCIE
图像处理
基于Riffa的PCIE开发
要开发一个带PCIe或者PXIe接口的
FPGA
板卡出来,除了硬件本身外,最重要的就是
FPGA
芯片里面的PCIe通信代码编写,俗称下位机
FPGA
编程;还有中间层的驱动文件编写以及上位机PC端的应用程序开发
kkkeep learning
·
2023-04-01 22:04
linux
c++
fpga开发
架构对比(CPU、GPU、
FPGA
、ASIC、DSA……)
AI芯片可按架构分为CPU、GPU、
FPGA
、ASIC,各架构的优缺点可参考以下文章:CPU、GPU、
FPGA
、ASIC等AI芯片特性及对比最近,新名词DSA(DomainSpecificArchitecture
stella_loveK
·
2023-04-01 21:35
AI探索
fpga开发
人工智能
【thingsboard+chirpstack】的上下行数据通讯
文章目录0.安装结果1.LoRaWAN设备接入thingsboard2.chirpstack中
编解码
函数3.chirpstack和thingsboard框架4.专业版thingsboard安装4.1Ubuntu
嵌入式电子信息爱好者
·
2023-04-01 20:09
thingsboard
chirpstack
物联网平台
【高效研发 性能之选】迅为RK3588人工智能AI主板
RK3588是一款低功耗、高性能的处理器,适用于基于arm的PC和Edge计算设备、个人移动互联网设备等数字多媒体应用,RK3588支持8K视频
编解码
,内置GPU可以完全兼容OpenGLES1.1、2.0
北京迅为
·
2023-04-01 18:54
嵌入式
RK3588
arm开发
(三) Netty
背景通过选择合适的NIO框架,加上高性能的压缩二进制
编解码
技术,精心的设计Reactor线程模型,达到支持10WTPS的跨节点远程服务调用。
穿秋衣的李白
·
2023-04-01 18:21
2. I2S接口
全称Inter-ICSound,IntegratedInterchipSound,或简写IIS,是飞利浦在1986年定义(1996年修订)的数字音频传输标准,用于数字音频数据在系统内部器件之间传输,例如
编解码
器
郑行_aover
·
2023-04-01 17:13
解密年薪50W+ Android视频剪辑,2D/3D贴纸视频特效OpenGLES渲染引擎开发技术要点
今天来解密下音
视频图像
处理方向大厂年薪50W+开发者技术要点:安卓视频剪辑软件,特效处理,OpenGLES渲染引擎软件架构:核心知识点:1NDKJNI音
视频图像
处理开发基本原理2AndroidOpenGLES3.0
chenchao_shz
·
2023-04-01 17:33
Netty服务端启动源码解析
那应该是需要先学好NIO和理解Netty中的Reactor线程模型,还有关于网络编程方面的一些只是,譬如封帧、
编解码
等。
寒山道杳
·
2023-04-01 15:39
NIO编程
Netty源码解析
java
http
rpc
Android 音视频开发实践系列-06-初步了解H.264视频
编解码
技术标准
1.前言作为音视频行业从业者,怎么能不理解H.264视频
编解码
技术标准?本篇文章主要记录笔者学习过程中对众多优秀博客内容的摘抄整理,方便广大读者通过一篇文章即可入门了解H.264。
农贤钢
·
2023-04-01 14:26
Android开发实践
Android音视频
音视频
h.264
视频编解码
C++/嵌入式笔试面试集锦大纲介绍
版本控制工具二.计算机基础01.计算机组成原理02.操作系统03.计算机网络04.数据结构05.计算机体系结构06.数据库07.编译原理三.硬件相关01.硬件基础02.画图03.ARM04.单片机05.
FPGA
06
岁月歌者BC
·
2023-04-01 09:43
C++/嵌入式笔试面试集锦
c++
嵌入式
笔试
面试
秋招
即时通讯音视频开发视频
编解码
理论
从信息论的观点来看,描述信源的数据是信息和数据冗余之和,即:数据=信息+数据冗余。数据冗余有许多种,如空间冗余、时间冗余、视觉冗余、统计冗余等。将图像作为一个信源,视频压缩编码的实质是减少图像中的冗余。视频为何需要压缩?未经压缩的数字视频的数据量巨大存储困难:一张DVD只能存储几秒钟的未压缩数字视频。传输困难1兆的带宽传输一秒的数字电视视频需要大约4分钟。主要压缩了什么东西?原始视频压缩的目的是去
weikeyun
·
2023-04-01 09:56
视频编解码
Serdes基础
对于
FPGA
工程师来说“串并转换”再熟悉过不过了,只不过SerDes是一种需要数模硬件实现的,用于高速传输的“高级”串并转换器件。
沙漠的甲壳虫
·
2023-04-01 08:59
电路基础
fpga开发
serdes基本概念扫盲
一、serdes基本介绍Xilinx公司的许多
FPGA
已经内置了一个或多个MGT(Multi-GigabitTransceiver)收发器,也叫做SERDES(Multi-GigabitSerializer
数字设计爱好者
·
2023-04-01 07:39
设计
【web】data:image/png;python-base64用法与实现(一)
文章目录一、应用场景二、DataURIScheme三、python-base64文件
编解码
3.1编码3.1.1代码3.1.2输出结果3.1.3实现步骤3.2解码3.2.1代码一、应用场景在html的源码中
微雨停了
·
2023-04-01 05:06
python
django
python
网络安全
网络
[架构之路-20]:目标系统 - 硬件平台 - 嵌入式系统硬件电路基础:架构、设计流程、总线、外设、基本电路、编码
嵌入式系统的模型1.5嵌入式系统的硬件设备树1.6嵌入式SOC芯片内部架构第2章硬件电路设计基础2.1嵌入式硬件电路设计流程2.2原理图设计2.3PCB设计2.4PCB生产与焊接2.5CPLD编程2.6
FPGA
文火冰糖的硅基工坊
·
2023-04-01 03:23
架构之路
硬件
架构
硬件架构
总线
设备
走进音视频的世界——新一代开源
编解码
器AV1
AOMediaVideo1(AV1)是一种开源、免版税的
编解码
器,最初设计用于Internet上的视频传输。
徐福记456
·
2023-04-01 02:19
音视频开发
音视频
Android12新特性,轻松拿到了阿里Android高级开发工程师的offer
兼容的媒体转码-随着HEVC硬件编码器在移动设备上的普及,相机应用正越来越多地以HEVC格式捕获,与旧
编解码
器相比,它在质量和压缩方面提供了显着改进。
m0_64604842
·
2023-04-01 00:12
程序员
面试
android
移动开发
iOS 开发 url
编解码
_encodeURIComponent、decodeURIComponent
1.应用场景:链接分享场景非常之多,为了更好的保护一些数据信息,需要我们进行一些
编解码
处理这里为了能够跟Web互通,整理了一下。
iOS_PM_WEB_尛鹏
·
2023-03-31 17:40
linux 访问pci 内核,linux-kernel – 实现PCIe Linux设备驱动程序(想从内核驱动程序访问我的卡寄存器)...
我正在编写一个设备驱动程序来访问PCIe卡上
FPGA
中的内存.卡片启动并被探测/发现:–的/proc/IOMEM80000000-840fffff:PCIBus#0380000000-83ffffff:
人民艺术家夅夅
·
2023-03-31 17:19
linux
访问pci
内核
【深度学习】基于Hough变化的答题卡识别(Matlab代码实现)
本文目录如下:目录1概述2运行结果3参考文献4Matlab代码实现1概述为了提高
视频图像
关键帧提取及修复效果,设计了一种基于计算机视觉的
视频图像
关键帧提取及修复方法。
科研社
·
2023-03-31 16:30
图像处理
matlab
深度学习
计算机视觉
2023-03-30:用Go语言改写FFmpeg示例decode_audio.c,实现高效音频解码。
2.定义变量定义了一些必要的变量和常量,如输入和输出文件名、音频
编解码
器、
编解码
器上下文、音
福大大架构师每日一题
·
2023-03-31 16:38
福大大架构师每日一题
音视频+golang相关
ffmpeg
音视频
golang
FPGA
学习笔记1.1——10人表决器
设计思路:十人裁决器,当多于5人,输出为10,等于5人则为00,小于5人则为01;同时可以用sum统计十人的1的数目,进行判定。原理图:功能模块代码:module decision_circuit_10(a,out);input[9:0] a;output out;reg[1:0] out;reg[3:0] sum;always@(a,sum,out)beginsum=a[0]+a[1]+a[2]
ncq的小舔狗
·
2023-03-31 11:39
FPGA学习指南
fpga开发
DPDK的基本原理
网络设备(路由器、交换机、媒体网关、SBC、PS网关等)需要在瞬间进行大量的报文收发,因此在传统的网络设备上,往往能够看到专门的NP(NetworkProcess)处理器,有的用
FPGA
,有的用ASIC
小叶与小茶
·
2023-03-31 06:18
FPGA
用2-4译码器元件实现4-16译码器
原理图如上知道原理图代码也就ok了需要两个vhdl文件一个是main文件也就是主输入输出另一个是元件vhdl实现部分输入输出在这里指2-4译码器由于之前写的奇偶判别器没有改实体名这点可以忽略主程序如下entityjiouisport(signalx:inbit_vector(3downto0);signalen:inbit;signalz:outbit_vector(15downto0));end
牛郎恋刘娘,刘娘念牛郎
·
2023-03-31 05:42
FPGAvhdl
fpga开发
FPGA
的那些事之上电启动过程
从这一期开始,开始讲述
FPGA
的设计中经常用到的设计和可靠性设计方面的问题,本文从
FPGA
的上电启动开始讲述,对
FPGA
的上电启动过程和电路设计中应该注意的问题进行说明,同时以Xilinx公司7系列
FPGA
ONEFPGA
·
2023-03-31 03:58
fpga开发
基于
FPGA
的PCIE设计
PCIE基本原理简单概述项目简述PCIE简介RootPort简要介绍PCIE协议简述PCIE的地址空间PCIETLP包的数据类型PCIE的路由类型PCIE点对点的传输框图PCIE的中断类型PCIE的理论带宽TLP包格式简述MemoryWriteTLPHeader格式MemoryReadTLPHeader格式CompletionsTLPs格式Message/MessagewithDataTLP格式P
小坏坏_
·
2023-03-30 22:27
模拟电路
fpga开发
基于
FPGA
的DDS 信号发生器(三)
控制正弦波的频率和相位(频率控制字+相位控制字)1DDS原理1.1书上的解释1.2自己的理解2DDSIP的参数设置3源码3.1顶层文件3.2频率控制字模块3.3相位控制字模块3.4testbench文件4结果1DDS原理1.1书上的解释DDS(DirectDigitalSynthesizer)技术是一种全新的频率合成方法,是从相位概念出发直接合成所需波形的一种频率合成技术,通过控制相位的变化速度,
ML__LM
·
2023-03-30 21:08
ViVado
IP的使用
DDS
FPGA
20个例程篇:4.串行DAC输出模拟电压控制LED亮度
二、常用通信协议,摸索探究:4.串行DAC输出模拟电压控制LED亮度TLC5615是一颗在实战项目中广泛使用的串行DAC,通过这个例程的学习实践,一方面我们可以掌握SPI通信的底层逻辑,另一方面DAC在电力电子、医疗设备、军工雷达领域普遍使用,例如通过运放叠加用于后端功率模块基准的给定等,大家如果条件允许,可以买一个普通1000-2000元的示波器方便后期嵌入式研发工作,开发板上在DAC的输出端连
青青豌豆
·
2023-03-30 21:44
FPGA
20个例程
fpga开发
硬件工程
嵌入式硬件
FPGA
20个例程篇:20.USB2.0/RS232/LAN控制并行DAC输出任意频率正弦波、梯形波、三角波、方波(一)
在最后一个例程中笔者精挑细选了一个较为综合性的项目实战,其中覆盖了很多知识点,也是从一个转产产品中所提炼出来的,所以非常贴近实战项目。整个工程实现了用户通过对上位机PC端人机界面的操作,即可达到控制豌豆开发并行DAC输出给定频率和初始相位的正弦波、三角波、方波、梯形波的效果,上位机通信接口同时支持USB2.0、串口RS232和千兆网口LAN,但是同一时刻只能选择一种接口与开发板通信,为此笔者专门用
青青豌豆
·
2023-03-30 21:44
FPGA
20个例程
fpga开发
STM32 10个工程篇:1.IAP远程升级(二)
STM32、
FPGA
下位机代码和对应Labview的IAP升级助手、波形设置助手上位机代码笔者已经调试通过,因为不想去水博客、凑数量,复制粘贴炒冷饭,所以导致整体上更新得比较慢。
青青豌豆
·
2023-03-30 21:44
STM32
10个工程
stm32
嵌入式硬件
单片机
STM32 10个工程篇:1.IAP远程升级(一)
个例程篇的第一章即串口IAP远程升级,虽然网络上有很多免费和付费的STM32教程,但是仍然不断地说服自己沉住气、静下心写一份独一无二的,这份独一无二中也凝聚了一名MCU工程师5年间不断地项目迭代积累,这时突然想到
FPGA
青青豌豆
·
2023-03-30 21:13
STM32
10个工程
stm32
单片机
嵌入式硬件
xilinx
FPGA
usb模块的使用(VHDL)
此次实例中,使用的是小梅哥的xilinxa7系列200t的开发板,其中自带一个usb2.0模块,然后根据他的基于slavefifo的
fpga
数据回环实验改编,主要是小梅哥的例程是基于verilog的,以及是自己编写的一个
坚持每天写程序
·
2023-03-30 20:30
FPGA
VHDL
VIVADO
fpga开发
USB2.0 UTMI PHY芯片测试
1.1平台
FPGA
芯片:XilinxXCVU440PHY芯片:CY7C68000平台:Vivado2019.22.技术背景下文是我写的几篇技术背景:CY7C68000介绍开源项目UTMI介绍USB2.0
Bigbeea
·
2023-03-30 20:08
工程实操
USB系列
fpga开发
USB2.0
UTMI
MicroBlaze
Xilinx IP核 之DDS
实际案例2.1overview2.2、工程实战2.3工程福利知识补充1、什么叫SFDR0、背景关于这个本来是有专门的集成芯片DDS,但是那种通常用于产生雷达chirp信号,并且能够产生高频的模拟信号,这个
FPGA
ciscomonkey
·
2023-03-30 20:00
Xilinx_ISE
Xilinx
IP
利用
FPGA
实现外设通信接口之:利用
FPGA
实现USB 2.0通信接口
10.3利用
FPGA
实现USB2.0通信接口10.3.1USB2.0接口的实现方式利用
FPGA
来实现USB2.0接口的方式一般有两种,一是借助外围的USB接口芯片,二是
FPGA
内部实现USB协议控制器,
浩瀚之水_csdn
·
2023-03-30 20:55
嵌入式FPGA相关知识汇总
fpga开发
FPGA
20个例程篇:20.USB2.0/RS232/LAN控制并行DAC输出任意频率正弦波、梯形波、三角波、方波(二)
通过上面的介绍相信大家对数字变频已经有了一个较为整体性的认识,下面笔者来对照XILINX的DDSIP核对数字变频技术展开更进一步的说明,做到了理论和实践很好地结合,这样大家再带入Modelsim进行仿真测试就不仅掌握了数字变频的理论知识,也明白了其IP核的使用方法。查阅XILINX的DDSIP核官方手册pg141-dds-compiler,如图1所示是DDSIP核的简化图,大家可以看到这里和前面数
青青豌豆
·
2023-03-30 20:41
FPGA
20个例程
fpga开发
tars架构
它集可扩展协议
编解码
、高性能RPC通信框架、名字路由与发现、发
唏噗
·
2023-03-30 18:09
笔记
后端
架构
【电源设计】12电源芯片详细选型攻略
个人刷题练习系列专栏:个人CSDN牛客刷题专栏而且牛客的硬件板块还挺多的,包括
FPGA
等等,而CSDN相对硬件板块太少了,如下是牛客硬件专项题目位置:文章目
不僈
·
2023-03-30 16:29
#
电源设计
硬件工程
嵌入式硬件
上一页
112
113
114
115
116
117
118
119
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他