E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
门电路
加法器------半加法器,全加法器,超前进位加法器
加法得到的结果也是一个8位的整数,所以又需要1排8位的开关,要想实现加法,我们就要看一下,通过什么样的
门电路
,能够连接起加数和被加数,得到最后期望的和。
IT民工锦里
·
2023-12-21 13:28
计算机组成原理
其他
norflash龙头企业介绍
NORFlash是什么2NORFlash和NANDFlash的区别3NORFlash的特性4NORFlash的应用5NORFlas龙头企业1、NORFlash是什么NORFlash是一类采用“或非”逻辑
门电路
飞向星河
·
2023-12-19 16:52
nor
flash
嵌入式硬件
嵌入式中的
门电路
详讲
NOT
门电路
NOT(非门)是数字逻辑电路中的一种基本逻辑门,也称为反相器。它执行的是逻辑非操作,即将输入信号取反。NOT门具有一个输入和一个输出。
除不掉的灰色
·
2023-12-18 10:17
嵌入式开发
嵌入式硬件
物联网
单片机
智能硬件
为什么?企业直呼FPGA人才难寻
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。
程老师讲FPGA
·
2023-12-16 05:25
fpga开发
几种基本
门电路
有关符号&内容&汇总
逻辑常量:只有两个(0和1),表示两个对立的逻辑状态。逻辑变量:逻辑变量一般用字母、数字及其组合来表示,其取值只有两个,即0和1。在“正逻辑”的数字电路设计中,用低电平信号(如0.5V)表示逻辑0;用高电平信号(如3V)表示逻辑1。逻辑运算:对于逻辑常量和变量的操作,有与、或、非三种基本逻辑运算。逻辑门(logicgates):对逻辑常量和变量完成基本的逻辑运算的电路。在数字电路中,表示逻辑变量之
O&REO
·
2023-12-15 13:55
笔记本
硬件架构
c语言
集成测试
特权FPGA学习笔记
C/C++/systemC-----vivadoHLS------------->RTL
门电路
,省去了HDL语言的中间转换,可以看作是C向C#的演进,基于zynq面向以前使用C的开发人员,但是个人觉得,
chinxue2008
·
2023-12-15 11:25
fpga开发
学习
笔记
为什么FPGA是战略芯片?
FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、GAL(通用阵列逻辑)等可编程器件的基础上进一步发展的产物,它是作为一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点
程老师讲FPGA
·
2023-12-14 20:54
fpga开发
【上海大学数字逻辑实验报告】一、基本
门电路
一、实验目的熟悉TTL中、小规模集成电路的外形、管脚和使用方法;了解和掌握基本逻辑
门电路
的输入与输出之间的逻辑关系及使用规则。二、实验原理实现基本逻辑运算和常用逻辑运算的单元电路称为逻辑
门电路
。
HackerKevn
·
2023-12-05 21:42
数字逻辑实验
经验分享
vivado实现分析与收敛技巧8-布局规划技巧
•层级可充当所有
门电路
的容器。一般即使
cckkppll
·
2023-12-04 23:42
fpga开发
hdlbits系列verilog解答(真值表)-50
假设现在我们来设计电路实现上表描述的功能,并且限定我们只能使用标准的逻辑
门电路
比如与门、或门等。我们该如何创建这个组合逻辑电路呢?一种简单的方法是我们使
zuoph
·
2023-12-04 02:25
verilog语言
fpga开发
(六)《数电》——二极管与CMOS
门电路
(入门)
目录PN结
门电路
定义逻辑状态正逻辑负逻辑电平二极管开关特性与门或门缺点MOS管结构类型NMOSPMOSCMOS工作原理电压、电流传输特性输入噪声容限输入特征输出特性高电平低电平动态特征传输延迟时间总功耗静态功耗动态功耗总结现在我们开始进入到
门电路
的学习当中来
花园宝宝小点点
·
2023-12-02 19:22
数电笔记
嵌入式硬件
单片机
数字电子技术基础笔记
08半导体二极管
门电路
电子系统中“小模拟大数字”Noiseandinaccuracyareinevitable;wecan'treliablyreproduceinfiniteinformation--
JoKer man
·
2023-12-02 19:16
p2p
tv
debian
数电004_
门电路
什么是
门电路
:实现基本逻辑运算,复合逻辑运算的单元电路。在数字电路中,各种复杂的运算都是由3类基本的逻辑关系来构成的(也就是我们通常所说的3种基本积木)。
Max_罗
·
2023-12-02 19:42
数电
嵌入式硬件
一篇短文让你彻底理解什么是逻辑
门电路
一、
门电路
概述
门电路
:实现基本运算、复合运算的单元电路,如与门、与非门、或门…注意:
门电路
中以高/低电平表示逻辑状态的1/0正逻辑与负逻辑:正逻辑:高电平表示1、低电平表示0负逻辑:高电平表示0、低电平表示
嵌入式逍遥
·
2023-12-02 17:00
电子科学与技术
数字电路
门电路
半导体二极管
数字逻辑设计
Flash学习
NOR和NAND是两种数字
门电路
,可以简单地认为FLASH内部存储单元使用哪种门作存储单元就是哪种类型的FLASH。
饼干饼干圆又圆
·
2023-12-02 02:31
stm32
学习
(91)Verilog实现D触发器
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点
宁静致远dream
·
2023-11-29 10:19
fpga开发
西南科技大学数字电子技术实验一(数字信号基本参数与逻辑
门电路
功能测试及FPGA 实现 )预习报告
手写报告稍微认真点写,80+随便有目录一、计算/设计过程1、通过虚拟示波器观察和测量信号2、通过实际电路(电阻、开关、发光二极管)模拟逻辑
门电路
二、画出并填写实验指导书上的预表三、画出并填写实验指导书上的虚表四
Myon⁶
·
2023-11-28 07:36
数电实验
fpga开发
数字电子技术
数电实验
西南科技大学
mutisim
西南科技大学数字电子技术实验一(数字信号基本参数与逻辑
门电路
功能测试及FPGA 实现)FPGA部分
一、实验目的1、掌握基于Verilog语言的diamond工具设计全流程。2、熟悉、应用VerilogHDL描述数字电路。3、掌握VerilogHDL的组合和时序逻辑电路的设计方法。4、掌握“小脚丫”开发板的使用方法。二、实验原理与门逻辑表达式:Y=AB原理仿真图:2输入与非门逻辑表达式:Y=(A·B)'=(A')+(B')原理仿真图:4输入与非门逻辑表达式:Y=A’+B’+C’+D’原理仿真图:
Myon⁶
·
2023-11-28 07:35
数电实验
fpga开发
数字电子技术
数电实验
西南科技大学
学习
diamond
电路逻辑门图形符号汇总
基本逻辑
门电路
图形符号表C1列出了基本逻辑
门电路
的国际图形符号和限定符号(GB/T4728.12-1996)、国外流行图形符号和曾用图形符号。
rwrsgg
·
2023-11-28 03:05
数字电路
04-内存控制器与SDRAM
原文地址:目录声明:第1节内存接口概念1.1GPIO/
门电路
接口、协议类接口1.2内存类接口1.3Nandflash接口第2节不同位宽设备的连接2.1先来观察一个现象:2.2再举一个例子2.3最后一个问题第
ComeOn、
·
2023-11-27 11:55
S3C2440裸机
嵌入式
接口
数字电路的基础知识
1、数字电路按功能分类、组合逻辑电路组合逻辑电路是由基本的逻辑
门电路
组合而成。特点是:输出值只与时的输入值有关,即输出惟
天天阅读
·
2023-11-27 02:04
数字电路
etl工程师
(16)VHDL实现半加器与全加器
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。FPGA设
宁静致远dream
·
2023-11-26 18:45
VHDL教程(上篇)
单片机
嵌入式硬件
开发语言
hdlbits系列verilog解答(7420 chip)-49
文章目录一、问题描述二、verilog源码三、仿真结果一、问题描述本次将实现7420逻辑芯片,它内部有2个4输入的与非
门电路
,外部有8个输入和2个输出管脚,功能框图如下所示:二、verilog源码moduletop_module
zuoph
·
2023-11-26 12:47
verilog语言
fpga开发
STM32 Flash
NOR和NAND是两种数字
门电路
,可以简单地认为FLASH内部存储单元使用哪种门作存储单元就是哪种类型的FLASH。U盘,SSD,eMMC等为NAND型,而NORFLASH则根据设计需要灵活应用于各类
饼干饼干圆又圆
·
2023-11-22 14:36
stm32
stm32
Flash
数字电子技术——半导体存储电路
一、半导体存储电路概述1.存储电路及其分类存储单元:一位数据寄存器:一组数据存储器:大量数据2.存储单元分类1)静态存储单元
门电路
连接而成2)动态存储单元电容电荷积累3.存储单元的触发方式与逻辑功能触发方式
比鹅盖儿茨·董
·
2023-11-22 04:34
数字电子技术基础
学习
数电模电知识总结
本文章目录结构出自于《电子技术基础-数电&模电_哔哩哔哩_bilibili》模电01PN结02二极管、稳压管03三极管/晶体管04基本放大电路05集成运放数电01数字逻辑基础02
门电路
03组合逻辑电路04
路溪非溪
·
2023-11-21 22:57
p2p
linq
gnu
单片机之--上拉电阻基本知识
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
呼啦啦的爱
·
2023-11-21 15:56
微控制器通信2 -基础(逻辑电平与I/O电压)
上图是TTL
门电路
输入(左图)与输出(右图)时的识别为逻辑电平“0”与“1”的电压
颖川初尘
·
2023-11-19 21:58
微控制器通信
单片机
嵌入式硬件
stm32
arm
嵌入式
JAVAEE初阶 计算机如何工作
计算机的工作一.冯诺依曼体系二.CPU基本工作流程1.逻辑门1.1电子开关1.2
门电路
2.算术逻辑单元2.1进制的理解2.2算术单元2.3逻辑单元3.寄存器和内存4.控制单元5.指令一.冯诺依曼体系二.
骑乌龟追火箭1
·
2023-11-17 11:52
javaee
「Verilog学习笔记」4位数值比较器电路
专栏前言本专栏的内容主要是记录本人学习Verilog过程中的一些知识点,刷题网站用的是牛客网分析这里要注意题目的“门级描述方式”,所以我们只能使用基本
门电路
:&,|,!,^,^~。
正在黑化的KS
·
2023-11-12 00:54
Verilog学习笔记
学习
笔记
3.基本运算部件,定点数的加减运算
对于逻辑运算,我们可以用
门电路
实现,输入分别是高低电平
北京地铁1号线
·
2023-11-10 06:42
计算机组成原理
1024程序员节
计算机组成原理
数字电子技术-逻辑
门电路
文章目录一、理想开关二、基本CMOS逻辑
门电路
2-1MOS管开关特性2-2CMOS反相器2-3常用CMOS逻辑
门电路
2-4CMOS传输门2-5CMOS漏极开路门和三态输出
门电路
2-6CMOS逻辑
门电路
的重要参数三
彐雨
·
2023-11-06 17:33
#
数字电子技术基础
其他
嵌入式软件 - 软件技术的硬件基础
目录术语基本术语更基本术语:)
门电路
基本
门电路
与门或门非门其它
门电路
异或门气泡其它基础知识供电和退耦电源及其标识电源稳定性问题退耦电容集电极开路和三态输出解决总线竞争的方法应用距离--中断请求三态门时序图定义传输延时
想想虔诚怎么做
·
2023-11-05 21:40
嵌入式
嵌入式软件
门电路
时序图
存储器
供电和退偶
深度学习入门(一)之感知机
文章目录前言什么是感知机简单的逻辑电路与门与非门和或门感知机的实现简单的实现导入权重和偏置感知机的局限性异或门线性和非线性多层感知机已有
门电路
的组合异或门的实现代码合集前言感知机是由美国学者1957年提出来
今天学不学?
·
2023-10-31 13:16
深度学习
人工智能
EDA常用数字器件硬件描述
EDA常用数字器件硬件描述前言在使用了一段时间EDA编程之后,来回顾一下基本的知识,看看如何实现基本的EDA常用数字器件对应的硬件描述一、组合逻辑器件描述1.基本的逻辑
门电路
与、或、非(取反)、与非、或非
Winner1300
·
2023-10-31 11:40
EDA
EDA
常用数字器件硬件描述
加法器:如何像搭乐高一样搭电路(上)?
目录背景异或门和半加器全加器小结补充阅读背景上一讲,我们看到了如何通过电路,在计算机硬件层面设计最基本的单元,
门电路
。
repinkply
·
2023-10-30 00:27
#
组成原理
理解电路:从电报机到
门电路
,我们如何做到“千里传信”?
目录背景从信使到电报,我们怎么做到“千里传书”?理解继电器,给跑不动的信号续一秒小结背景所有最终执行的程序其实都是使用“0”和“1”这样的二进制代码来表示的。我们知道,对应的整数和字符串,其实也是用“0”和“1”这样的二进制代码来表示的。那么你可能要问了,我知道了这个有什么用呢?毕竟我们人用纸和笔来做运算,都是用十进制,直接用十进制和我们最熟悉的符号不是最简单么?为什么计算机里我们最终要选择二进制
repinkply
·
2023-10-30 00:56
#
组成原理
学习日记——FPGA入门基础
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。
热爱生活的fuyao
·
2023-10-29 22:31
FPGA学习笔记
不要自称为程序员
如果我可以给每个工程教育增加一门课,它不会涉及编译器、
门电路
或是时间复杂度,而是一门介绍行业现实的入门课,因为没人教过这些,所以我们遭受了很多不必要的痛苦和折磨。
一个不知名的前端
·
2023-10-26 02:05
JavaEE初阶系列 -开头篇:计算机是如何工作的(为下一篇的线程做铺垫)
文章目录前言计算机的发展史冯诺依曼体系CPU中央处理器:进行算术运算和逻辑判断.CPU基本工作流程逻辑门
门电路
(GateCircuit)-模电数电知识1、与门:可以针对两个二进制数(0/1)进行与运算2
Dark And Grey
·
2023-10-25 04:43
JavaEE初阶
java-ee
同步时序违约解决方法
一:减少组合逻辑延迟1.可用寄存器多延迟几个周期输出——流水线2.例如乘法器这种就不断往基本
门电路
拆解
燎原星火*
·
2023-10-24 04:54
fpga开发
嵌入式硬件(三)数字逻辑电路
时序逻辑电路1.触发器(flip-flop)(1)RS触发器(2)D触发器2.锁存器(latch)3.移位寄存器4.计数器(1)二进制计数器(2)十进制计数器(3)集成计数器一、组合逻辑电路基本模块:
门电路
门电路
是数字电子技术的一部分
轻点玩家
·
2023-10-22 09:41
嵌入式硬件设计
嵌入式
硬件
与 非
门电路
图
非门是一个输入端,一个输出端的器件,它的作用是使输入信号反向。例如输入0,那么输出就是1,输入1,输出就是0。与门是两个或者两个以上输入端,一个输出端的器件。当一个输入端为0时,输出就是0。只有所有的输入端是1时,输出才是1。或门是两个或者两个以上输入端,一个输出端的器件。当一个输入端为1时,输出就是1。只有所有的输入端是0时,输出才是0。通俗地讲:与门:某财务室门为了安全,并列安装了2把锁,只有
Alex_1799
·
2023-10-22 09:42
数字IC前端学习笔记:门控时钟
门控时钟即使用逻辑
门电路
控制时钟的开启和关闭,当芯片上某一模块的功能不需要工
日晨难再
·
2023-10-22 08:48
数字IC前端
fpga开发
数字IC
Verilog
HDL
硬件工程
基于FPGA的微观磁共振实验设备开发
它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了全定制电路的不足,又克服了原有可编程逻辑器件
门电路
数有限的缺点[1]。通常FPGA都用硬件描述
ONEFPGA
·
2023-10-20 13:10
fpga开发
第一章 计算机系统概述
第一节绪论计算机:机械式计算机、数字电路计算机、模拟电路计算机、···组成:计算机硬件系统的逻辑实现(告诉使用者做什么)而不是物理实现(用具体的元器件将计算机制作出来)使用数字电路的知识(
门电路
、触发器等数字电子的元器件
睿智小码农
·
2023-10-19 09:21
计算机组成原理
华为硬件工程师社招机考题库_华为电子软硬件工程师招聘笔试题
华为面题(硬件)全都是几本模电数电信号单片机题目1.用与非门等设计全加法器2.给出两个
门电路
让你分析异同3.名词:sram,ssram,sdram4.信号与系统:在时域与频域关系5.信号与系统:和4题差不多
费米子父
·
2023-10-19 00:55
华为硬件工程师社招机考题库
降额设计( 二)
对电容的耐压及频率特性,电阻的功率,电感的电流及频率特性,二极管、三极管、可控硅、运放、驱动器、
门电路
等器件的结电流、结温或扇出系数,电源的开
bobuddy
·
2023-10-17 19:42
可靠性设计
一位全加器及四位全加器————FPGA
四位全加器的Verilog编程三、总结四、参考资料前言环境:1、Quartus18.02、vscode3、基于IntelDE2-115的开发板一、一位全加器全加器简介:全加器英语名称为full-adder,是用
门电路
实现两个二进制数相加并求出和的组合线路
混子王江江
·
2023-10-17 10:35
FPGA
fpga开发
常见嵌入式硬件部分面试题总结
将两个
门电路
的输出端并联以实现与逻辑的功
L风吹起了从前
·
2023-10-17 07:52
笔记
嵌入式硬件
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他