E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习教程
Cadence+硬件每日学习十个知识点(43)23.8.23 (
fpga
的资源,大电阻会影响上拉时间,cadence软件使用ibis模型转换成dml模型的仿真分析类型,MPU比MCU更复杂)
文章目录1.
fpga
的这些资源都是什么意思,解释一下?2.在DCDC芯片的PG引脚,需要上拉,这里上拉电阻选10K和100K,有什么区别?
阿格在努力
·
2023-08-26 15:43
硬件学习
fpga开发
学习
单片机
板卡设计+硬件每日学习十个知识点(44)23.8.24 (检测单元设计,接口部分设计,板卡电源输入设计,电源检测电路)
然后设计检测单元GD32的功能电路,包括温度监测、电压监测、电流监测、
FPGA
启动检
阿格在努力
·
2023-08-26 15:41
硬件学习
学习
嵌入式硬件
SAP UI5 应用开发教程之三十六 - 使用 Chrome 开发者工具 Elements 标签动态修改 CSS 类
一套适合SAPUI5初学者循序渐进的
学习教程
教程目录SAPUI5本地开发环境的搭建SAPUI5应用开发教程之一:HelloWorldSAPUI5应用开发教程之二:SAPUI5的引导过程BootstrapSAPUI5
JerryWang_汪子熙
·
2023-08-26 14:25
深入浅出AXI4协议(1)——概述
写在前面从这篇文章开始,我们将正式进入AXI4协议的学习,在xilinx系列的
FPGA
中,AXI4协议的使用是非常广泛的,很多的IP核都会支持AXI接口,而如果使用的是zynq系列,那AXI协议的学习更是重中之重
apple_ttt
·
2023-08-26 13:31
AMBA总线协议
fpga开发
fpga
arm
硬件架构
AXI
AMBA
G
FPGA
N 集成Flask 接口化改造
G
FPGA
N是一款腾讯开源的人脸高清修复模型,基于github上提供的demo,可以简单的集成Flask以实现功能接口化。G
FPGA
N的安装,Flask的安装请参见其他文章。
控场的朴哥
·
2023-08-26 11:28
Python
AI
flask
python
后端
AIGC
FPGA
——理解I2C
I2C总线是一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。简单的来说通信用的,两条线。一条时钟线,一条数据线。换句话说就是数据包将从主设备(处理器)传输到外围设备一样(再简单点像一条赛道,从起点跑到终点,你的人从起点传输到了终点)
樑衛東
·
2023-08-26 10:33
FPGA
应用于图像处理
FPGA
应用于图像处理
FPGA
(Field-ProgrammableGateArray)直译过来就是现场可编程门阵列。
呓语煮酒
·
2023-08-26 08:52
FPGA
fpga开发
图像处理
人工智能
FPGA
实现10G万兆网TCP/IP 协议栈,纯VHDL代码编写,提供服务器和客户端2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的以太网方案3、该TCP/IP协议栈性能常规性能支持多节点
FPGA
资源占用少数据吞吐率高低延时性能4、TCP/IP协议栈代码详解代码架构用户接口代码模块级细讲顶层模块PACKET_PARSING
9527华安
·
2023-08-26 08:29
菜鸟FPGA
GT
高速接口
菜鸟FPGA以太网专题
fpga开发
tcp/ip
服务器
VHDL
客户端
FPGA
GTX全网最细讲解,aurora 8b/10b协议,OV5640摄像头视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、GTX全网最细解读GTX基本结构GTX发送和接收处理流程GTX的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、vivado工程1-->2路SFP传输6、vivado工程2-->1路SF
9527华安
·
2023-08-26 08:59
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
OV5640
FPGA
纯verilog手写HDMI发送IP 提供源码和技术支持
Xilinx原语和自己手写的代码实现了HDMI发送功能,纯verilog手写,有源码,也提供封装好的IP,你喜欢用例化的方式就用源码,你喜欢搭建BD工程就用IP,目前IP的适应器件为zynq,如果是用7系列
FPGA
9527华安
·
2023-08-26 08:29
菜鸟FPGA图像处理专题
fpga开发
HDMI
verilog
IP
FPGA
实现GTX视频传输,全网最细讲解,提供2套工程源码和技术支持
.GTX收发数据编解码讲解5.工程1介绍:OV5640转GTX6.工程2介绍:HDMI转GTX7.上板调试8.福利领取1.前言:没玩儿过GXP、GTX或者更高端的GTH、GTZ,都不好意思说自己玩儿过
FPGA
9527华安
·
2023-08-26 08:28
菜鸟FPGA
GT
高速接口
fpga开发
图像处理
GTX
GTP
高速总线
FPGA
采集IT6802视频HDMI输出,提供两套工程源码和技术支持
IT6802是宝岛台湾联阳半导体设计生产的HDMI接受芯片,数据手册有49页,编程手册79页,想要看懂并操作还是有难度的,所以直接上干货。开发板:Kintex7板子;开发环境:vivado2019.1;输入:IT6802解码的HDMI视频流;输出:HDMI;提供两套工程:第一套:IT6802采集后直接环出显示;第二套:IT6802采集后经DDR3缓存三帧后输出显示;芯片架构如下:视频接受处理流程如
9527华安
·
2023-08-26 08:58
菜鸟FPGA图像处理专题
fpga开发
图像处理
IT6802
图像缓存
HDMI
FPGA
GTX全网最细讲解,aurora 8b/10b协议,HDMI视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、GTX全网最细解读GTX基本结构GTX发送和接收处理流程GTX的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择IT6802解码芯片配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、vivado工程1-->2路SFP传输6、vivado工程2-->1路S
9527华安
·
2023-08-26 08:27
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
HDMI
高速接口
高性能计算
学习教程
,从入门到精通
学习高性能计算需要一定的计算机科学和数学基础。以下是一个详细的学习路线,从入门到精通高性能计算的步骤:阶段一:基础知识学习计算机科学基础:了解计算机体系结构、操作系统、数据结构和算法。学习编程语言如C/C++、Python等。数学基础:学习线性代数、微积分和概率论等数学基础,这些对于理解高性能计算中的算法和模型非常重要。这里一般具备大学本科的高数水平与计算机科学基础即可。阶段二:并行计算与分布式系
猿代码科技
·
2023-08-26 05:56
高性能计算
学习
高性能计算
边缘计算
HPC
GPU
CPU
【接口时序】QSPI Flash的原理与QSPI时序的Verilog实现
软件平台与硬件平台软件平台:1、操作系统:Windows-8.12、开发套件:ISE14.73、仿真工具:ModelSim-10.4-SE4、Matlab版本:Matlab2014b/Matlab2016a硬件平台:1、
FPGA
うちは止水
·
2023-08-26 05:18
通信协议
SOPC之NIOS Ⅱ实现电机转速PID控制
通过
FPGA
开发板上的NIOSⅡ搭建电机控制的硬件平台,包括电机正反转、编码器的读取,再通过软件部分实现PID算法对电机速度进行控制,使其能够渐近设定的编码器目标值。
STATEABC
·
2023-08-26 04:35
一般人学不会的FPGA
fpga开发
嵌入式硬件
SOPC
NIOS
PID
SOPC之NIOS Ⅱ实现电机转速PID控制(调用中断函数)
通过
FPGA
开发板上的NIOSⅡ搭建电机控制的硬件平台,包括电机正反转、编码器的读取,再通过软件部分实现PID算法对电机速度进行控制,使其能够渐近设定的编码器目标值。
STATEABC
·
2023-08-26 04:35
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
SOPC
PID
NIOS
计数器简介以及
FPGA
实现
在
FPGA
开发中,一切与时间有关的设计都会用到计数器,所以学会设计计数器至关重要。
世界上的另一个我(ಥ_ಥ)
·
2023-08-26 02:01
开发语言
fpga开发
FPGA
刷题——计数器(简易秒表、可置位计数器、加减计数器)
继续牛客网刷题,这篇是计数器部分:目录简易秒表可置位计数器加减计数器计数器是非常基本的使用,没有计数器就无法处理时序。简易秒表这一题实现了秒和分的计数器,当秒计数器从1-60,分计数器+1,当分计数器=60,清零分计数器。用一段always就可以实现,代码如下:modulecount_module(inputclk,inputrst_n,outputreg[5:0]second,outputreg
朴实妲己
·
2023-08-26 02:01
fpga开发
FPGA
学习日志——计数器counter
计数器counter实验目标:每个时钟周期加一,在实验中采用50Mhz的时钟,即一秒钟计数50M-1个/或0.5s计数25M-1个。同时利用LED小灯在0.5s熄灭,后0.5s点亮。实验框图与波形图:实验代码modulecounter#(parameterCNT_MAX=25'd24_999_999)(inputwiresys_clk,inputwiresys_rst_n,outputregled
Chendy_00
·
2023-08-26 02:31
FPGA学习日志
fpga开发
学习
FPGA
学习篇之计数器
FPGA
学习篇之计数器文章目录
FPGA
学习篇之计数器前言一、普通计数器二、环形计数器三、扭环形计数器(约翰逊计数器)总结前言 在数字电路中计数是最基本的运算,计数器就是用来实现计数的电路。
IC小白'
·
2023-08-26 02:31
fpga开发
FPGA
计数器
时钟:50MHz(周期为20ns)计数值:2500*2(由0到2499)计数周期:20ns*5000=100000ns=100us=0.1ms模块代码:modulecounter(Clk,led,Rst_n);inputClk;inputRst_n;outputregled;reg[24:0]cnt;always@(posedgeClkornegedgeRst_n)beginif(Rst_n==0
小狗爱晴天
·
2023-08-26 02:30
FPGA
FPGA
FPGA
计数器
FPGA
——计数器(分频器)(LED闪烁)设计流程
目录设计定义设计输出(画出设计图)代码编写(根据上面设计图设计代码)设计图解析控制时间的计算由以上分析编写代码功能仿真设计定义以设备50Mhz频率为例50msled翻转一次设计输出(画出设计图)注:本图主要分析计数器,led的反相器和低电平复位与计数器无关故先不看代码编写(根据上面设计图设计代码)设计图解析clk根据设备频率控制时间cnt记载时钟周期个数输入数控制反转时间cnt与输入数相等时led
小白变形计
·
2023-08-26 02:00
fpga开发
fpga开发
【
FPGA
】
FPGA
入门 —— 基本开发流程
FPGA
入门1.
FPGA
入门2.
FPGA
开发流程3.二选一多路器-快速熟悉开发环境及流程1.
FPGA
入门快速上手verilog语法状态机,线性序列机
FPGA
常见的设计方法自己写代码,下载代码进行使用,使用厂家
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
【
FPGA
】 3-8译码器 —— 组合逻辑 | 熟悉语法及开发环境
文章目录1.设计输入2.分析综合3.功能仿真4.板爷调试继续熟悉基于vivado的
FPGA
开发流程。。
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
【
FPGA
】verilog语法的学习与应用 —— 位操作 | 参数化设计
【
FPGA
】verilog语法的学习与应用——位操作|参数化设计学习新语法,争做新青年计数器实验升级,让8个LED灯每个0.5s的速率循环闪烁,流水灯ahh好久不见~去年光这个就把我折磨够呛。。
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
学习
fpga
[1]计数器(附源码)
在许多大型电路中必然有计数器电路的身影,可以说了解并掌握计数器的设计方法是学习
fpga
的第一步。本文使用的软件是QuartusII13.
pace_huang
·
2023-08-26 02:30
fpga开发
二、11【
FPGA
】时序逻辑电路——计数器
学习视频:是根据野火
FPGA
视频教程——第十三讲https://www.bilibili.com/video/BV1nQ4y1Z7zN?
追逐者-桥
·
2023-08-26 02:30
#
二
Xilinx
Artix-7基础教程(完)
Verilog
HDL
FPGA开发
硬件描述语言
数字电子技术基础
【
FPGA
】计数器 —— 时序逻辑
小边想要日更!盲猜明天就会断hh,因为明晚我应该在疯狂看计网。。文章目录1.设计输入2.功能仿真3.板子调试时序逻辑基本概念:输出还与时钟信号相关D触发器-也就是有“记忆”特性,能存储电平状态计数器基本概念,基本4位加法器结构图计数值与技术时间之间的关系1.设计输入设计一个以每隔1s闪烁的LED灯(亮灭各500ms)CK在一般系统中非常稳定50MHz——一周期20ns那~就+(500ms/20ns
浮光 掠影
·
2023-08-26 02:59
FPGA
fpga开发
FPGA
之手把手教你做多路信号发生器(STM32与
FPGA
数据互传控制波形生成)
设计代码1.顶层文件代码2.波形生成模块3.ROM例化4.PLL例化5.引脚分配总结博主的念叨博主建了一个技术资源分享的群,开源免费,欢迎进来唠嗑280730348最近趁热打铁做了一个关于STM32与
FPGA
技术小董
·
2023-08-26 01:54
ZYNQ/FPGA实战合集
stm32
fpga开发
嵌入式硬件
ZYNQ的PL端口不利用DDR进行图像数据采集传输至其它地方
比如ZYNQ纯
FPGA
里面的以太网传输OV5640图像数据,是通过FIFO的方案。还有一种是在网上搜索到的,利用BRAM去缓存数据。
技术小董
·
2023-08-26 01:54
调试遇到的问题合集
fpga开发
【
FPGA
】Quartus18.1的安装以及使用
下载https://www.intel.com/content/www/us/en/software-kit/665990/intel-quartus-prime-lite-edition-design-software-version-18-1-for-windows.html安装一路next建立一个全英文的文件夹,修改安装路径,点击next即可pojie软件在此链接:https://pan.b
像河与海fjx
·
2023-08-26 01:50
FPGA
fpga开发
DDR与PCIe:高性能SoC的双引擎
掌握PCle协议和DDR协议可以有效地提升SoC的设计验证、
FPGA
的设计、亦或是系统级的开发效率。今天移知小编就带大家了解一下高性能SoC的“双引擎”——DD
移知
·
2023-08-25 19:10
学习
IC
pcie
数字后端
FPGA
的秒表设计案例(verilog实现)
秒表设计案例案例1:秒表0案例2:秒表1案例3:秒表2案例1:秒表0实现功能:1位数码管实现0~9计数。实验现象:第1秒:1位数码管显示0,第2秒:1位数码管显示1,第3秒:1位数码管显示2,第4秒:1位数码管显示3,第5秒:1位数码管显示4,第6秒:1位数码管显示5,第7秒:1位数码管显示6,第8秒:1位数码管显示7,第9秒:1位数码管显示8,第10秒:1位数码管显示9,……10s一个周期,重复
Alice的博客
·
2023-08-25 17:35
Verilog
HDL
verilog
基于
FPGA
视频接口之HDMI2.0编/解码
简介为什么要特别说明HDMI的版本,是因为HDMI的版本众多,代表的HDMI速度同样不同,当前版本在HDMI2.1速度达到48Gbps,可以传输4K及以上图像,但我们当前还停留在1080P@60部分,且使用的芯片和硬件结构有很大差别,故将HDMI分为两个部分说明1080@60以下分辨率和4K以上分辨率(HDMI2.0).HDMI硬件连接HDMI的硬件连接,大家估计都知道,电视后面那个,我们用的是H
Eidolon_li
·
2023-08-25 13:16
基于FPGA的视频接口驱动
fpga开发
一看就会的Nginx
学习教程
(别告诉其他人)
前言公司产品出现瓶颈?公司项目刚刚上线的时候,并发量小,用户使用的少,所以在低并发的情况下,一个jar包启动应用就够了,然后内部tomcat返回内容给用户。但是慢慢的,使用我们平台的用户越来越多了,并发量慢慢增大了,这时候一台服务器满足不了我们的需求了。于是我们横向扩展,又增加了服务器。这个时候几个项目启动在不同的服务器上,用户要访问,就需要增加一个代理服务器了,通过代理服务器来帮我们转发和处理请
码农进阶君
·
2023-08-25 08:54
eth_udp_loop
1ns//////////////////////////////////////////////////////////////////////////Author:EmbedFire//实验平台:野火
FPGA
Knigh7788
·
2023-08-25 02:37
FPGA
以太坊
udp
fpga开发
Xilinx
FPGA
RAM存储资源verilog可综合描述方法
1概述在
FPGA
设计中经常要使用片内RAM资源来缓存数据。对于Xilinx
FPGA
器件,片内存储资源分为块存储BlockRAM和分布式存储DistributedRAM。
MmikerR
·
2023-08-24 19:27
#
verilog
fpga开发
verilog
fpga
xilinx
FPGA
原理与结构——FIFO IP核原理学习
一、FIFO概述1、FIFO的定义FIFO是英文First-In-First-Out的缩写,是一种先入先出的数据缓冲器,与一般的存储器的区别在于没有地址线,使用起来简单,缺点是只能顺序读写数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。2、FIFO的作用(1)跨时钟域的数据传输(2)对不同宽度的数据进行位宽转换(3)数据缓存3、FIFO的分
apple_ttt
·
2023-08-24 11:14
FPGA原理与结构
fpga开发
fpga
硬件架构
FIFO
基于VHDL语言的汉明码编码/解码电路设计
在介绍汉明码编码和译码原理的基础上,给出了基于VHDL实现的源程序,通过QuartusⅡ软件进行设计并利用
FPGA
开发板进行验证。
养哈士奇的猫
·
2023-08-24 06:19
assimp
assimp的下载使用3D加载的前提基础和
学习教程
在此感谢创作者的创作assimp编译好的库文件----如果是需要在Qt上使用,而且编译器是minGw不用使用这个转自上面的assimp源码可能会编译失败
猿饵块
·
2023-08-24 00:38
c++
开发语言
Java JDBC
学习教程
JavaJDBCJDBC独立于数据库JDBC不独立于SQLJDBC不适用于非关系数据库流行的关系数据库JDBC教程范围JDBC核心概念JDBC示例加载JDBC驱动程序打开数据库连接创建语句更新数据库查询数据库关闭数据库连接JavaJDBCAPI(JavaDatabaseConnectivity)使Java应用程序能够连接到关系数据库,如MySQL、PostgreSQL、MSSQLServer、Or
竹影入风华
·
2023-08-23 21:50
JAVA
JDBC
java
学习
开发语言
jdbc
FPGA
使用MIG调用SODIMM内存条接口教程,提供vivado工程源码和技术支持
目录1、前言免责声明2、SODIMM内存条简介3、设计思路框架视频输入视频缓存MIG配置调用SODIMM内存条VGA时序视频输出4、vivado工程详解5、上板调试验证6、福利:工程代码的获取1、前言
FPGA
9527华安
·
2023-08-23 12:02
菜鸟FPGA图像处理专题
fpga开发
MIG
SODIMM
内存条
vivado
PCI9054入门1:硬件引脚定义、时序、
FPGA
端驱动源码
文章目录1:PCI9054的
FPGA
侧(local侧引脚定义)2:PCI9054的C模式下的读写时序3:
FPGA
代码部分具体代码:1:PCI9054的
FPGA
侧(local侧引脚定义)而PCI9054的本地总线端的主要管脚信号定义如下表所示
可爱的水酱
·
2023-08-23 12:59
fpga开发
PCI9054\
STM32 定时器简介
CNT(16位)自动重装寄存器ARR(16位)计数器溢出频率通用定时器内外时钟源选择与主从触发模式选择高级定时器定时器中断基本结构本文是STM32学习笔记,方便后续复习,学习视频是b站江科大STM32
学习教程
DA_潘多事
·
2023-08-23 11:03
STM32学习笔记
stm32
嵌入式硬件
单片机
OpenGL ES
学习教程
--- 坐标系统变换
OpenGLES
学习教程
—坐标系统变换简介经过前面几节的学习,我们能画一个简单的图像,并且也可以上一些颜色,但是如果我们需要在2维屏幕上画一个3维图像,这就需要对物体坐标进行变换,3维是有XYZ轴的,而屏幕上的坐标只有
帅气好男人_Jack
·
2023-08-23 11:10
av视频
OpenGL ES
学习教程
--- FBO
OpenGLES
学习教程
—FBO简介之什么是FBOFrameBufferObject帧缓冲对象,按照之前的学习绘制图像、纹理,着色器着色后最后一步,会将所有的数据都传给FBO,然后在屏幕上显示,只不过没使用自定义
帅气好男人_Jack
·
2023-08-23 11:40
av视频
AM62x GPMC并口如何实现“小数据-低时延,大数据-高带宽”—ARM+
FPGA
低成本通信方案
GPMC是AM62x、AM64x、AM437x、AM335x、AM57x等处理器专用于与外部存储器设备的接口,如:(1)
FPGA
器件(2)ADC器件(3)SRAM内存(4)NOR/NAND闪存G
Tronlong创龙
·
2023-08-23 06:25
fpga开发
PetaLinux安装及使用
Ubuntu17.10参考文件来源:UG1144Introduction/介绍PetaLinuxisanEmbeddedLinuxSystemDevelopmentKitspecificallytargeting
FPGA
-basedSystem-on-Chipdesigns.Thisguidehelpsthereader
HMLAB
·
2023-08-23 05:14
FPGA
-10:设计个简单的cpu(真的简单!)
经过了之前的学习想必各位对verilog应该有了基本的基础那么,接下来,我们就来造cpu吧!我们将写一个简单的单周期cpu该cpu有一下特点:32位架构单周期执行简洁实用32位定长指令有手就行我称之为“ant”内核就跟蚂蚁一样,“功能弱小”,但也什么能干我也特地为该cpu编写了个汇编器包括使用python编写的bin转txt工具连接如下:clickme下载该项目即可得到5个文件cpu.v:ant内
tastynoob
·
2023-08-22 20:43
FPGA
fpga
上一页
64
65
66
67
68
69
70
71
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他