E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习教程
基于
FPGA
:运动目标检测(包围盒仿真工程,及一些调试问题)
、路径设置5、切换回“Hierarchy”,即工程界面6、运行仿真7、查看波形重点:调试问题三、仿真代码1、仿真顶层文件2、绘制包围盒模块四、工程获取前言前面写了几篇关于运动目标检测的文章了:1、基于
FPGA
千歌叹尽执夏
·
2023-06-08 14:06
FPGA
fpga开发
目标检测
testbench
仿真
从搬砖工到架构师,Java全栈学习路线总结
文章目录前言一、前置知识二、Web前端基础示例:1.文本域2.密码字段三、后端基础一.Java基础二.数据库技术三.Web开发技术四.框架技术五.服务器部署四、其他技术五、全栈开发六、综合实践七、
学习教程
一
橙 子_
·
2023-06-08 12:29
#
付费专栏试读
java
学习
jvm
spring
spring
boot
FPGA
设计的指导性原则 (三)
例12.在SDC文件中附加syn_ramstyle综合约束属性,指定综合存贮单元的类型SDC文件是Synplicity综合工具通用的综合约束属性文件,其扩展名为”sde”。在SDC指定syn_ramstyle的语法格式为:define_attribute(signal_name[bit_range))syn_ramstyle(atring)其中,黑体字表示的“define_attribute”是S
阿星先森
·
2023-06-08 10:01
软件等)
fpga开发
【ZYNQ】QSPI Flash 固化程序全攻略
普通的
FPGA
一般是可以从Flash启动,或者被动加载,ZYNQ的启动是由ARM主导的,包括
FPGA
程序的加载,ZYNQ启动一般为最少两个步骤,在UG585中也有介绍。
Hello阿尔法
·
2023-06-08 08:37
FPGA/SoC
ZYNQ7000
ZYNQ7000
QSPI
Flash
固化程序
ZKP加速 GPU/
FPGA
/ASIC
1.引言参考资料有:[1]FigmentCapital团队2023年4月博客AcceleratingZero-KnowledgeProofs[2]Ulvetanna团队2023年5月博客PoseidonMerkleTreesinHardware[3]supranational2023年1月博客OpenVDF:AcceleratingtheNovaSNARK-basedVDF【采用ASIC加速Nov
mutourend
·
2023-06-08 08:02
零知识证明
零知识证明
各算法/协议知识理论笔记(
fpga
)
一、利用fifo对3行数据求和需要2个fifo保存第0行和第1行的数据,如下图比如有20行数据,则将一行一行的输给fifo2,fifo2出来的数据再给fifo1.当fifo和fifo1有数据时,在准备给fifo2输入新的一行数据时,同时读出fifo2,fifo1保存的当行的第一个数据,将这三个数据做加法运算得到结果。二、sobel边缘检测算法针对灰度图像做边缘检测,Soble算法的核心就是Sobe
eachanm
·
2023-06-08 08:31
读书/教程笔记
fpga开发
【PCIE702-1】基于Kintex UltraScale系列
FPGA
的高性能PCIe总线数据预处理载板
板卡概述PCIE702-1是一款基于PCIE总线架构的高性能数据预处理FMC载板,板卡采用Xilinx的高性能KintexUltraScale系列
FPGA
作为实时处理器,实现各个接口之间的互联。
北京青翼科技
·
2023-06-08 08:01
雷达与中频信号处理
信号处理
软件无线电
fpga开发
KU060
KU115
【VPX612】基于C6678 的6U VPX 实时信号处理平台
产品概述VPX612是一款基于6UVPX架构的高性能实时信号处理平台,该平台采用4片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片Xilinx的Kintex-7系列
FPGA
北京青翼科技
·
2023-06-08 08:01
雷达与基带信号处理
软件无线电
信号处理
fpga开发
DSP
【FMC120】基于FMC标准的2路500Msps 14位AD采集、2路2.5Gsps 14位DA回放子卡模块
该模块遵循VITA57标准,可直接与
FPGA
载卡配合使用,板卡ADC器件采用ADI的AD9684芯片,DAC器件采用ADI公司的AD9739芯片,用户可以通过SPI接口配置芯片的工作状态,ADC芯片内部包含
北京青翼科技
·
2023-06-08 08:01
软件无线电
雷达与智能天线
FMC子卡
5G
AD9684
2路14bit1D/DA
FMC子卡
AD9739
基于RK3399+
FPGA
的地面测试台多参数数据记录仪方案(一)硬件设计
地面测试台属于某型号数据记录仪的配套测试设备,主要工作包括:飞行前对记录仪的功能检查,测试其工作状态和稳定性;实验结束后对已存储到记录仪中的数据进行回读和进一步处理,通过数据分析得出导弹各项参数在飞行试验中的变化,从而反馈该弹的工作状况。因此,地面测试的稳定性和数据处理能力对导弹研究有着重要作用。本章将从需求入手,针对记录仪主要工作任务做一个整体分析,确定总体设计方案。2.1任务需求分析图2.1为
深圳信迈科技DSP+ARM+FPGA
·
2023-06-08 08:30
瑞芯微
RK+FPGA
网络
RK3399+FPGA
基于RK3399+
FPGA
的地面测试台多参数数据记录仪方案(一)软件设计及测试
完成了测试台软件分析和编程环境搭建后,接下来就是软件的编写。本章主要包括软件窗口界面设计和功能代码实现。以某型号数据记录仪的工作需求为目标,根据测试工作流程,以Linux-Qt为主要开发手段,设计一款功能完备、界面友好、操作简洁的测试台软件。3.1软件设计原理根据需求和总体设计软件分为三个工作模式,功能模块图如图3.1所示。从图中可以明显看到软件包括模拟信号源、存储器检测回读、数据处理三个功能窗口
深圳信迈科技DSP+ARM+FPGA
·
2023-06-08 08:30
RK+FPGA
瑞芯微
fpga开发
[PCIE733]基于PCI Express总线架构的2路160MSPS AD采集、12路LVDS图像数据采集卡
该板卡遵循PCIExpress2.0规范,全高半长尺寸,板卡采用Xilinx的28nm高性能
FPGA
处理器XC7K325T作为主控制器,板卡ADC器件采用TI公司的ADC16DV160芯片,实现2路16bit
北京青翼科技
·
2023-06-08 08:28
视频图像处理产品
信号采集
fpga开发
2路160MSPS
AD
12路LVDS图像数据采集
XC7K325T
自定义 Opcode
在
FPGA
中通过扩展指令集来加速计算过程,即将某些函数以CPU指令的方式来执行。然后通过将他们用C语言进行封装,从而成为标准C库中的一部分。
走在成长的道路上
·
2023-06-08 07:32
基于DE2 115开发板驱动HC_SR04超声波测距模块【附源码】
硬件模块时序图4.系统架构设计5.模块说明5.1.hc_sr_driver端口信号列表5.2.状态转移图5.3.时序图5.4.设计文件6.仿真测试7.板级验证与调试8.总结1.实验平台与目的DE2-E115
FPGA
青柠Miya
·
2023-06-08 06:23
FPGA学习
fpga开发
超声波测距
verilog
Verilog 实现数码管显视驱动【附源码】
数据产生模块模块框图信号定义设计文件3.3.2、数码管驱动模块模块框图信号定义设计文件3.3.3、顶层文件3.4、板级验证4、总结1、实验平台软件:PC、QuartusPrime18.1、Modelsim10.5b硬件:Altera
FPGA
青柠Miya
·
2023-06-08 06:23
FPGA学习
fpga开发
Verilog
数码管
基于
FPGA
的超声波测距
文章目录一、HC-SR04超声波测距模块说明1、产品特点2、电气参数3、HC-SR04超声波测距模块4、超声波时序图二、程序设计一、HC-SR04超声波测距模块说明1、产品特点HC-SR04超声波测距模块可提供2cm-400cm的非接触式距离感测功能,测距精度可达高到3mm;模块包括超声波发射器、接收器与控制电路。基本工作原理:(1)采用IO口TRIG触发测距,给最少10us的高电平信呈。(2)模
Fu-yu
·
2023-06-08 06:48
fpga开发
各种调试代码的接口(SWD、JTAG、Jlink、Ulink、STlink)的区别
现在多数的高级器件都支持JTAG协议,如ARM、DSP、
FPGA
器件等。标准的JTAG接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。
sml_tj
·
2023-06-08 03:57
MySql学习1:安装
前言
学习教程
:黑马程序员MySQL数据库入门到精通,从mysql安装到mysql高级、mysql优化全囊括目前的打算是跟着教程学习基础部分,进阶和运维部分以后可能会学习。
无知的小菜鸡
·
2023-06-08 01:30
MySQL
mysql
学习
数据库
【verilog】计数器
计数器是
FPGA
设计中最常用的一种时序逻辑,根据计数器的计数值我们可以精确计算出
FPGA
内部各种信号之间的时间关系,每个信号何时拉高、何时拉低、拉低需要多久、拉高需要多久,都可以比较精准的控制具体需要计数的时间
阿巴阿阿巴巴巴巴
·
2023-06-08 00:03
verilog
verilog
fpga
K210基础案例&板载RGB灯
前言 K210的GPIO的电平调用,是需要通过
FPGA
块先进行绑定后,才能对管脚进行控制。进行电平的翻转。本章举例的是K210Bit开发板上IO13,14,15连接着的RGB灯。
紫阡星影
·
2023-06-08 00:13
K210
嵌入式硬件
mcu
笔记
HNU-电子测试平台与工具2-I2C
FPGA
I2C接口实现计科210Xwolf202108010XXX报告内容将包括:(1)如何描述组合电路、时序电路、状态机?如何编写TestBench?
甘晴void
·
2023-06-07 21:35
fpga开发
FPGA
之锁存器(Latch)
latch是指锁存器,是一种对脉冲电平敏感的存储单元电路。锁存器和寄存器都是基本存储单元,锁存器是电平触发的存储器,寄存器是边沿触发的存储器。两者的基本功能是一样的,都可以存储数据。锁存器是组合逻辑产生的,而寄存器是在时序电路中使用,由时钟触发产生的。latch的主要危害是会产生毛刺(glitch),这种毛刺对下一级电路是很危险的。并且其隐蔽性很强,不易查出。因此,在设计中,应尽量避免latch的
蒋楼丶
·
2023-06-07 19:48
FPGA
fpga开发
6设计指令流水线-3【
FPGA
模型机课程设计】
6设计指令流水线-3【
FPGA
模型机课程设计】前言推荐6设计指令流水线-3安排测试与结果指令流水线理论MIPS的一种简单实现基本的MIPS流水线指令流水线实现MIPS五段流水CPU设计基于单周期CPU的流水线设计乘除流水线的设计原子流水线的设计代码设计
日星月云
·
2023-06-07 14:39
#
FPGA模型机课程设计
fpga开发
FPGA
PAL视频BT656解码Video Processing Subsystem去隔行工程源码 TW2867采集4路视频拼接输出 提供技术支持
目录1、前言2、我这里已有的PAL视频解码方案3、模拟视频概述4、模拟视频颜色空间5、逐行与隔行6、BT656数据与解码BT656数据格式BT656数据解码7、TW2867芯片解读与配置TW2867芯片解读TW2867芯片配置TW2867时序分析8、设计思路与框架9、vivado工程详解BlockDesign设计SDK设计10、上板调试验证并演示11、福利:工程代码的获取1、前言大自然的信号都是模
9527华安
·
2023-06-07 12:40
PAL/NTSC视频解码
菜鸟FPGA图像处理专题
fpga开发
PAL视频
视频去隔行
BT656解码
FPGA
多路视频叠加融合 HLS算法实现 提供2套工程源码和技术支持
单路同源视频的缩放叠加详细设计方案vivado工程详解SDK工程详解5、vivado工程2--两路非同源视频的缩放叠加详细设计方案vivado工程详解SDK工程详解6、上板调试验证7、福利:工程代码的获取1、前言视频叠加和融合在
FPGA
9527华安
·
2023-06-07 12:40
菜鸟FPGA图像处理专题
菜鸟FPGA
HLS专题
fpga开发
图像叠加
图像处理
HLS
FPGA
PAL视频BT656解码Video Processing Subsystem去隔行 TW2867采集 提供工程源码和技术支持
目录1、前言2、我这里已有的PAL视频解码方案3、模拟视频概述4、模拟视频颜色空间5、逐行与隔行6、BT656数据与解码BT656数据格式BT656数据解码7、TW2867芯片解读与配置TW2867芯片解读TW2867芯片配置TW2867时序分析8、设计思路与框架9、vivado工程详解BlockDesign设计SDK设计10、上板调试验证并演示11、福利:工程代码的获取1、前言大自然的信号都是模
9527华安
·
2023-06-07 12:09
PAL/NTSC视频解码
菜鸟FPGA图像处理专题
fpga开发
图像处理
PAL
BT656解码
视频去隔行
针对大批量成本敏感型应用 AG6K
FPGA
AG6K
FPGA
器件面向大批量,成本敏感型应用,使系统设计人员能够满足不断增长的性能要求,同时降低成本(AG6KF25617x17mm,零售价为1.x美元)。
Embeded_FPGA
·
2023-06-07 12:31
RAM
乘法器
PLL
fpga/cpld
FPGA
驱动FT601实现USB3.0通信测速试验 提供工程源码和QT上位机源码
工程详解5、上板调试验证6、福利:工程代码的获取1、前言目前USB3.0的实现方案很多,但就简单好用的角度而言,FT601应该是最佳方案,因为它电路设计简单,操作时序简单,软件驱动简单,官方甚至提供了包括
FPGA
9527华安
·
2023-06-07 12:58
fpga开发
FT601
USB
USB3.0
国产
FPGA
选型指南:如何选择适合你的国产
FPGA
芯片?
FPGA
自1985年由Xilinx的创始人之一RossFreeman发明后,全球90%的
FPGA
市场一直被国外厂家所占有,主要是这四家公司:Xilinx、Altera、Lattice、Microsemi
FPGA狂飙
·
2023-06-07 12:57
FPGA选型
fpga开发
fpga
FPGA选型
xilinx
intel
实验四 计数器
打开QuarterII新建一个基于ALTERA的Cyclone系列
FPGA
芯片EP1C3T144C8N的项目保存在D:\dianlu\ecp1文件夹中,新建一个VerilogHDL文件,将附件一代码写入
简单点了
·
2023-06-07 08:36
数字逻辑
fpga开发
嵌入式硬件
单片机
FPGA
设计的指导性原则 (四)
在
FPGA
Express/
FPGA
CompilerII中,用鼠标右键单击编译后的芯片图标,在弹出的命令对话框中选择“EditConstraints”命令编辑综合约束文件(扩展名为CTL),选择端口(Ports
阿星先森
·
2023-06-07 07:01
软件等)
fpga开发
Python高光谱遥感数据处理与机器
学习教程
详情点击链接:Python高光谱遥感数据处理与机器学习一,高光谱1.高光谱遥感二,高光谱传感器与数据获取1.高光谱传感器类型2.高光谱数据获取三,高光谱数据预处理1.高光谱图像2.辐射定标3.大气校正4.光谱平滑和重采样四,高光谱分析1.光谱特征提取2.降维技术(如PCA、MNF)3.高光谱分类、回归、目标检测4.混合像元分解方法五,高光谱应用1.环境监测(植被分类、水质评估)2.农业(作物产量估
夏日恋雨
·
2023-06-07 05:15
生态学
遥感
python
机器学习
高光谱
遥感
深度学习
Verilog HDL 快速入门
FPGA
超级干货第一季
废话不多说,直接上菜,干饭目录VerilogHDL快速入门
FPGA
超级干货第一季1.模块2.时延3.数据流描述方式4.行为描述方式5.结构化描述形式6.混合设计描述方式7.设计模拟VerilogHDL快速入门
琅中之嶹
·
2023-06-07 03:03
FPGA开发
测试工具
VMware虚拟机安装Windows XP
学习教程
之前已经总结了vm安装win11、win10、win7的教程,这篇是vm安装XP的教材,一来方便各位探索WindowsXP,二来也可以给自己备份。1、准备工作废话不多说,首先我们在VMware里面安装WindowsXP需要做的准备工作。①VMwareWorkstation软件(演示版本:vmware-workstation-full-16.2.0-18760230.exe)【下载链接】http:/
学观苦研
·
2023-06-07 02:10
VMware
windows
microsoft
服务器
我的拿手好戏
你们都有自己很熟练特长吧,比如武术,篮球,书法,做饭等等,而我最拿手的特长是玩魔方我是在四年级的一个周六玩魔方的,那天我到街上买了一个魔方,然后回到家里用妈妈的手机视频开始
学习教程
,我刚开始学习魔方,我感到非常的困难
王怡迪and王森妈妈
·
2023-06-07 00:18
我为什么从硬件工程师变成了软件工程师
硬件方面的话,玩过嵌入式,比如最简单的51,STM32这些大众化的单片机;玩过
FPGA
,两大厂家Alter以及Xilinx都有过接触,也应用到项目中去,虽然对其了
我是嘻哈大哥
·
2023-06-07 00:45
FPGA
几种电平:TTL,CMOS以及LVTTL,LVCMOS
电路设计中,经常遇到各种不相同的逻辑电平。常见的逻辑电平如下:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。逻辑电平VCCVihVilVohVolTTL5.0V2.0V0.8V2.4V0.4VLVTTL3.3V2.0V0.8V2.4V0.4VLVTTL2.5V1.7
Love coldplay
·
2023-06-07 00:30
嵌入式
1024程序员节
Integrated LogicAnalyzer v6.2 (Vivado ILA使用方法)
Chapter1Overview1.1FeatureSummary(功能摘要)
FPGA
设计中的信号连接到ILA核时钟和探针输入(图1-1)。
一只迷茫的小狗
·
2023-06-06 23:22
FPGA
fpga开发
详解信号逻辑电平标准: CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML
Refer:(285条消息)
FPGA
几种电平:TTL,CMOS以及LVTTL,LVCMOS_Lovecoldplay的博客-CSDN博客常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL
sunarmy
·
2023-06-06 23:00
fpga开发
大数据技术之CM安装------2(含大数据
学习教程
)
大数据学习资料领取地址(免费)无套路第2章环境要求1.1内存分配将3台虚拟机分配好内存建议8G、4G、4G1.2本次安装需要的jar包#注意:必须是OracleJDK、不要使用OpenJDK1.jdk-8u144-linux-x64.tar.gz2.CDH-5.12.1-1.cdh5.12.1.p0.3-el7.parcel3.CDH-5.12.1-1.cdh5.12.1.p0.3-el7.par
ItStar
·
2023-04-21 21:56
FPGA
基础(5)verilog HDL基础查缺补漏
图片发自App1、仿真分为软仿和硬仿,前者检测逻辑错误,后者检查逻辑和时序上的错误,而
fpga
只能检查逻辑错误。2、设计方法:自上而下,方案指导设计,先写设计方案,后设计编程实现功能。
BadRosoul
·
2023-04-21 19:00
stable diffusion webui安装和运行中出现的bug及解决方式
1、报错:Couldn’tinstallg
fpga
n原因:代理的问题,应该是安装的时候挂了代理,所以没办法直接安装。解决:感觉停用代理应该可以,但是我没试过。
Huang_Fj
·
2023-04-21 18:18
stable
diffusion
bug
linux
【C++STL精讲】优先级队列(priority_queue)与双端队列(deque)
本文收录于C++系列,本专栏主要内容为C++初阶、C++进阶、STL详解等,专为大学生打造全套C++
学习教程
,持续更新!相关专
花想云(西安第一深情)
·
2023-04-21 09:20
C++系列
c++
数据结构
开发语言
FPGA
基于XDMA实现PCIE X4的HDMI视频采集 提供工程源码和QT上位机程序和技术支持
目录1、前言2、我已有的PCIE方案3、PCIE理论4、总体设计思路和方案5、vivado工程详解6、驱动安装7、QT上位机软件8、上板调试验证9、福利:工程代码的获取1、前言PCIE(PCIExpress)采用了目前业内流行的点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽,而且可以把数据传输率提高到一个很高的频率,达到PCI所
9527华安
·
2023-04-21 07:40
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
PCIE
图像采集
HDMI
FPGA
基于RIFFA实现PCIE采集ov5640图像传输,提供工程源码和QT上位机
上板调试验证并演示6、福利:工程代码的获取1、前言PCIE是目前速率很高的外部板卡与CPU通信的方案之一,广泛应用于电脑主板与外部板卡的通讯,PCIE协议极其复杂,想要掌握不容易,所以Xilinx和Altera等
FPGA
9527华安
·
2023-04-21 07:38
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
ov5640
RIFFA
PCIE
图像处理
FPGA
基于XDMA实现PCIE X4视频采集HDMI输出 提供工程源码和QT上位机程序和技术支持
目录1、前言2、我已有的PCIE方案3、PCIE理论4、总体设计思路和方案5、vivado工程详解6、驱动安装7、QT上位机软件8、上板调试验证9、福利:工程代码的获取1、前言PCIE(PCIExpress)采用了目前业内流行的点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽,而且可以把数据传输率提高到一个很高的频率,达到PCI所
9527华安
·
2023-04-21 07:08
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
PCIE
XDMA
图像处理
Spring Cloud
学习教程
——第二篇:服务高可用
一、为什么要高可用注册中心这么关键的服务,如果是单点话,遇到故障就是毁灭性的。在一个分布式系统中,服务注册中心是最重要的基础部分,理应随时处于可以提供服务的状态。为了维持其可用性,使用集群是很好的解决方案。Eureka通过互相注册的方式来实现高可用的部署,所以我们只需要将EurekeServer配置其他可用的serviceUrl就能实现高可用部署。简单双节点注册中心
小强唐
·
2023-04-21 07:16
计算机图形学CG 学习资源和路线
如果你正处于学习OpenGL阶段,但却对
学习教程
中的概念理解感觉不够深刻,推荐看傅老師/OpenGL教學
仰望—星空
·
2023-04-21 03:51
计算机图形学
学习
OpenGL
CG
OrCAD原理图检查
OrCAD原理图检查
FPGA
或处理器芯片原理图封装检查OrCad元件PartReference与Reference位号不同检查所有器件是否与CIS库元件匹配用CIS库中的元器件替换已存在器件方法1方法2DRC
Coder-hong
·
2023-04-20 23:31
#
Cadence17.4
Cadence
硬件设计
原理设计
【入门学习三】基于
FPGA
使用 Verilog 实现按键状态机代码及原理讲解
目录一、状态机二、模块设计三、代码实现四、管脚配置及结果展示上一篇博文:【入门学习二】基于
FPGA
使用Verilog实现蜂鸣器响动的代码及原理讲解概述:前面的两篇文章,其中按键模块采用的是延时消抖的方式
上班摸不了鱼
·
2023-04-20 22:11
FPGA新手入门
状态机
verilog
fpga
上一页
84
85
86
87
88
89
90
91
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他