E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA应用开发
除了Adobe之外,还有什么方法可以将Excel转为PDF?
前言Java是一种广泛使用的编程语言,它在企业级
应用开发
中发挥着重要作用。而在实际的开发过程中,我们常常需要处理各种数据格式转换的需求。
葡萄城技术团队
·
2024-01-30 06:40
adobe
excel
pdf
HarmonyOS
应用开发
:网格布局Grid
网格布局网格布局(GridLayout)是自适应布局中一种重要的布局,具备较强的页面均分能力,子组件占比控制能力。通过GridGrid容器组件和子组件GridItem实现,Grid用于设置网格布局相关参数,GridItem定义子组件相关特征。优势如下:容器组件尺寸发生变化时,所有子组件以及间距等比例调整,实现布局的自适应能力。支持自定义网格布局行数和列数,以及每行每列尺寸占比。支持设置网格布局中子
Tsingfeng.
·
2024-01-30 00:56
鸿蒙应用开发
harmonyos
harmonyOS基础(三)- 快速弄懂HarmonyOS ArkTs基础组件、布局容器(前端视角篇)
很多公司开始对鸿蒙
应用开发
越来越重视。之前想入坑鸿蒙,一直犹豫未下定决心学习。这次不再等待,开始系统学习起来。
黑臂麒麟
·
2024-01-29 23:17
#
HarmonyOS基础部分
harmonyos
前端
华为
【HarmonyOS
应用开发
】TypeScript快速入门(二)
ArkTS是HarmonyOS优选的主力
应用开发
语言。
断水流大撕兄
·
2024-01-29 21:06
实战
前端大杂烩
harmonyos
华为
鸿蒙
鸿蒙系统
前端
【野火i.MX6NULL开发板】使用 Makefile 控制编译
0、前言参考资料:《野火Linux基础与
应用开发
实战指南基于i.MX6ULL系列》PDF第27章https://www.gnu.org/software/make/manual1、Makefile小实验
王哈哈、
·
2024-01-29 18:28
Linux
笔记
2018-11-28
编写高质量代码:python,python核心编程第三版,PythonCookbook中文版第3版计算:python科学计算,利用Python进行数据分析前端:FlaskWeb开发:基于Python的Web
应用开发
实战
wangyou2550
·
2024-01-29 17:39
HarmonyOS--@ObjectLink和@Observed
在HarmonyOS
应用开发
中,@ObjectLink和@Observed是两个重要的注解,它们主要用于实现分布式数据的跨设备传输和同步:@ObjectLink:通俗解释:这个注解可以理解为“对象链接”
Ice bear433
·
2024-01-29 17:37
HarmonyOS4
harmonyos
前端
鸿蒙
开发语言
华为
app试玩兼职员(app下载试玩兼职)
App试玩兼职是一种新型的兼职形式,它将社交媒体
应用开发
和兼职服务完美结合在一起。在这种模式下,
应用开发
者们会通过特定的APP,让用户可以通过安装、试用或分享APP来获得报酬。
趣闲赚手机做任务赚佣金
·
2024-01-29 16:06
ISE中逻辑分析仪ChipScope的使用
基本上采用了典型外部逻辑分析仪的理念和功能,却无需额外的逻辑分析设备、测试I/O、电路板走线和探点,只要建立一个对应的文件并做相关设置后,与当前工程捆绑编译,用一根JTAG接口的下载电缆连接到要调试的
FPGA
YprgDay
·
2024-01-29 15:47
#
开发工具的使用
fpga开发
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA
综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
JavaSE基础学习笔记懒人简略版
1995年sun公司詹姆斯.高斯林计算机高级编程语言2009年被甲骨文Oracle公司收购2,Java三大技术体系JavaSE(标准版):java技术核心和基础(直观桌面应用)JavaEE(企业版):企业级
应用开发
sunyunfei1994
·
2024-01-29 15:43
java
【
FPGA
】:ip核--Divider(除法器)
本文转自:【
FPGA
】:ip核–Divider(除法器)二、Divider(除法器)概述除法器顾名思义,用来做除法运算。
岁岁人如旧
·
2024-01-29 13:10
FPGA
fpga开发
FPGA
逻辑资源评估之BRAM(以Xilinx为例)
在
FPGA
逻辑设计时,需要参考所需逻辑资源对
FPGA
进行选型,其中一项就是对BRAM的评估,在这里以xilinxUltraSCALE+系列
FPGA
为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
FPGA
实现八位数字抢答器设计
一.设计要求八位数字抢答器设计要求:抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~S7表示。设置一个系统清除和抢答控制开关S,该开关由主持人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂
FPGA之旅
·
2024-01-29 13:08
FPGA之旅课设
fpga开发
FPGA
抢答器设计
设计一抢答器,要求如下:抢答台数为6;具有抢答开始后20s倒计时,20秒倒计时后6人抢答显示超时,并报警;能显示超前抢答台号并显示犯规报警;系统复位后进入抢答状态,当有一路抢答按键按下,该路抢答信号将其余各路抢答信号封锁,同时铃声响起,直至该路按键松开,显示牌显示该路抢答台号。clk时钟信号b1~b6抢答按钮reset复位按钮shield屏蔽标志位stop倒计时暂停标志位show显示器alarm1
wef@~@
·
2024-01-29 13:38
fpga开发
URAM和BRAM 的区别
无论是7系列
FPGA
、UltraScale还是UltraScalePlus系列
FPGA
,都包含BlockRAM(BRAM),但只有UltraScalePlus芯片有UltraRAM也就是我们所说的URAM
shenlansee
·
2024-01-29 13:37
fpga开发
Xilinx
FPGA
BRAM使用方法
BRAM使用方法在利用
fpga
进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
FPGA
| BRAM和DRAM
BRAM(BlockRAM)Blockram由一定数量固定大小的存储块构成的,使用BLOCKRAM资源不占用额外的逻辑资源,并且速度快。但是使用的时候消耗的BLOCKRAM资源是其块大小的整数倍。如Xilinx公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。反过来相邻两个BRAM可以结合起来实现72Kbit存储器,
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx 7系列 BRAM概述
Xilinx7系列
FPGA
中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
FPGA
中除法器IP核乘法器IP核使用
FPGA
中除法器IP核乘法器IP使用1.除法器IP核有两种,3.0是最大支持32bit的被除数除数;4.0是最大支持64bit的被除数除数;研究电机时需要计算步数,都仅仅需要32bit因此选择3.0;2
小时姐姐
·
2024-01-29 13:04
fpga
用
FPGA
实现多人抢答器
测试题目“三人抢答器”要求:(1)答题开始后,由主持人按下“开始”键后进入抢答环节;(2)每人一个抢答按钮,有人抢答成功后,其他人再抢答无效;(3)当某人抢答成功时,抢答器系统发出半秒的低频音,并在数码管上显示该组别序号;(4)每个人初始分数为0,抢答成功得到一分,并在数码管上显示3人的得分;(每人分配一个数码管用于显示分数,显示“0~9”)(5)抢答成功后,10秒倒计时,并在数码管上显示。倒计时
m0_54472634
·
2024-01-29 13:33
fpga开发
基于
FPGA
的4路抢答器verilog,quartus
名称:基于
FPGA
的4路抢答器verilog(代码在文末付费下载)软件:Quartus语言:Verilog要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是
fpga
定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在XilinxAsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
【
FPGA
教程案例11】基于vivado核的除法器设计与实现
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
为什么时序逻辑电路会落后一拍?
FPGA
初学者可能经常听到一句话:“时序逻辑电路,或者说用<=输出的电路会延迟(落后)一个时钟周期。”但在仿真过程中经常会发现不符合这一“定律”的现象–明明是在仿真时序逻辑,怎么输出不会落后一拍?
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
一.设计思路二.实现过程1.第一信号鉴别锁存模块+犯规电路(1)使用器件74175,带公共时钟和复位四D触发器(2)原理a.比赛开始前,主持人复位按钮
月月如常
·
2024-01-29 13:30
fpga开发
嵌入式硬件
单片机
【
FPGA
】Verilog描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,Verilog是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。那么到底该如何描述电路?Verilog提供了3种不同的方式:结构化描述方式(结构模型,StructuralModeling)数据流描述方式(数据模型,Dataflowmodeling)行为级描述方式(行为模型,Beh
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的
FPGA
逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
FPGA
原理与结构(8)——块RAM(Block RAM,BRAM)
系列文章目录:
FPGA
原理与结构(0)——目录与传送门一、BRAM简介大家对于RAM应该并不陌生,RAM就是一张可读可写的存储表,它经常被拿来与ROM进行对比,相比之下,ROM只可读。
apple_ttt
·
2024-01-29 13:28
FPGA原理与结构
fpga开发
FPGA
通过 UDP 以太网传输 JPEG 压缩图片
FPGA
通过UDP以太网传输JPEG压缩图片简介在
FPGA
上实现了JPEG压缩和UDP以太网传输。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
AI 黑科技,老照片修复,模糊变高清
我拿“自己”的旧照片试了一下,先看效果对比:右侧为修复后只看人脸部分G
FPGA
Nhttps://arxiv.org/pdf/2101.04061.pdf
FPGA
N算法由腾讯PCGARC实验室提出,其相关论文已被
统计学家
·
2024-01-29 11:04
实现WEB打印的几种方法
当前WEB
应用开发
非常流行,主要原因是WEB应用客户端的规则很简单,容易学习,容易维护,容易发布,降低了开发难度。
bluesealycn
·
2024-01-29 11:31
2024三掌柜赠书活动第五期:从零基础到精通Flutter开发
Flutter开发》编辑推荐内容简介作者简介图书目录书中前言/序言书摘插画《从零基础到精通Flutter开发》全书速览结束语摘要:本文将带读者逐步学习和掌握Flutter开发,这是一个流行且强大的跨平台
应用开发
框架
三掌柜666
·
2024-01-29 10:13
flutter
单板计算机(SBC)-片上系统(SOC)嵌入式C++和
FPGA
(VHDL)
要点:片上系统/单板计算机嵌入式C++及VHDL编程单板计算机(RaspberryPi)C++实现MQTT监控房间门锁,灯光,并使用RESTful提示状态单板计算机(ESP8266)C++无线网络MQTT土壤湿度监测仪,实现HTTP服务器,创建网页版监控界面,构建ESP8266监控固件,单板计算机集成到IP网络,添加二氧化碳检测传感器,使用GPIO和PWM控制继电器和直流压控风扇片上系统(SOC)
亚图跨际
·
2024-01-29 08:26
嵌入式
FPGA
C/C++
单板计算机SBC
片上系统SOC
Raspberry
Pi
ESP8266
MQTT
C++
Qt
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在
FPGA
逻辑电路设计中,
FPGA
设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:Vivado布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
HPS SoC和
FPGA
联合使用例程
本教程演示了如何使用HPS/ARM与
FPGA
进行通信。我们将为DE10标准开发板介绍如何根据官方的DE10_Standard_GHRD工程开发出自己的My_GRHD工程。
zhou_sking
·
2024-01-29 05:41
Linux
terasic
软件操作
嵌入式
linux
操作系统
FPGA
中的HPS
使用轻量级HPS-to-
FPGA
桥接器连接需要由HPS控制的IP(轻量级HPS到
FPGA
桥接器允许HPS中的主设备访问SoC器件的
FPGA
部分中的内存映射控制的从端口。
whocarea
·
2024-01-29 05:41
FPGA
quartus如何烧写
FPGA
程序
1.连接好JTAG线,点击烧写按钮2.选择USB串口3.生成jic文件,点击File-CoventProgrammingFile...-根据芯片型号选择正确的4.删除旧版本程序,添加新版程序4.勾选前两项
徐徐如风XR
·
2024-01-29 05:41
fpga开发
Quartus
FPGA
JTAG配置芯片固化(Cyclone IV)
CycloneIV配置芯片固化
FPGA
有三种配置下载方式:主动配置方式(AS),被动配置方式(PS)和最常用的基于JTAG的配置方式。
闲庭信步sss
·
2024-01-29 05:09
FPGA
fpga
Modelsim SE 10.5安装教程
大学老师爱教VHDL语言,但是进入社会以后,基本都是VerilogHDL语言,简单易学,建议用Verilog来仿真与做
FPGA
工程。一、资源:Modelsim_
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
FPGA
硬核与软核处理器有什么区别和联系?
关注、星标公众号,直达精彩内容作者:wcc149软核处理器SOPC技术,即软核处理器,最早是由Altera公司提出来的,它是基于
FPGA
的SOC片上系统设计技术。
Hack电子
·
2024-01-29 05:33
芯片
java
大数据
linux
编程语言
quartus烧写文件pof sof jic区别
quartus烧写文件有三种格式,分别是pof,sof和jicpof是在AS模式下通过jtag写到
fpga
外挂的配置芯片中,不会掉电擦除,要不然成sram了,但是不能调试。
JingZhe_HengJing
·
2024-01-29 05:33
fpga
quartus
jtag
烧写
Quartus生成烧录到
FPGA
板载Flash的jic文件
简要说明:Altera的
FPGA
芯片有两种基本分类,一类是纯
FPGA
,另一类是
FPGA
+Soc(Systemonchip),也就是
FPGA
+HPS(HardProcessorSystem,硬核处理器),
GBXLUO
·
2024-01-29 05:02
FPGA
fpga开发
大力支持手机
应用开发
,Coloros开放自家核心引擎Hyper Boost!
近年来,世界的主流都是"手机"二字,相关技术发展之迅速让人咋舌。从过去的按键、翻盖到现在的无按键,硬件的革新速度如此之外,背后软件的功劳功不可没。但诸多开发商都将自己的软件核心技术视若珍宝,其实这一点阻碍了技术的发展,如今OPPO作为厂商,开放了自己的技术核心:HyperBoost加速引擎!HyperBoost是什么?HyperBoost是一种适用性极广泛的引擎技术,主要反应在手机运行加速方面。现
Quster
·
2024-01-29 05:42
101--Flutter简介
[TOC]Flutter简介Flutter是Google推出并开源的移动
应用开发
框架,主打跨平台、高保真、高性能。开发者可以通过Dart语言开发App,一套代码同时运行在iOS和Android平台。
修_远
·
2024-01-29 05:28
基于SSM传销举报系统(JSP+java+springmvc+mysql+MyBatis)
SSM框架是目前比较流行的一种Web
应用开发
框架,它具有简单易用、高效稳定等优点。因此,基于SSM框架开发一个传销举报系统可以提高系统的开发效率和稳定性,
菲林计算机毕设
·
2024-01-29 03:29
java
mysql
mybatis
xilinx基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择
FPGA
芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
vivado 2018.3 烧写固化
FPGA
verilog代码以及出现的问题解决
vivado一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325T
FPGA
进行的开发,不会用到SDK软件,所以烧写固化代码想通过vivado
cckkppll
·
2024-01-29 02:29
fpga开发
Java实现md5加密
目录1、简介2、Java实现apacheJavaSpring完整代码作者介绍:双非本科大三网络工程专业在读,阿里云专家博主,专注于Java领域学习,擅长web
应用开发
、数据结构和算法,初步涉猎Python
逐梦苍穹
·
2024-01-29 02:59
java
md5
加密
python实现截图识别文字v2.0[脱离开发环境]
目录1、简介2、如何使用3、完整代码4、免费下载5、说明文档作者介绍:双非本科大三网络工程专业在读,阿里云专家博主,专注于Java领域学习,擅长web
应用开发
、数据结构和算法,初步涉猎Python人工智能开发和前端开发
逐梦苍穹
·
2024-01-29 02:29
项目
python
开发语言
ocr
上一页
16
17
18
19
20
21
22
23
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他