E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA开发指南》
使用 Go 构建高性能的命令行工具
本文将详细介绍如何使用Go语言来构建CLI应用,从基本的命令行解析到构建复杂的交互式命令行工具,结合丰富的示例,为你提供一站式的GolangCLI
开发指南
。
冲浪中台
·
2023-12-02 14:14
golang
开发语言
后端
GoWin
FPGA
--- startup2
clockClickTools\IPCoreGenerator\rPLL,andopentheconfigurefile原语forClock双击选项,生产对应的代码,Copy到制定的地点。右侧有对应的说明文件
Kent Gu
·
2023-12-02 09:25
FPGA
其他
【数字图像处理】边缘检测
本文主要介绍数字图像边缘检测的基本原理,并记录在紫光同创PGL22G
FPGA
平台的布署与实现过程。
洋洋Young
·
2023-12-02 09:55
【FPGA
数字图像处理】
fpga开发
数字图像处理
紫光同创
FPGA
纯verilog实现 LZMA 数据压缩,提供工程源码和技术支持
FPGA
纯verilog实现LZMA数据压缩,提供工程源码和技术支持目录1、前言2、我这儿已有的
FPGA
压缩算法方案3、
FPGA
LZMA数据压缩功能和性能4、
FPGA
LZMA数据压缩设计方案输入输出接口描述数据处理流程
hexiaoyan827
·
2023-12-02 09:21
fpga开发
高速信号处理
LZMA
数据压缩
FPGA压缩算法方案
加速计算
北邮22级信通院数电:Verilog-
FPGA
(12)第十二周实验(2)彩虹呼吸灯
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.代码部分二.管脚分配三.实验效果一.代码部分rainbow_breathing_light.vmodulepwm(input[7:0]duty,inputclk,outputregout);reg[7:
青山入墨雨如画
·
2023-12-02 09:51
北邮22级信通院数电实验
fpga开发
FPGA
时序分析与时序约束(一)
而
FPGA
内部也有着非常丰富的可配置的布线资源,能够让位于不同位置的逻辑资源块、时钟处理单元、BLOCKRAM、DSP和接口模块等资源能够相互通信,完成所需功能。
STATEABC
·
2023-12-02 09:50
#
FPGA时序分析与约束
fpga开发
Verilog
时序分析
时序约束
北邮22级信通院数电:Verilog-
FPGA
(12)第十二周实验(1)设计一个汽车尾灯自动控制系统
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.题目要求二.代码部分2.1car_system.v2.2divide.v三.管脚分配四.实现效果一.题目要求设计一个汽车尾灯自动控制系统,要求根据汽车行驶状态自动控制汽车尾灯:直行:尾灯不亮;右转:右侧
青山入墨雨如画
·
2023-12-02 09:49
北邮22级信通院数电实验
fpga开发
利用STM32和蓝牙模块构建智能物联网设备的
开发指南
本文将介绍如何使用STM32微控制器和蓝牙模块构建智能物联网设备的
开发指南
,包括硬件设计、蓝牙模块配置、传感器数据采集和云平台连接等关键步骤。同时,给出相应的代码示例,帮助读者理解实践流程。
嵌入式杂谈
·
2023-12-02 08:57
stm32
物联网
嵌入式硬件
vpp
开发指南
vpp
开发指南
vpp二次开发一般都是基于vpp框架进行插件开发。
growdu
·
2023-12-02 02:16
【解决win10 64位系统下ISE14.7闪退问题】
【解决win1064位系统下ISE14.7闪退问题】在
FPGA
开发中,使用XilinxISE设计工具可以快速进行开发。但是在使用win1064位系统下的ISE14.7版本时,可能会遇到闪退的问题。
星光璀抱
·
2023-12-02 01:19
python
开发语言
matlab
亿嗨消费金商城小程序
开发指南
:打造个性化移动应用平台
在移动互联网时代,小程序成为越来越多商家和企业的选择,亿嗨消费金商城小程序开发正是应运而生。本文将为您详细介绍亿嗨消费金商城小程序开发的各个方面,助您打造个性化的移动应用平台。【氧惠】APP网购优惠券免费领,分享还能赚钱。佣金更高,模式更好。【氧惠】是一个可省钱佣金高,能赚钱有收益的平台,期待你的加入。浮沉导师氧惠邀请码000068(本邀请码为超级邀请人邀请码),注册送V5会员,送万元推广大礼包,
高省浮沉000018
·
2023-12-01 23:18
Android手机直播应用
开发指南
随着移动互联网的快速发展,直播应用成为了热门的社交娱乐方式之一。本文将为您介绍如何在Android手机上开发一个简单的直播应用。我们将涵盖项目概述、开发流程和相关源代码。项目概述:本项目旨在开发一个基于Android手机的直播应用。该应用将允许用户使用手机摄像头和麦克风进行实时视频和音频直播,同时提供聊天室功能,使用户能够与观众进行互动。开发流程:以下是开发这个Android直播应用的基本步骤:界
后端工程实践
·
2023-12-01 17:59
android
智能手机
Android
【【
FPGA
中断的介绍附上 上个MicroBlaze 代码的解析】】
FPGA
中断的介绍附上上个MicroBlaze代码的解析我们先附带上上一节MicroBlaze的blockdesign结构和代码本次实验参考自正点原子达芬奇开发板MicroBlaze开发我们可以看出我们圈画了一个中断控制器
ZxsLoves
·
2023-12-01 16:40
FPGA学习
fpga开发
【【
FPGA
之Micro Blaze的串口中断实验】】
FPGA
之MicroBlaze的串口中断实验我们在使用MicroBlaze进行嵌入式系统设计的时候,通常会用到AXIUartliteIP核与外部设备通信。
ZxsLoves
·
2023-12-01 16:40
FPGA学习
fpga开发
单片机
嵌入式硬件
【【
FPGA
的 MicroBlaze 的 介绍与使用 】】
FPGA
的MicroBlaze的介绍与使用可编程片上系统(SOPC)的设计在进行系统设计时,倘若系统非常复杂,采用传统
FPGA
单独用Verilog/VHDL语言进行开发的方式,工作量无疑是巨大的,这时调用
ZxsLoves
·
2023-12-01 16:30
FPGA学习
fpga开发
FPGA
串口接收解帧、并逐帧发送有效数据——1
FPGA
串口接收解帧、并逐帧发送有效数据工程实现的功能:
FPGA
串口接收到串口调试助手发来的数据,将其数据解帧。
灵风_Brend
·
2023-12-01 13:37
ZYNQ&FPGA实例
fpga开发
信息与通信
FPGA
架构和应用基础知识
FPGA
代表现场可编程门阵列,它是一种半导体逻辑芯片,可编程成几乎任何类型的系统或数字电路,类似于PLD。PLD仅限于数百个门,但
FPGA
支持数千个门。
EDA365电子论坛
·
2023-12-01 13:07
fpga
FPGA
架构
硬件设计
硬件
AI时代
FPGA
厂商与
FPGA
工程师该如何转型?
在嵌入式系统研发领域,随着产品AI化升级进程,原先设计常规数字系统的
FPGA
硬件工程师和系统软件设计师们都不得不面临技术转型的问题。
喜欢打酱油的老鸟
·
2023-12-01 13:06
人工智能
AI时代
FPGA
转型
Achronix的
FPGA
技术可优化用于工业4.0及5.0的人工智能(WP027)
简介在过去三百年间,工业领域取得了长足的进步。机器设备最初于18世纪问世,主要以水和蒸汽为动力,并引发了18世纪末的工业革命(通常被称为工业1.0)。尽管流水组装线的概念可以追溯到中国古代的青花瓷制作,但直到19世纪末,亨利·福特才设立了第一条电动流水线,形成了工业2.0的框架。自动化和计算机技术于1960年代末期开始崭露头角,并构成了工业3.0的雏形,为如今驱动着工业4.0的自动化、人工智能(A
电子科技圈
·
2023-12-01 13:35
Achronix
人工智能
fpga开发
Achronix帮助用户基于Speedcore e
FPGA
IP来构建Chiplet
中国上海,2023年8月——高性能
FPGA
芯片和嵌入式
FPGA
IP(e
FPGA
IP)领域内的先锋企业Achronix半导体公司日前宣布:为帮助用户利用先进的Speedcoree
FPGA
IP来构建先进的chiplet
电子科技圈
·
2023-12-01 13:35
tcp/ip
fpga开发
网络协议
FPGA
芯片厂商
FPGA
芯片厂商1)引言给
FPGA
一个支点,它可以撬动整个数字逻辑。
宁静致远future
·
2023-12-01 13:34
FPGA铁杵磨针
TCP解帧解码、并发送有效数据到
FPGA
TCP解帧解码、并发送有效数据到
FPGA
工程的功能:使用TCP协议接收到网络调试助手发来的指令,将指令进行解帧,提取出帧头、有限数据、帧尾;再将有效数据发送到
FPGA
端的BRAM上,实现信息传递。
灵风_Brend
·
2023-12-01 13:02
ZYNQ&FPGA实例
fpga开发
tcp/ip
网络协议
arm开发
Achronix推出基于
FPGA
的加速自动语音识别解决方案
提供超低延迟和极低错误率(WER)的实时流式语音转文本解决方案,可同时运行超过1000个并发语音流2023年11月——高性能
FPGA
芯片和嵌入式
FPGA
(e
FPGA
IP)领域的领先企业Achronix半导体公司日前自豪地宣布
电子科技圈
·
2023-12-01 13:30
fpga开发
语音识别
人工智能
信息与通信
Xilinx
FPGA
——ISE的UCF时序约束
时序约束是我们对
FPGA
设计的要求和期望,例如,我们希望
FPGA
设计可以工作在多快的时钟频率下等等。设计是要求系统中的每一个时钟都进行时序约束。
仲南音
·
2023-12-01 13:22
FPAG
fpga开发
华为
FPGA
设计设计规范
华为
FPGA
设计设计规范前言本部门所承担的
FPGA
设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。
数字积木
·
2023-12-01 11:13
C#图像处理OpenCV
开发指南
(CVStar,04)——图片像素访问与多种局部放大效果的实现代码
使用本文代码需要预先设置一点开发环境,请阅读另外一篇博文:C#图像处理OpenCV
开发指南
(CVStar,03)——基于.NET6的图像处理桌面程序开发实践第一步https://blog.csdn.net
深度混淆
·
2023-12-01 10:28
C#图像处理
OpenCvSharp
Recipes
图像处理
opencv
人工智能
c#
算法
vivado实现分析与收敛技巧1
IDR围绕复杂的时序收敛功能特性展示了一个简单的用户界面,对于大部分设计,它所达成的结果与
FPGA
专家不相上下。
cckkppll
·
2023-12-01 06:24
fpga开发
《Python3程序
开发指南
》(第二版)完整版PDF
image.png《Python3程序
开发指南
》(第二版)完整版PDFPython3程序
开发指南
(第二版)完整版PDF免费下载提取码:w5yqimage.png作者简介MarkSummerfield,Qtrac
从事编程的人
·
2023-12-01 04:56
DW1000
开发指南
:DW1000芯片简介与嵌入式应用实例
DW1000
开发指南
:DW1000芯片简介与嵌入式应用实例DW1000芯片作为一款高性能超宽带(UWB)射频芯片,在无线定位、物联网通信和精准测距等领域具有广泛的应用前景。
CodeMaven
·
2023-12-01 03:23
嵌入式
pcie dma 相关知识整理(xilinx平台)
DMA读过程1、驱动程序向操作系统申请一片物理连续的内存;2、主机向该地址写入数据;3、主机将这个内存的物理地址告诉
FPGA
;4、
FPGA
向主机发起读TLP请求—连续发出多个读请求;
zzyaoguai
·
2023-12-01 01:55
PCIE
pcie
dma
xilinx
VC
开发指南
--Visual C++/MFC入门教程
VC
开发指南
1.1如何学好VC这个问题很多朋友都问过我,当然流汗是必须的,但同时如果按照某种思路进行有计划的学习就会起到更好的效果。
immortal_mcl
·
2023-11-30 22:28
VC/MFC
c++
mfc
windows
文档
dialog
command
【FMC140】 基于VITA57.4标准的双通道5.2GSPS(或单通道10.4GSPS)射频采样FMC+子卡模块
是一款具有缓冲模拟输入的低功耗、12位、双通道(5.2GSPS/通道)、单通道10.4GSPS、射频采样ADC模块,该板卡为FMC标准,符合VITA57.1规范,该模块可以作为一个理想的IO单元耦合至
FPGA
北京青翼科技
·
2023-11-30 19:10
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
【FMC139】青翼科技基于VITA57.1标准的4路500MSPS/1GSPS/1.25GSPS采样率14位AD采集FMC子卡模块
该ADC与
FPGA
的主机接口通过8通道的高速串行GTX收发器进行互联。该板卡主要面向通信与无线基础设施、雷达、宽频带通信、毫米波通信、自动测试设
北京青翼科技
·
2023-11-30 19:08
fpga开发
图像处理
信号处理
嵌入式实时数据库
arm开发
高性能跨平台网络通信框架 HP-Socket v5.4.1
https://github.com/ldcsaa/HP-SocketQQGroup:75375912,44636872HP-Socket提供以下几类组件,详细内容请参考《HP-Socket网络通信框架
开发指南
Ldcsaa
·
2023-11-30 16:19
c++
HPSocket
HP-Socket
IOCP
EPOLL
C++
芯片及设计制造 - 小记
文章目录关于芯片制造材料芯片分类ASICASSPSoC
FPGA
可编程SoC或SoC
FPGA
微处理器(μP或MPU)微控制器(μC或MCU)芯片设计和制造过程:需求&方案架构设计架构验证形式验证/属性检查前端设计
伊织code
·
2023-11-30 08:55
其他
制造
芯片
设计
SoC
Chipyard BOOM环境搭建
ChipyardBOOM环境搭建安装流程安装依赖下载chipyard并配置BOOM使用BOOM进行Dhrystone测试:使用BOOM核仿真自己编写的C程序移植到
FPGA
上Linux综合生成SmallBOOMConfig
diamond_biu
·
2023-11-30 07:58
硬件基础
Spectre
and
Meltdown
ubuntu
risc-v
C#图像处理OpenCV
开发指南
(CVStar,03)——基于.NET 6的图像处理桌面程序开发实践第一步
1VisualStudio2022开发基于.NET6的OpenCV桌面程序1.1为什么选择.NET6开发桌面应用?选择.NET6(最早称为.NETCore)而非Frameworks.NET的理由是:(1)跨平台;已经支持Windows,Linux及其国产操作系统和国产龙芯CPU;(2).NET完全开源;没有授权问题;(3)经过多年发展,已经成熟;1.2为什么选择开发桌面应用而非Console程序?
深度混淆
·
2023-11-30 05:55
C#图像处理
OpenCvSharp
Recipes
.net
c#
开发语言
opencv
图像处理
FPGA
学习笔记五:Moore状态机与Mealy状态机的区别(基于Verilog)
目录前言一、状态机及其描述二、Moore状态机和Mealy状态机设计对象描述及其原理(一)Moore状态机(二)Mealy状态机总结前言本篇博客主要基于一些状态机书写的规范以及其构成结构進行相应的简单分析,同时依据HDLBits中两道典型的题目(HDLBits第139题:简单Moore状态机的实现和HDLBits第140题:简单Mealy状态机的实现)分析两種状态机的异同和电路描述特点。一、状态机
STI浅结隔離
·
2023-11-30 04:00
HDLBits题目
有限状态机
verilog
fpga
moore状态机
mealy状态机
用户隐私问题小程序审核不通过,微信小程序隐私保护
开发指南
目录小程序隐私协议
开发指南
一、功能介绍二、接入流程1.配置《小程序用户隐私保护指引》2.主动查询隐私授权同步状态以及展示隐私协议3.被动监听隐私接口需要用户授权事件4.清空历史同步状态三、其他说明四、完整示例
大德大威顾神
·
2023-11-30 02:36
微信小程序
小程序
uni-app
前端
计算机组成原理--TPU
算是读书笔记吧极客时间--深入浅出计算机组成原理现场可编程门阵列--
FPGA
(Field-ProgrammableGateArray)
FPGA
本质上是一个可以通过编程,来控制硬件电路的芯片。
kirito_song
·
2023-11-29 17:38
【Intel
FPGA
】D5005 使用笔记
项目总目标,在AFU中实现xx算法+DDR1.
FPGA
device:1SX280HN2F43E2VG2.硬件架构图3.DDR信息4.FIM(FPAGInterfaceManager)TheFIMcontainsthe
FPGA
logictosupporttheaccelerators
茶茶酱和FPGA
·
2023-11-29 16:53
fpga开发
基于
FPGA
的五子棋游戏设计
基于
FPGA
的五子棋游戏设计本文基于
FPGA
设计五子棋游戏,使用按键输入,使用VGA接口输出。五子棋的棋具与围棋相同,棋子分为黑白两色,棋盘为10×10,棋子放置于棋盘线交叉点上。
LEEE@FPGA
·
2023-11-29 16:15
FPGA开发项目
fpga开发
游戏
DDR-MIG 学习记录
MIG调试总结:对vivado软件中用于控制DDR2/DDR3的控制器MIG(MemoryInterfaceGenerator)IP核进行了仿真测试,以学习如何用IP核来控制
FPGA
板载SDRAM的读写
little ur baby
·
2023-11-29 16:25
fpga开发
笔记-PC端wireshark采集
FPGA
数据的操作
wireshark采集
FPGA
的数据目录一、准备工作二、操作步骤一、准备工作1、软件:wireshark2、平台:PC(本人是win11)、带有以太网功能的zynq平台3、网线:用网线连接zynq板子和
彭飞万里
·
2023-11-29 16:20
fpga开发
笔记
wireshark
HarmonyOS 后台任务管理
开发指南
上线!
针对开发者使用后台任务中的疑问,我们上线了概念更明确、逻辑结构更清晰的后台任务
开发指南
,包含具体的使用场景、详细的开发步骤,帮助开发者全面理解申请后台任务的必要性、后台任务类型和申请操作步骤等。
HarmonyOS开发者
·
2023-11-29 14:45
华为
HarmonyOS
HarmonyOS 传感器
开发指南
HarmonyOS系统传感器是应用访问底层硬件传感器的一种设备抽象概念。开发者根据传感器提供的Sensor接口,可以查询设备上的传感器,订阅传感器数据,并根据传感器数据定制相应的算法开发各类应用,比如指南针、运动健康、游戏等。运作机制HarmonyOS传感器包含如下四个模块:SensorAPI、SensorFramework、SensorService和HDF层。图1HarmonyOS传感器●Se
HarmonyOS开发者
·
2023-11-29 14:43
华为
HarmonyOS
FPGA
万花筒之(七):
FPGA
实现神经网络加速的Hello World
姓名:张俸玺学号:20012100022学院:竹园三号书院转自https://blog.csdn.net/weixin_38712697/article/details/82818683【嵌牛导读】
FPGA
张俸玺20012100022
·
2023-11-29 13:18
C2--Vivado开发环境之bit生成,文件组成,代码固化2022-12-08
1.
FPGA
的开发流程
Fpga
代码的开发分为以下流程:设计定义(处于架构阶段,对需求进行定义,分析,模块划分)设计输入(verilogRTL代码输入、原理图)功能仿真分析和综合(由源文件综合编译runsynthesis
晓晓暮雨潇潇
·
2023-11-29 11:42
FPGA积累——基础篇
fpga开发
vivado
xilinx
FPGA
Verilog实现JK触发器 再实现模12加法计数器
JK触发器,无法仿真,代码如下,按照老师PPT写的`timescale1ns/1psmoduleJKtrigger(Q,CLK,RESET,SET,J,K);inputCLK,RESET,SET,J,K;outputQ;regQ;always@(posedgeCLKornegedgeRESETornegedgeSET)begin//异步复位与置位触发器的复位和置位与时钟信号无关//按照逻辑表达式写
Sharninjak
·
2023-11-29 10:23
FPGA
fpga开发
(91)Verilog实现D触发器
(91)Verilog实现D触发器1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)Verilog实现D触发器5)结语1.2
FPGA
简介
FPGA
(FieldProgrammableGateArray
宁静致远dream
·
2023-11-29 10:19
fpga开发
上一页
24
25
26
27
28
29
30
31
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他