E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA开发指南》
交换机的硬件和结构组成
1、关键电子料(1)PCB(2)CPU(3)MAC(4)PHY(5)
FPGA
/CPLD(6)MCU(7)DCDC芯片(8)LDO(9)电源管理芯片(10)缓启动芯片(11)PSE芯片(12)PD芯片(13
社牛超靓的铁蛋儿
·
2023-11-03 04:15
硬件电路设计基础
硬件细分知识
信息与通信
网络
设计交换机原理图前应先理清的框图
二、系统框图(1)电源整体框图;(2)MAC/CPU功能框图(端口映射、存储、时钟、复位、状态/端口指示灯、管理网口、网络变压器、串口、调试接口等);(3)CPLD/
FPGA
功能框图。
社牛超靓的铁蛋儿
·
2023-11-03 04:44
硬件细分知识
硬件电路设计基础
网络
信息与通信
以太网【
FPGA
】
1物理:2接线:信号名信号类型对应引脚备注sys_clkInputB5系统晶振输入时钟,频率50MHzsys_rst_nInputE8系统复位信号,低有效eth_rxcInputE17PHY输入时钟,频率125MHzeth_rx_ctlInputE18输入数据有效信号eth_rxd[0]InputA17输入数据eth_rxd[1]InputB17输入数据eth_rxd[2]InputG17输入数据
cfqq1989
·
2023-11-03 00:01
FPGA
fpga开发
源码解读Dubbo分层设计思想
一、Dubbo分层整体设计概述我们先从下图开始简单介绍Dubbo分层设计概念:image(引用自Duboo
开发指南
-框架设计文档)如图描述Dubbo实现的RPC整体分10层:service、config
vivo互联网技术
·
2023-11-03 00:12
强大的Canvas开源库Fabric.js简介与
开发指南
什么是Fabric.js?Fabric.js是一个强大且简单的JavascriptHTML5Canvas库。官网地址:http://fabricjs.com/为什么要使用Fabric.js?Canvas提供一个好的画布能力,但是Api不够友好。绘制简单图形其实还可以,不过做一些复杂的图形绘制,编写一些复杂的效果,就不是那么方便了。Fabric.js就是为此而开发,它主要用对象的方式去编写代码。Fa
太空编程
·
2023-11-02 23:03
java
js
javascript
vue
css
Blazor 组件库
开发指南
翻译自WaqasAnwar2021年5月21日的文章《ADeveloper’sGuideToBlazorComponentLibraries》[1]Blazor的核心是组件,我们创建不同类型的组件并在整个项目中重用它们。没有人想重复造轮子,因此创建一个可重用的Blazor组件库始终是一个好主意,这些组件不仅可以在多个项目之间共享,还可以作为NuGet包与其他人共享。Blazor允许我们基于一个名为
溪源More
·
2023-11-02 17:35
vue
python
java
html
javascript
FPGA
研发(1)
FPGA
是个什么玩意?
FPGA
是个什么玩意?首先来说:
FPGA
是一种器件。其英文名feildprogramablegatearry。很长,但不通俗。通俗来说,是一种功能强大似乎无所不能的器件。
阿昏豆
·
2023-11-02 15:00
FPGA开发
fpga
芯片
嵌入式
iOS硬编解码相关知识
1.2硬编码:不使用CPU进行编码,使用显卡GPU,专用的DSP、
FPGA
、ASIC芯片等硬件进行编码。
【零声教育】音视频开发进阶
·
2023-11-02 15:30
编程
音视频开发
程序员
ios
fpga开发
ffmpeg
音视频
FPGA
基础知识
FPGA
基础知识目录
FPGA
基础知识
FPGA
介绍数字集成电路分类PLDPLD分类:PLD原理HDL数字系统设计Verilog与C的区别:
FPGA
介绍数字集成电路分类通用集成电路:比如单片机,74系列IC
一只活蹦乱跳的大鲤鱼
·
2023-11-02 15:30
FPGA_SPARTAN6学习
fpga
入行IC | 一文读懂
FPGA
与ASIC的区别
IC行业的范围很广,有数字、模拟不同的研究方向,也有设计、制造、封测不同的产业环节、还有
FPGA
、ASIC等不一样的芯片领域。遇到过很多想要入行、转行IC的同学,都有“选
FPGA
还是ASIC”的问题。
IC修真院
·
2023-11-02 15:28
芯片设计
数字IC
芯片
IC设计
fpga开发
FPGA
与ASIC有什么差异?二者该如何选用?
前言对于一个数字电路的新手来说,这可能是会经常遇到的一个问题:
FPGA
和ASIC之间的区别是什么?接下来本文将尝试讲解“什么是
FPGA
?”和“什么是ASIC?”
孤独的单刀
·
2023-11-02 15:52
技术文档翻译
fpga开发
Verilog
xilinx
altera
IC
翻译
关于PCB设计必须掌握的基础知识
关于PCB设计必须掌握的基础知识1、如果设计的电路系统中包含
FPGA
器件,则在绘制原理图前必需使用QuartusII软件对管脚分配进行验证。(
FPGA
中某些特殊的管脚是不能用作普通IO的)。
深亚电子
·
2023-11-02 15:01
pcb设计
其他
Simulink HDL--如何生成Verliog代码
Simulink生成HDL的方法可以快速设计出工程,并结合
FPGA
验证,相比于手写HDL代码虽然存在代码优化不足的问题。但是方法适合做工程的快速验证和基本框架搭建。
伊丽莎白鹅
·
2023-11-02 15:53
ZYNQ学习笔记
学习
STM32F4-DMA及相关配置
参考资料:1、正点原子探索者STM32f407开发板-《STM32f407
开发指南
-库函数版本》-第28章DMA实验;2、STM32F4xx官方参考资料《STM32F4xx中文参考手册》-第9章-DMA
Archimedes' boat
·
2023-11-02 10:35
stm32
stm32
单片机
arm
呼吸灯
fpga
实现
目录原理实现原理呼吸灯:让led灯在固定时间由暗变亮,再由亮变暗,循环往复原理:假定使led灯在2s内由暗变亮,再由亮变暗,这里采用的办法就是设置占空比,将2s分为100份,每份20ms,在每一个20ms到来,就将占空比加大或缩小1/100,达到呼吸的效果。实现代码这里定义2个计数器一个2ms计数器,一个2s计数器2ms计数器周期为100_000次,1/1000就是100次,则每20ms到来,占空
不认得学霸
·
2023-11-02 08:35
fpga
FPGA
-流水灯、呼吸灯
目标:设计一个20Mhz,并且依次点亮4个LED灯的实验一、流水灯
FPGA
实现流水灯主要运用移位操作。
Jackie-Song
·
2023-11-02 08:05
FPGA
fpga开发
呼吸灯
FPGA
公众号:
FPGA
技术小开发源代码modulebreathing_lamp(inputclk,//50kHzinputrst,outputreglamp);reg[15:0]count;//计数器reg[
公众号: FPGA技术小开发
·
2023-11-02 08:05
fpga
FPGA
学习篇之呼吸灯
FPGA
学习篇之呼吸灯文章目录
FPGA
学习篇之呼吸灯前言一、参数指定二、代码编写三、总结前言 用单片机产生占空比渐变的PWM波控制LED可以产生呼吸灯的效果,单片机能做到,
FPGA
同样能做到。
IC小白'
·
2023-11-02 08:35
fpga开发
FPGA
学习之 呼吸灯
目录
FPGA
学习之呼吸灯
FPGA
学习之呼吸灯用
FPGA
实现2s呼吸灯,使其达到由暗变亮再变暗的效果。什么是呼吸灯??呼吸灯是指灯光在微电脑的控制之下完成由亮到暗的逐渐变化,感觉好像是人在呼吸。
满足没有
·
2023-11-02 08:35
fpga
FPGA
之呼吸灯
基础知识呼吸灯的效果是灯逐渐由暗变亮再逐渐由亮变暗,
FPGA
的引脚电压只有“0”和“1”两个等级。
发光中请勿扰
·
2023-11-02 08:04
野火学习笔记
fpga开发
基于
FPGA
实践之呼吸灯(含程序)
在
FPGA
中实现呼吸灯,道理和单片机一样。首先是一个小的周期来实现每一段时间的宽度,再在这每一段时间上加一个判断值,就是固定的PWM波,这判断值变化就
绯红姜梦
·
2023-11-02 08:03
FPGA
呼吸灯
Verilog语言
fpga开发
【
FPGA
】PWM控制呼吸灯
【
FPGA
】PWM控制呼吸灯PWM控制呼吸灯【
FPGA
】PWM控制呼吸灯一、PWM1、PWM基本概念2、占空比3、PWM信号4、呼吸灯实现方法二、呼吸灯实现思路三、PWM实现1.PWM模块2.计数器实现
杜宇听澜
·
2023-11-02 08:03
fpga开发
#parameter【
FPGA
】
在Verilog中,#parameter用于指定延迟时间。下面是一个全面的Demo:```moduledemo;parameterDELAY=10;regclk;initialbeginclk=0;#DELAY$display("Delaytimeis%d",DELAY);#DELAY$display("Clockis%b",clk);#DELAY$finish;endalways#5clk=~c
cfqq1989
·
2023-11-02 08:33
FPGA
fpga开发
二、15【
FPGA
】呼吸灯实现
学习视频:是根据野火
FPGA
视频教程——第十八讲https://www.bilibili.com/video/BV1nQ4y1Z7zN?
追逐者-桥
·
2023-11-02 08:02
#
二
Xilinx
Artix-7基础教程(完)
fpga开发
硬件工程
Verilog
HDL
FPGA
入门(一)--呼吸灯
呼吸灯的整个
FPGA
实现流程主要由四个模块组成,分别是计数器模块,调节值产生模块,计数方向模块以及占空比调节模块组成。
小小的电子之路
·
2023-11-02 08:02
fpga开发
呼吸灯【
FPGA
】
晶振50Mhz1us等于计0~491ms等于0~999us1s等于0~999ms//led_outalways@(posedge
FPGA
_CLK_50M_b5ornegedgereset_e8)//【死循环
cfqq1989
·
2023-11-02 08:01
FPGA
fpga开发
I.MX6U ALPHA裸机开发
裸机开发参考《I.MX6U嵌入式Linux驱动
开发指南
V1.7》1.开发环境搭建带有wifi的笔记本的工作环境配置:(1)网络连接:电脑使用无线上网,开发板网口直连电脑网口。
jun_luo_yu
·
2023-11-02 05:37
#
I.MX6U
linux
驱动开发
Xilinx Kintex-7
FPGA
视频案例|HDMI_capture_display案例
XilinxKintex-7
FPGA
视频案例|HDMI_capture_display案例本文主要介绍基于
FPGA
+MicroBlaze裸机的视频开发案例的使用说明,适用开发环境:Windows7/1064bit
Tronlong创龙
·
2023-11-02 05:03
Xilinx
Kintex-7
工业级核心板
案例
Xilinx
Kintex-7
FPGA视频案例
HDMI案例
创龙科技
前端CSS权重详解
https://www.996station.com程序员
开发指南
Descriptionhttps://guide.996station.comCSS权重CSS权重指的是样式的优先级,有两条或多条样式作用于一个元素
996station
·
2023-11-02 01:57
前端
前端
css权重详解
Ubuntu系统中基于Docker的OpenVINO™开发环境搭建指南
OpenVINO™通过异构计算可以充分发挥英特尔硬件平台(包括CPU,GPU,Intel®
FPGA
以及Intel®Movidius™VPU)的强大性能,在深度学习推理方面可以带来多大19倍的性能提升。
英特尔技术开发
·
2023-11-02 01:01
Ubuntu
Docker
委托相机应用拍照学习笔记
回答Android应用开发官网的
开发指南
给出了两种方案,都有十分详尽的指导,本文侧重于记述个人的学习经验,不再赘述。
栩檬
·
2023-11-01 16:16
FPGA
设计CPU书籍
而近年来
FPGA
芯片产品的发展与普及打破了这一阻碍,利用内部电路可重编程的
FPGA
,几乎可以实现任何逻辑电路,自然也包括CPU,自然也会有相关的电子书籍。
电路_fpga
·
2023-11-01 15:08
书籍推荐
fpga开发
FPGA
_Signal TapII 逻辑分析仪 在线信号波形抓取
FPGA
_SignalTapII逻辑分析仪在线信号波形抓取由于一些工程的仿真文件不易产生,所以我们可以利用quartus软件自带的SignalTap工具对波形进行抓取对各个信号进行分析处理,让电子器件与
自小吃多
·
2023-11-01 15:36
FPGA
fpga开发
硬件测试(二):波形质量
信号质量测试信号在传输的过程中,一般不是标准的矩形波信号,信号质量测试即通过示波器测试单板硬件的数字信号和模拟信号的各项指标,包括电源、时钟、复位、CPU小系统、外部接口(USB、网口、串口)、逻辑芯片(CPLD、
FPGA
Infinity_lsc
·
2023-11-01 14:49
Hardware
Test
硬件测试
波形质量
过充
过缓
毛刺
回沟
STM32F103的GPIO
STM32F103的GPIOA的地址推算(出自STM32F103
开发指南
P127)GPIOA的7个寄存器都是32位的,所以每个寄存器占有4个地址,一共占用28个地址,地址偏移范围为(000h~01Bh)
32码奴
·
2023-11-01 10:12
嵌入式开发
stm32
嵌入式硬件
单片机
Verilog inout端口使用详解
有些人可能会认为所谓的inout端口
FPGA
会自己处理,你要它做INPUT的时候从它读数据,你要它OUTPUT的时候给它赋值就行。问题可不是这么简单!我先送上一
jk_101
·
2023-11-01 10:24
FPGA
fpga开发
Mac 高效
开发指南
(三)
第5.3章分支与Tag分支分支的本质分支可以简单的理解为一个指针,指向某个提交。而每个提交都记录了它的父提交,从而形成了一个链表。当某个分支上不断产生提交时,分支指向的提交就会发生改变,不断向后移动,相当于这个链表在不断延长。查看分支输入gb,它会展示所有本地分支,等价于命令gitbranch,输入命令gbv可以额外显示每个分支的最后一次提交和这个分支跟踪的远程分支,等价于命令gitbranch-
奶茶大叔
·
2023-11-01 07:18
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
该款核心板的主芯片兼容XILINX的ZYNQ7010或ZYNQ7020系列
FPGA
。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
AI芯片2022-架构师(六十五)
A、GPU、
FPGA
、ASICB、CPU、PPGA、DSPC、GPU、CPU、ASICD、GPU、
FPGA
、SOC解析:GPU图形处理,
FPGA
可编程门阵列,半定制化,百度XPU,全定制化ASIC。
后端从入门到精通
·
2023-11-01 04:36
架构师
软考高级
人工智能
BSP
开发指南
- [4.3. 驱动
开发指南
]】
4.3.1.概述X3系统软件基于Linux操作系统,系核采用Linaro的Linux内核ARM分支,内核版本为:4.14。系统为应用运行的环境提供基础的C和C++库,硬件操作库,C++算法应用程序框架。根据不同的产品形态,系统提供不同的软件模块,构成最终产品。4.3.2.配置uboot和kernel选项参数在系统软件开发中,经常需要对uboot和Kernel的功能选项进行配置,本章节介绍几个常用的
千北@
·
2023-11-01 01:41
Horizon
X3
X3
sdb
#stm32整理(二)关于MDK的编译过程及文件类型全解
参考野火
开发指南
如有侵权即刻删除,只是为了学习交流使用1、编译1、编译过程简介(1)编译,MDK软件使用的编译器是armcc和armasm,它们根据每个c/c++和汇编源文件编译成对应的以“.o”为后缀名的对象文件
Ant?1
·
2023-10-31 21:19
stm32学习总结
stm32
嵌入式硬件
单片机
基于
FPGA
的图像差分运算及目标提取实现,包含testbench和MATLAB辅助验证程序
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览2.算法运行软件版本matlab2022a3.部分核心程序`timescale1ns/1ps////Company://Engineer:////CreateDate:2022/07/2801:51:45//DesignName://ModuleName:test_image//
简简单单做算法
·
2023-10-31 20:34
Verilog算法开发
#
图像算法
fpga开发
FPGA
图像差分
目标提取
基于TI C6678 DSP + Xilinx Kintex-7
FPGA
评估板|DSP RTOS案例开发——总目录
基于TIC6678DSP+XilinxKintex-7
FPGA
评估板|DSPRTOS案例开发——总目录今天小编专门以创龙科技的TL6678F-EasyEVM评估板为例为大家详细讲解一款TIKeyStone
Tronlong创龙
·
2023-10-31 19:12
TMS320C6678
Xilinx
Kintex-7
C6678
DSP
Xilinx
Kintex-7
DSP
RTOS案例开发
创龙科技
数字信号处理
数字IC/
FPGA
设计面试与工作_sky
建议刷题是补充,平时多积累数字IC/
FPGA
设计知识、技能。相关知识、技能见:zhuanlan.zhihu.com/p/35研究生课题怎么做,找工作时才有的表现?
luoai_2666
·
2023-10-31 19:39
心得体会
面试
FPGA
和ASIC选哪个好?一文为你对比清楚
FPGA
开发流程遵循ASIC开发的流程,都是集成电路方向,coding使用的编程语言和编程逻辑基本一致,绝大多数电子类硬件产品,能使用
FPGA
做出来,就能用ASIC做出来,通过两种方式都能实现同样的功能
IC修真院
·
2023-10-31 19:37
fpga开发
IC
数字IC面试总结,看看你掌握几个?
IC的岗位一般有设计、验证、后端、封装、测试、
FPGA
等等。但是具体到每个人身上,就要在开始的时候确定下你要找的职位,可以有两个或三个,但是要分出主次,主次不分会让你纠结整个找
IC修真院
·
2023-10-31 19:37
IC设计面试真题
面试
fpga开发
职场和发展
【NI-DAQmx入门】利用NI MAX进行数据采集入门
1.在NIMAX中创建模拟的NI-DAQmx设备很多时候我们没有硬件,但是我们又想验证程序的功能或者查看设备的信息,这时候就需要用到NIMAX提供的创建模拟设备的功能,基本不带
FPGA
的设备都可以在NIMAX
東方神山
·
2023-10-31 17:09
数据采集【Data
Acquisition】
fpga开发
微信开放平台授权登录详细流程-第三方登录
据微信开放平台“开发资源”中网站应用微信登陆功能
开发指南
描述:进行授权登陆接入前,需要先注册一个开发者账号,并拥有一个已经审核通过的网站应用,并获取AppID和APPSecret,然后申请微信登陆并通过审核后
莫比乌斯的日落
·
2023-10-31 17:56
微信开放平台
PyCharm激活码,Material Theme:点亮编程
面试反问环节该怎么应对蔚来2024届校园招聘Q&A诺瓦星云
FPGA
二面快手前端一面Momenta公司避雷图形引擎实战:轻功寻路机器学习面试题再次优化完成27.跨越速运面试2023.7.27百度java提前批一面题目以及答案蔚来
han_xue_feng
·
2023-10-31 14:05
java
【技术原创】MailEnable
开发指南
前言MailEnable提供端到端的解决方案,用于提供安全的电子邮件和协作服务。引用自官方网站的说法:最近的一项独立调查报告称MailEnable是世界上最受欢迎的Windows邮件服务器平台。对于MailEnable的开发者API,我在官方网站上只找到了AJAXAPI的说明文档,所以本文将要尝试编写Python脚本,实现对MailEnable邮件的访问,记录开发细节,开源代码。简介本文将要介绍以
H_00c8
·
2023-10-31 14:30
上一页
37
38
39
40
41
42
43
44
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他