E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA开发板
fpga
图像处理实战-RGB与HSV互转
HSV颜色模型HSV(Hue,Saturation,Value)颜色模型是一种常用的色彩表示方式,特别适用于图像处理、计算机图形学和色彩选取工具中。它通过将颜色的表示从传统的RGB(红、绿、蓝)模型转换为更符合人类视觉感知的方式来描述颜色。以下是HSV模型的三个主要分Hue(色调,H):色调表示颜色的种类,通常用角度来表示,范围从0°到360°。在HSV模型的色轮中:0°代表红色,120°代表绿色
梦梦梦梦子~
·
2024-08-25 23:43
OV5640+图像处理
图像处理
计算机视觉
人工智能
fpga
图像处理实战-白色顶帽变换
白色顶帽白色顶帽(WhiteTop-HatTransform),又称顶帽变换,是一种形态学操作,主要用于突出图像中比周围区域更亮的细节。它特别适用于从复杂背景中提取亮区域或对象。白色顶帽操作在图像处理中的应用广泛,特别是在医学图像、工业检测和其他需要增强特定亮区域的应用中。基本原理白色顶帽变换是通过将图像进行开运算(OpeningOperation)后,再从原始图像中减去开运算的结果来实现的。开运
梦梦梦梦子~
·
2024-08-25 23:43
OV5640+图像处理
图像处理
计算机视觉
人工智能
ATK-DLMP135
开发板
点亮LED
一、LED设备的属性文件1、brightness:亮度,该属性文件可读可写;所以这个属性文件是用于设置LED的亮度等级或者获取当前LED的亮度等级,譬如brightness等于0表示LED灭,brightness为正整数表示LED亮,其值越大、LED越亮;对于PWM控制的LED来说,这通常是适用的,因为它存在亮度等级的问题,不同的亮度等级对应不同的占空比,自然LED的亮度也是不同的;但对于GPIO
梦梦梦梦子~
·
2024-08-25 23:43
linux
stm32
c语言
fpga
图像处理实战-开运算
先腐蚀后膨胀
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2222:00:36//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-25 23:38
OV5640+图像处理
fpga开发
图像处理
人工智能
(10)时序收敛专题--->原则十
1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)时序收敛原则十5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。
宁静致远dream
·
2024-08-25 05:18
FPGA积沙成塔
fpga开发
FPGA
IC
自己动手写最简单的bootloader
首先我们必须要知道,一开始我们的
开发板
上电的时候,如果我们的板子是从norflash启动的,那么硬件会从nandflash拷贝其前4k的代码到内部RAM中,(这也是为什么我们的bootloader第一阶段需要在
黑暗大法师晚上吃午餐肉
·
2024-08-25 04:16
linux_driver
asynchronous
flash
struct
cmd
c
tags
FPGA
硬件扑克牌比赛报名倒计时~!
比赛详细情况在这里:欢迎报名|“向日葵杯”全国教育仿真技术大赛——
FPGA
硬件扑克牌对抗赛道(qq.com)30s了解比赛玩法!
今天也很爱学习
·
2024-08-25 04:11
fpga开发
fpga入门
比赛
扑克牌
vivado
FPGA
工程师成长路线(持续更新ing,欢迎补充)
一、开发能力1、
FPGA
基础知识(1)数电基础知识逻辑门锁存器触发器进制码制状态机竞争与冒险verilog语法(2)
FPGA
片上资源可配置逻辑块嵌入式块RAM时钟管理资源可编程输入输出单元(IOB)丰富的布线资源底层内嵌功能单元
白开水不甜
·
2024-08-25 03:05
fpga开发
✌Linux Frame Buffer(Linux 底层的帧缓冲设备)
开发板
的参数:芯片:三星S5P6818处理器:ARMCortex-A5364bitsOS:Linuxlcd屏幕:800*480LinuxFrameBuffer(Linux底层的帧缓冲设备)可以显示一帧一帧的图像
嵌入式小小聪
·
2024-08-25 01:53
文件IO
linux
AD7606芯片驱动-
FPGA
实现
介绍本次
FPGA
使用的是8通道串行采样模式,设计中所用到的AD7606引脚说明如下:名称定义CONVST同步采集转换开始信号BUSYADC忙碌状态信号RD/SCLK采样/寄存器工作时钟CS片选使能DOUTA
热爱学习地派大星
·
2024-08-23 20:23
fpga开发
嵌入式硬件
fpga
mcu
单片机
STM32入门教程:智能安防系统
我们将使用STM32F103C8T6
开发板
作为主控制器,人体红外传感器作为触发器,无线模块作为通信介质,以及一台电脑作
CrMylive.
·
2024-08-23 10:49
stm32
单片机
嵌入式硬件
fpga
图像处理实战-图像腐蚀
图像腐蚀图像腐蚀(Erosion)是一种常用的形态学操作,主要用于消除图像中的小白噪声、分离相连的物体或缩小前景对象。腐蚀操作通常在二值图像(黑白图像)上进行,但也可以应用于灰度图像。图像腐蚀的基本原理图像腐蚀的基本思想是将一个结构元素(也称为核)在图像上进行滑动,并对其覆盖的区域进行操作。对于二值图像,腐蚀操作会使前景(通常是白色像素,值为1)中的像素在结构元素覆盖范围内,如果结构元素的所有像素
梦梦梦梦子~
·
2024-08-23 08:11
OV5640+图像处理
图像处理
计算机视觉
人工智能
fpga
图像处理实战-垂直镜像(二)
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2018:47:24//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
fpga开发
fpga
图像处理实战-对角镜像
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2120:08:47//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
fpga开发
fpga
图像处理实战-YCBCR转RGB
128G=Y-0.344*(U-128)-0.714*(V-128)=Y-0.344*CB-0.714*CR+1.058*128B=Y+1.772*(U-128)=Y+1.772*CB-1.772*128
FPGA
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
图像处理
人工智能
数字IC/
FPGA
中有符号数的处理探究
做秋招笔试题时不出意外地又发现了知识盲区,特此学习记录。1.前提说明有符号数无非分为两种:正数和负数,其中正数的符号位是0,不会引起歧义,负数的符号为1,采用的是补码表示。此处复习一下补码的知识:对正数而言原码反码补码一致,负数则有区别,要掌握将熟知的十进制负数转化成补码的形式表示,反之亦然。1.1根据补码计算实际值转化规则为:如果符号位(最高位)是0,那么这个数是非负数,补码和实际值相同。如果符
-interface
·
2024-08-22 16:05
数字IC
fpga开发
阿里云服务器X86计算、Arm计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、高性能计算架构区别
在我们选购阿里云服务器的时候,云服务器架构有X86计算、ARM计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、高性能计算可选,有的用户并不清楚他们之间有何区别,本文主要简单介绍下不同类型的云服务器有何不同
阿里云最新优惠和活动汇总
·
2024-08-22 16:13
PCIE-Precode
[
FPGA
实现及PCIeIP核知识点]PCIe为什么要增加Precoding?-
FPGA
常见问题论坛-
FPGA
CPLD-ChipDebug一旦打开就持续到下次recovery.rc
+徐火火+
·
2024-08-22 13:13
PCIE
fpga开发
基于STM32实现智能音频播放系统
2.环境准备硬件
开发板
:STM32F
嵌入式详谈
·
2024-08-22 10:25
stm32
音视频
嵌入式硬件
FPGA
经验分享——时序收敛之路
FPGA
经验分享——时序收敛之路2017-04-0113:021132人阅读评论(0)收藏举报分类:
FPGA
研究(42)
FPGA
之时序分析(2)首先感谢coyoo博主一直以来在EDN上分享他的经验,也感谢他这次慷慨拿出新作与我们分享
清风飞扬go
·
2024-08-22 06:31
【ARM编程实战】GPIO
编程实战文章目录6.ARM编程实战GPIO1.确定使用的管脚2.确定要配置的寄存器3.编程实现功能汇编代码Makefile编写简便写法目标+依赖写法C工程与寄存器封装流水灯实验环境:FS4412ARM-A9
开发板
真果粒wrdms
·
2024-08-22 03:41
Linux嵌入式学习笔记
arm开发
c语言
嵌入式硬件
汇编
单片机
经验分享
基于
FPGA
的UDP协议栈设计第二章_IP层设计
文章目录前言:IP层报文解析一、IP_TX模块一、IP_RX模块总结前言:IP层报文解析参考:https://blog.csdn.net/Mary19920410/article/details/59035804版本:IP协议的版本,4bit,IPV4-0100,IPV6-0110首部长度:IP报头的长度。固定部分的长度(20字节,5个32bit,一般就填5)和可变部分的长度之和。4bit。最大为
顺子学不会FPGA
·
2024-03-26 19:38
UDP协议栈设计
udp
tcp/ip
网络
fpga开发
向
开发板
上移植ip工具:将ip工具移植到
开发板
系统中
文章如下:向
开发板
上移植ip工具:交叉编译ip工具-CSDN博客本文对生成的ip工具进行移植,即移植到
开发板
系统中,并确定是否可用。二.向
开发板
上移植ip工具:将ip工具移植到
开发板
系统中
凌肖战
·
2024-03-26 18:07
linux
arm开发
网络
mpyboard
开发板
使用REPL
文章目录WindowsMacOSXLinux使用REPL提示符重启
开发板
REPL是指交互式解释器(ReadEvaluatePrintLoop),就是一种命令输入交互模式,可以使用命令行的方式与pyboard
原子星
·
2024-03-22 05:21
python
micropython
物联网开发
单片机
嵌入式硬件
python
[学习记录]esp32通过wifi进行http请求获得天气信息
http协议解释本次使用的
开发板
为和宙esp32c3,使用的IDE为vscode+espidf程序整体流程:以下为程序详解WiFi连接首先使能nvs,将等下使用的WiFi账号及密码储存到nvs上NVS介绍
ZYbppp
·
2024-03-20 20:33
学习
http
网络协议
数码管与中断的综合使用
C51定时器和计数器数码管
开发板
:普中51—单核-A2开发环境:Keil5参考资料:普中51单片机开发攻略、
开发板
原理图如有错误,感谢指正。
小强不秃头
·
2024-03-18 18:28
嵌入式
单片机
嵌入式硬件
51单片机
【vivado】
fpga
时钟信号引入
FPGA
的时钟信号一般由板上晶振经由时钟引脚引入,有时由于工程需要也会从pin脚引入其他外部时钟,这时为了该时钟能够正常工作,满足xilinx
fpga
的外部时钟引入规则。
刘小适
·
2024-03-16 12:18
日拱一卒
Xilinx
SoC
FPGA
fpga开发
FPGA
常用通信协议 —UART(二)---UART接收
一、信号说明因为是接收端,所以输入的是RX,发送端一次发8位串行数据,在本模块中,要接收这8位数据并转换为并行数据,因为最终要实现数据的回环,这8位并行数据会在下一个模块中被转换为串行数据再发出去,需要一个数据有效信号,当它拉高时表示八位数据接收完成,可以进行并串转换并发送了。时钟采用50Mhz,下面是信号列表reg1,reg2,reg3rx打拍后的信号work_en拉高表示正在接收信号bote_
毛豆仙人
·
2024-03-15 00:54
fpga开发
arduino 编程esp8266
4.板子外设资源的访问:Libraries-ArduinoReference注意:
开发板
未nodeMCU1.0(esp-12e)(esp8266-01s上调试的。)
真的见不到了码
·
2024-03-12 14:03
单片机
FPGA
-AXI4总线介绍
下一节:AXI接口时序解读AXI总线概述Xilinx软件官方axi协议有以下三种:AXI4:是面向高性能传输且带有存储地址映射的,最大允许256次数据突发传输。AXI4-Lite:轻量级的地址映射传输。AXI4-Stream:无地址映射,允许无限制数据突发传输。AXI4总线关键信号解释1.写地址通道信号(代表写地址控制信号等)AWID:写地址IDAWADDR:写地址,一次突发传输的起始地址AWLE
北纬二六
·
2024-03-11 22:10
AXI协议学习
fpga开发
FPGA
_AXI4总线
转至https://blog.csdn.net/yake827/article/details/41485005(一)AXI总线是什么?AXI是ARM1996年提出的微控制器总线家族AMBA中的一部分。AXI的第一个版本出现在AMBA3.0,发布于2003年。当前的最新的版本发布于2010年。AXI4:主要面向高性能地址映射通信的需求;AXI4-Lite:是一个简单地吞吐量地址映射性通信总线;AX
neufeifatonju
·
2024-03-11 22:09
FPGA
AXI4
如何成为
fpga
工程师
FPGA
的应用领域非常的广,尤其再人工智能,大数据,云计算等等方向非常吃香。
宸极FPGA_IC
·
2024-03-09 04:29
fpga开发
fpga
硬件工程
嵌入式硬件
linux arm更新内核,Linux内核升级方法
因为
开发板
是mini6410的,内核大致是2.6.38。但是这个友善提供
梅凡惱
·
2024-03-06 18:43
linux
arm更新内核
【EDA概述】
文章目录前言一、EAD技术的发展二、
FPGA
和CPLD有什么区别三、
FPGA
应用?
Winner1300
·
2024-03-06 18:42
EDA
fpga开发
4 在QEMU硬件模拟器中运行开源鸿蒙OpenHarmony4.1的操作系统,无需实体
开发板
在QEMU硬件模拟器中运行开源鸿蒙OpenHarmony4.1的操作系统,无需实体
开发板
作者将狼才鲸日期2024-03-01先下载源码和编译程序:查看开源鸿蒙OpenHarmony4.1源码下载、编译,
才鲸嵌入式
·
2024-03-02 08:52
16
鸿蒙星河NEXT内核嵌入式
开源鸿蒙
OpenHarmony
ARM
嵌入式
单片机
#
FPGA
(基础知识)
1.IDE:QuartusII2.设备:CycloneIIEP2C8Q208C8N3.实验:正点原子-verilog基础知识4.时序图:5.步骤6.代码:
GrassFishStudio
·
2024-03-01 15:28
fpga开发
[RK3588]armsom-sige7
开发板
接口性能测试
这里针对armsom-sige7
开发板
的板载接口进行测试。相信能够帮助各位更加深入地了解这套板卡。2.5G网口测试iperf是一种网络性能测试工具,它通过在两个计算机之间传输数据来测量网络带宽。
ArmSoM
·
2024-03-01 11:52
ArmSoM-sige7
嵌入式硬件
驱动开发
WIFIBT
iperf
nvme
2.5G网口
fio
GoFrame:强烈推荐的Web后端框架
过程中逐渐接触到了Golang,因为中间一款基于
开发板
物联网关是基于Golang开发的,主要原因是因为边缘网关性能有限,而Python集成不便,而且性能略差,所以当时尝试了beego,然而当时的beego
碧落&凡尘
·
2024-02-28 04:42
后端
后端框架
Golang
Web
xilinx
FPGA
除法器IP核(divider)的使用 vivado 2019.1
参考:xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)_vivado除法器_坚持每天写程序的博客-CSDN博客一、创建除法IPvivado的除法器ip核有三种类型,跟ISE
小 阿 飞
·
2024-02-20 21:31
fpga开发
除法器 c语言 模拟,用Vivado-HLS实现低latency除法器
XilinxVivadoHigh-LevelSynthesis(HLS)工具将C,C++,或者SystemC设计规范,算法转成RegisterTransferLevel(RTL)实现,可综合到Xilinx
FPGA
小小羊羊羊
·
2024-02-20 21:00
除法器
c语言
模拟
xilinx
FPGA
乘法器 除法器 开方 IP核的使用(VHDL&ISE)
目录一、乘法器ip核1.新建工程之后建一个ip核文件:2.配置ip核:3.编写顶层文件或者激励文件:第一种情况:这个是加了ce的第二种情况:这个是加了ce和sclr的第三种情况:这个是不加使能的乘法器的正确使用:第二天的新进展:最高位是1结果之所以出问题,是因为设置的时候我忘了改了,那个输入的类型默认是signed,即有符号位,大家一定要看清楚哟,按照自己需求,看是否设置最高位为有符号位二、除法器
坚持每天写程序
·
2024-02-20 21:30
xilinx
fpga
ip核使用例程(VHDL)
FPGA
VHDL
ISE
fpga开发
数字信号处理基础----xilinx除法器IP使用
但在一些特殊情况下,希望采用乘除法,这时候在
FPGA
当中就需要专用的IP了。乘除法在
FPGA
当中实现起来是比较困难的一件事情。
black_pigeon
·
2024-02-20 21:27
FPGA数字信号处理
数字信号处理基础
补码
I2C通信协议 + AT24C02存储器
之前大二在学习ST单片机的时候有学习到过I2C,但是当时没有去注意到它的原理,说是学习倒不如说只是拿了个
开发板
跑了一下例程。
X_bro_G
·
2024-02-20 20:22
STM32学习笔记
单片机
嵌入式硬件
MicroPython
开发板
:pyboard快速参考
pyboard是MicroPython官方支持的
开发板
,具有很好的兼容性和易用性,下面的内容是pyboard开发过程中最常用的一些参考。
原子星
·
2024-02-20 19:14
物联网开发
micropython
python
单片机
嵌入式硬件
python
Linux驱动分析——I2C子系统
stm32mp157盘古
开发板
Linux内核版本4.19目录1、朱有鹏老师视频笔记2、I2C子系统的4个关键结构体3、关键文件4、i2c-core.c初步分析4.1、smbus代码略过4.2、模块加载和卸载
放羊娃
·
2024-02-20 19:42
Linux
清翔零基础教你学51单片机_个人学习笔记(5)_数码管静态和动态显示
说明本人使用的是清翔的51单片机
开发板
,如果型号相同最方便,但是如果型号不同也可以参考,因为芯片都是一样的,只是外设不同而已,使用时只需要对照自己的
开发板
原理图稍微修改下引脚即可。
BO_S__
·
2024-02-20 16:47
清翔51学习笔记
51单片机
学习
笔记
GPIO控制和命名规则
GPIO命名泰山派
开发板
板载了一个40PIN2.54间距的贴片排针,排针的引脚定义兼容经典40PIN接口。
除不掉的灰色
·
2024-02-20 15:36
泰山派
单片机
嵌入式硬件
物联网
通俗理解TIM定时器并简单使用
前言:本文章部分代码参考自野火的例程本人使用的是野火家的指南者
开发板
,芯片型号是STM32f103VET6有纰漏请指出,转载请说明。
TianYaKe-天涯客
·
2024-02-20 15:12
STM32
外设学习+项目实践
单片机
stm32
嵌入式硬件
使用Arduino开发ESP32-CAM系列1——连接ESP32-CAM,esp32-cam串口连接不上
注:我买的
开发板
有大坑!如果有遇到esp32-cam串口连接不上或者esp32-cam串口不显示的童鞋可以参考参考。
( •?_• ?)
·
2024-02-20 14:34
Arduino
ESP32-CAM
arduino
基于
FPGA
的I2C接口控制器(包含单字节和多字节读写)
1、概括 前文对IIC的时序做了详细的讲解,还有不懂的可以获取TI的IIC数据手册查看原理。通过手册需要知道的是IIC读、写数据都是以字节为单位,每次操作后接收方都需要进行应答。主机向从机写入数据后,从机接收数据,需要把总线拉低来告知主机,前面发送的数据已经被接收。主机在读取从机数据后,如果还需要继续读取数据,就要对从机做出应答,否则不应答。 另一个需要注意的是数据在时钟的低电平中间进行赋值,
电路_fpga
·
2024-02-20 12:51
FPGA
FPGA基础模块
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他