E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA板卡
【新版HI3559AV100开发注意事项(二)】
答:PADSVX2.2Altiumdesigner十二、hi3559级联问题请教在SDK的文档中只看到了两块Hi3559
板卡
进行级联的操作。请问hi3559可以通过pcie与其他CPU级联吗?
Chat_zhanggong345
·
2023-12-28 22:13
av1
【
FPGA
封装设计资源 】 Xilinx vs Altera
XILINXPACKAGE一般在docnav搜索,同样也可以在官网;检索关键字“*pkg-pinout.”比如vu9p:ug575-ultrascale-pkg-pinout.pdf原理库文件PackageFilesPortal举例:先选封装;再选器件二维交叉检索后,在右击另存即可。《xczu48drffvg1517pkg.txt》。ALTERAPACKAGE蓝厂、Altreapackage下载地
hcoolabc
·
2023-12-28 19:17
FPGA
fpga开发
实现最高效的数据转换:深入了解Achronix JESD204C解决方案
作者:ManishSinha,Achronix战略规划与业务发展部长期以来,Achronix为不同行业的数据密集型和高带宽应用提供了创新性的
FPGA
产品和技术,并帮助客户不断打破性能极限。
电子科技圈
·
2023-12-28 19:47
fpga开发
信息与通信
FPGA
-Verilog 仿真可视化
DigitalJS是一个基于JavaScript实现的开源数字电路模拟器,旨在模拟由硬件设计工具(如Yosys)合成的电路。由弗罗茨瓦夫大学的MarekMaterzok开发,源文件托管于Github上。DigitalJS的开源网址如下:https://github.com/tilk/digitaljs下面这个网址:http://digitaljs.tilk.eu/,提供了一个DigitalJS的在
ltqshs
·
2023-12-28 19:44
FPGA
fpga开发
【INTEL(ALTERA)】如何使用Tcl打开quartus IP自带的例程
之后会在IP所在目录下生产【lvds_0_example_design】文件夹,但在这个文件夹中并没有
FPGA
工程。例程在哪?查看readme.txt。
神仙约架
·
2023-12-28 14:35
INTEL(ALTERA)
FPGA
FPGA
fpga开发
TCL
例程
FPGA
高端项目:SDI 视频+音频编解码,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、设计思路和框架设计框图GV8601A均衡EQGTX时钟要求GTX调用与控制SMPTESD/HD/3G-SDISMPTESD/HD/3G-SDI接收SMPTESD/HD/3G-SDI发送SDI视频接收数据处理SDI音频接收--UHD-SDIAudio解码SDI音频接收--i2s输出播放发送数据彩条GV
9527华安
·
2023-12-28 12:20
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
音视频
SDI
视频编解码
智能化测试新纪元! 阿尔泰科技PXI-977X系列同步采集卡惊艳来袭~
产品介绍:PXI-977X系列
板卡
属于多功能同步数据采集卡。该系列
板卡
最高提供8路单端或差分模拟输入通道、16bit分辨率、灵活的通道转换量程、同时用户可通过多卡级连的方式扩展通道数量。
阿尔泰科技官方
·
2023-12-28 12:04
科技
MATLAB算法实战应用案例精讲-【图像处理】
FPGA
(补充篇)
目录几个高频面试题目CPU或
FPGA
进行图像处理哪个最好?内联与协同处理克服编程复杂性算法原理
林聪木
·
2023-12-28 10:53
fpga开发
matlab
算法
一文带你认识 CP210x 并安装驱动
现在的电脑上已经很少有串口了,常见的是USB接口,在嵌入式开发中经常使用USB转串口芯片作为电脑与嵌入式
板卡
通信的桥梁,同时需要在电脑上正确安装驱动程序。
Hello阿尔法
·
2023-12-28 00:30
软件工具
嵌入式硬件
CP2102
设备驱动
【ZYNQ】ZYNQ7000 XADC 及其驱动示例
在7系列的
FPGA
中,XADC提供了JTAG和DRP(dynamicreconfigurationport)接口,用于访问其内部的状态和控制寄存器。
Hello阿尔法
·
2023-12-28 00:00
ZYNQ7000
ZYNQ
数字逻辑实验之BCD码转余三码
【实验环境】
FPGA
虚拟仿真平台。Vivado2014集成开发环境。Verilog编程语言。【实验原理】包括:功能描述,真值表,逻辑方程,电路图,Verilog代码实现(硬件映射代
飞扬2024
·
2023-12-27 23:44
数字逻辑
fpga开发
算法
经验分享
逻辑回归
数字逻辑实验之利用D触发器,设计并实现三位扭环计数器
【实验环境】
FPGA
虚拟仿真平台。Vivado2014集成开发环境。Verilog编程语言。【实验原理】包括:功能描述,真值表,逻辑方程,电路图,Verilog代码实现
飞扬2024
·
2023-12-27 23:13
数字逻辑
fpga开发
算法
经验分享
fpga
xvc 调试实现,支持多端口同时调试多颗
FPGA
芯片
xilinx推荐的实现结构方式如下:通过一个ZYNQ运行xvc服务器,然后通过zynq去配置其他的
FPGA
,具体参考设计可以参考手册xapp1251,由于XVC运行的协议是标准的TCP协议,这种方式需要
FPGA_Linuxer
·
2023-12-27 22:44
FPGA
fpga开发
FPGA
低延时 TCP UDP IP协议栈兼容1G 10G 25G MAC
在计算和数据中心、军事和航天、政府、仪器与测量、金融服务和广播和视频等行业,需要高可靠性的硬件和软件产品,帮助客户更快地开发部署新一代产品,减少技术和市场风险,我司研发的低延迟TCP/IP的IP核的传输速率高于传统网口,延迟较低,可以解决网络通信、数据包处理、云储存、和加速算法等应用遇到的技术挑战。低延迟TCP/IP的IP核有以下特点:●10G以太网连接。●完整的RTL层1、2、3和4,包括专有的
FPGA_Linuxer
·
2023-12-27 22:44
100G
tcp/ip
udp
网络协议
FPGA
高端项目:12G-SDI 视频编解码,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、详细设计方案设计框图UltraScaleGTH的SDI模式应用UltraScaleGTH基本结构参考时钟的选择和分配UltraScaleGTH发送和接收处理流程UltraScaleGTH发送接口UltraScaleGTH接收接口UltraScaleGTHIP核调用和使用UltraScaleGTH控制
9527华安
·
2023-12-27 17:41
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
视频编解码
12G-SDI
SDI
GTH
【
FPGA
】高云
FPGA
之科学的
FPGA
开发流程
FPGA
开发流程开发流程1、设计定义2、设计输入3、分析和综合4、功能仿真5、布局布线6、时序仿真7、IO分配以及配置文件(bit流文件)的生成8、配置(烧录)
FPGA
9、在线调试例子1、设计定义1.1
凉开水白菜
·
2023-12-27 17:10
FPGA
fpga开发
高云FPGA
图像分割算法
毫米波雷达的静止“目标”滤除问题https://blog.csdn.net/xhblair/article/details/130849777车载与体征/手势检测毫米波雷达信号处理流程csdn链接专利-一种基于
FPGA
sangba2019
·
2023-12-27 16:41
自动驾驶
图像分割
FPGA
时序约束-汇总篇
FPGA
时序约束理论篇
FPGA
时序约束理论篇-时序路径和模型
FPGA
时序约束理论篇-Skew讲解
FPGA
时序约束实战-I/O口约束
FPGA
时序约束实战-时钟周期约束
jk_101
·
2023-12-27 06:19
FPGA
fpga开发
项目前置知识整理(1):图像增强技术之多曝光融合
输出高质量图像;理论参考:采集曝光程度不同的图像后,通过图像算法实现融合;实际实现:采集单张图片,通过算法生成曝光度(亮度不同)的两张图像,进行融合;参考视频:22_基于图像金字塔的曝光融合(第一讲)_大磊
FPGA
NoNoUnknow
·
2023-12-27 05:09
图像处理
人工智能
2021-10-05,给自己立一个Flag,养成良好作息
凌晨一点前睡觉4.第二天早上八点起床昨日反思修改PPT任务未完成原因:精力不集中,效率低周目标·完成进度周目标:完成TIFS论文写作完成IOTTutorial4exercise待完成:1.仿真数据2.
FPGA
求学者YG
·
2023-12-27 05:13
CAN协议
FPGA
篇
一.引言CAN(ControllerAreaNetwork)总线,即控制器局域网总线,是一种功能丰富的车用总线标准。该协议最初是由德国博世(Bosch)公司在1983年制定的,之后在美国密歇根州底特律举行的汽车工程师协会(SAE)会议上正式发布推出。1987年,Intel公司推出的首款CAN总线芯片(82526)上市销售。1991年,奔驰汽车发布的第一款基于CAN总线的多路布线系统汽车——W140
我来挖坑啦
·
2023-12-27 02:14
fpga开发
信息与通信
面试
单片机
c语言
实验八 基于
FPGA
的分频器的设计
基本任务一:设计一个分频器,输入信号50MHZ,输出信号频率分别为1KHZ,500HZ,1HZ。m100:扩展任务二:控制蜂鸣器发出滴滴滴的声音
22的卡卡
·
2023-12-27 01:44
数电实验
fpga开发
Quartus prim实现模块化电路设计,生成子电路元件并在Block Diagram File中调用的解决方案(关于
FPGA
的复杂工程设计的相关博客都会采用此方法)
新建工程新建BlockDiagramFile保存为顶层文件新建VerilogHDLFile文件(用来编写子模块电路代码)保存文件并命名文件调用元件设置端口属性
致力于研究如何把螺丝拧紧问题的资深专家
·
2023-12-26 23:33
FPGA
数据库
fpga开发
开发语言
基于Quartus Prime平台
FPGA
关于VGA显示的模块化设计:VGA八种单色屏1s切换显示、横条纹、竖条纹、棋盘格显示、显示模式按键可调、数码管显示单色屏序号
一:VGA协议简介VGA(VideoGraphicsArray)是一种显示接口标准,它最初由IBM于1987年推出。VGA协议定义了计算机视频输出信号的格式和特性。它主要用于连接计算机和显示器之间的传输,实现图像和视频的显示。VGA协议支持最高分辨率为640x480像素,色彩深度为16位色(即65,536种颜色)。它使用模拟信号传输,通过15个针脚的连接器将图像信号传送到显示器。VGA协议还定义了
致力于研究如何把螺丝拧紧问题的资深专家
·
2023-12-26 23:33
fpga开发
FPGA
-Xilinx ZYNQ PS端实现SD卡文件数据读取-完整代码
FPGA
-XilinxZYNQPS端实现SD卡文件数据读取本章节记录XilinxZYNQPS端实现SD卡txt文件的数据读取。
Bellwen
·
2023-12-26 20:27
FPGA开发
fpga开发
嵌入式硬件
FPGA
-ZYNQ-7000 SoC在嵌入式系统中的优势
FPGA
-ZYNQ-7000SoC在嵌入式系统中的优势本章节主要参考书籍《XilinxZynq-7000嵌入式系统设计与实现基于ARMCortex-A9双核处理器和Vivado的设计方法(何宾,张艳辉编著
Bellwen
·
2023-12-26 20:56
FPGA开发
fpga开发
嵌入式硬件
系统架构
【工具使用-AP】AP测试16通道数据不稳定现象
一,问题现象使用AP录制
FPGA
输出的TDM16的数据出现数据不稳定的情况。现象如下所示:二,问题原因WCK和DATA线没有接地。
__xu_
·
2023-12-26 19:07
工具使用
Audio
Precision
FPGA
TDM
vivado 对高阻z和不定态x信号的处理
如果发现反例,欢迎评论一起探讨文章目录声明引言1,高阻z代码综合后的原理图前仿真结果后仿真结果结论2,不定态代码综合后的原理图前仿真结果后仿真结果结论3,cnt的情况说明引言最近在做关于
FPGA
原型验证
月落乌啼霜满天@3760
·
2023-12-26 19:54
硬件
综合
其他
经验分享
verilog
fpga
ila采集时钟波形,引发的关于时序的思考
但是在Debug时,我们可能需要判断
FPGA
内部的某个时钟信号有没有正常工作。在不增加输出管脚的情况下,还是用
月落乌啼霜满天@3760
·
2023-12-26 19:54
硬件
调试
windows
其他
经验分享
模型实战(18)之C++ - tensorRT部署GAN模型实现人脸超分辨重建
模型实战(18)之C++-tensorRT部署GAN模型实现人脸超分辨重建一个实现人脸超分辨率重建的demo支持StyleGAN:GPENorG
FPGA
N通过C++-tensorrt快速部署,推理速度每帧在
明月醉窗台
·
2023-12-26 16:14
#
深度学习实战例程
c++
生成对抗网络
人工智能
神经网络
visualstudio
性能暴增的Rope Crystal版本:红宝石(12.25)
同时引入了一些实验性参数,还更新了G
FPGA
N和引入了GPEN模型1!!!
若苗瞬
·
2023-12-26 14:55
Python
人工智能/机器学习
rope
crystal
ruby
roop
dfl
【工具使用-A2B】使用A2B配置16通道车载音频系统
使用
FPGA
输出双TDM8的信号给到A2BMaster节点,音频数据经过A2B双绞线,传输到A2BSlave节点,然后解析成双TDM8的音频数据,然后给到车载功放。
__xu_
·
2023-12-26 13:01
A2B
fpga开发
A2B
ADI
AD2428
phy芯片测试寄存器_如何使用VIO去读取PHY里面对应寄存器测试RGMII接口
测试场景测试拓扑图如下试场景连接图测试方法:使用TestCenter向被测板子上的千兆以太网口打流,在
FPGA
内部通过自回环从源端
weixin_39732866
·
2023-12-26 11:38
phy芯片测试寄存器
phy芯片测试寄存器_RGMII接口调试使用VIO读取PHY寄存器值
测试场景测试拓扑图如下试场景连接图测试方法:使用TestCenter向被测板子上的千兆以太网口打流,在
FPGA
内部通过自回环从源端口返回给TestCenter,通过看TestCenter控制界面上显示结果判断自回环是否正确
电影人王迓难
·
2023-12-26 11:07
phy芯片测试寄存器
veristand c语言编程,在NI VeriStand环境中进行
FPGA
相关配置
描述本文主要介绍了用户如何在NIVeriStand环境中进行基于
FPGA
的相关配置。并以使用7851R输出PWM波为例,叙述了在VeriStand2011运行环境中所需要的所有工作。
边缘人静心
·
2023-12-26 10:05
veristand
c语言编程
veristand c语言编程,NI VeriStand应用
NIVerStand有助于您配置针对多核处理器的实时引擎,以执行以下任务:本文引用地址:http://www.eepw.com.cn/article/113690.htm模拟、数字、通信总线,和基于现场可编程门阵列(
FPGA
奈灵
·
2023-12-26 10:05
veristand
c语言编程
labview设置处理器内核数_搭配NI LabVIEW进行多核编程
搭配NILabVIEW进行多核编程NILabVIEW图形化编程方法不仅省时,还很适合对多核处理器和其他并行硬件[如:现场可编程门阵列(
FPGA
)]进行编程。
weixin_39982580
·
2023-12-26 10:35
labview设置处理器内核数
veristand c语言编程,什么是NI VeriStand ?
即买即用的NIVerStand有助于您配置针对多核处理器的实时引擎,以执行以下任务:·模拟、数字、通信总线,和基于现场可编程门阵列(
FPGA
)的I/O接口·可触发,多文件数据记录·实时激励生成·计算通道
张梓萱
·
2023-12-26 10:35
veristand
c语言编程
如何编写VeriStand custom device/custom
FPGA
Target以及基本原理
在做HIL开发的时候用到了
FPGA
,对于Labview中可以很方便的使用
FPGA
,但是在用VeriStand做模型仿真的时候,调用
FPGA
就没呢么方便了。感觉就是功能还没有完善。
kcx064
·
2023-12-26 10:32
多旋翼半物理实时仿真平台开发
custom
device
custom
FPGA
Labview
Veristand
在 NI VeriStand 中使用 NI
FPGA
设备的入门资料
在NIVeriStand中使用NI
FPGA
设备的入门资料-NI环境软件VeriStandLabVIEW
FPGA
Module驱动NICompactRIONIRSeriesMultifunctionRIOFlexRIONIVeriStand
面包超人总动员
·
2023-12-26 10:00
fpga开发
labview
fpga
8段4位数码管verilator模拟
8段4位数码管verilator模拟seg.vmoduleseg(inputwireclk,inputwirerst_n,outputwire[7:0]SEG,outputwire[3:0]SEL);reg[7:0]digit[0:15]='{8'h3f,8'h06,8'h5b,8'h4f,8'h66,8'h6d,8'h7d,8'h07,8'h7f,8'h6f,8'h77,8'h7c,8'h39,
yvee
·
2023-12-26 09:40
fpga开发
Intel
FPGA
技术开放日
概要时间:2023.11.14全天(9:00-16:20)地点:北京望京.凯悦酒店主题内容:分享交流了Intel
FPGA
产品技术优势和落地实践方案。
tiger119
·
2023-12-26 09:39
芯片
FPGA
fpga开发
EDA
FPGA
分频电路设计(2)
实验要求:采用4个开关以二进制形式设定分频系数(0-10),实现对已知信号的分频。类似实验我之前做过一次,但那次的方法实在是太笨了:利用VHDL实现一定系数范围内的信号分频电路需要重做以便将来应对更大的分频系数先画个图分析下:做偶数系数的分频,你只要关注上升沿或下降沿中的其中一种即可,但如果是奇数系数分频,你必须同时关注两种变化。我的代码:libraryieee;useieee.std_logic
非洲蜗牛
·
2023-12-26 09:09
FPGA
fpga开发
VHDL
NI VeriStand中的硬件I / O延迟时间
NIVeriStand中的硬件I/O延迟时间-NI适用于软件VeriStand问题详述在我的VeriStand项目中,我要从DAQ或
FPGA
硬件中获取数据,在模型中处理输出,然后输出数据。
面包超人总动员
·
2023-12-26 09:38
fpga开发
labview
【
FPGA
】分享一些
FPGA
高速信号处理相关的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-26 09:38
FPGA
学习
硬件
fpga开发
高速信号处理
FPGA
-AMBA协议、APB协议、AHB规范、AXI4协议规范概述及它们之间的关系
FPGA
-AMBA协议、APB协议、AHB协议、AXI4协议规范概述笔记记录,AMBA协议、APB协议、AHB规范、AXI4协议规范概述,只是概述描述,具体详细的协议地址传输、数据传输等内容将在下一章节详细说明
Bellwen
·
2023-12-26 09:06
FPGA开发
fpga开发
嵌入式硬件
系统架构
fpga
verilog rs232 发送模块实现
RS-232是一种串行通信协议,用于在计算机和其他外部设备之间进行数据传输。RS-232定义了电气特性、信号级别、机械特性和传输速率等规范,为串行通信提供了一种标准化的接口。RS-232通常使用DB9连接器,用于传输和接收数据、控制信号以及地线连接。但除了235脚其它基本都省略了,一个发送一个接收还有个地。rs232是单端传输,还有485,422差分传输,485半双工,422全双工,原理差不多下面
yvee
·
2023-12-26 09:36
fpga开发
耦合
理想的过程是没有耦合,直通似的,这就是
FPGA
固件开发人员的模式。“是啊,电路连线中怎么耦合呢?”。他们会开放出一堆的寄存器供配置,不同的模式下有不同的配置。
ww4u
·
2023-12-26 05:12
Arduino平台软硬件原理及使用——Arduino Uno
板卡
的使用
本文目录一、Arduino平台简介二、ArduinoUno
板卡
简介三、Arduino编译器简介四、Arduino平台结合ArduinoUno
板卡
的使用一、Arduino平台简介Arduino是一个灵活、
洪博hopes
·
2023-12-26 03:14
arduino
编程语言
Arduino
AXI总线核心解读---基于官方文档
AXI总线何处使用AXIZYNQ异构芯片,内部总线使用的AXI总线纯
FPGA
的IP接口也要用高速接口,DDR(AXI、传统)等模块都有涉及到什么是AXI总线AXI的三种形式:AXI-FULL:高性能的存储器映射需求
Per_HR7
·
2023-12-25 23:48
fpga开发
上一页
16
17
18
19
20
21
22
23
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他