E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA硬件基础
【Verilog】期末复习——设计11011序列检测器电路
期末复习——解释下列名词(
FPGA
、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-10 08:42
Verilog
HDL
fpga开发
verilog
FPGA
之按键消抖
目录1.原理2.代码2.1key_filter.v2.2tb_key_filter.v1.原理按键分为自锁式按键和机械按键,图左边为自锁式按键上图为RS触发器硬件消抖,当按键的个数比较多时常常使用软件消抖。硬件消抖会使用额外的器件占用电路板上的空间。思路就是使用延时程序去掉抖动的部分,抖动就是不规则的高低电平变化。只要在20ms之内没有抖动的产生,就可以认为按键的可用的。计数器的作用就是当检测道低
sendmeasong_ying
·
2024-01-10 06:23
FPGA
fpga开发
手把手教你量化网络(2)权重参数的量化
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和数字IC设计。关注公众号【集成电路设计教程】,获取更多学习资料,并拉你进“IC设计交流群”。
雪天鱼
·
2024-01-09 22:28
基于
FPGA
的多级CIC滤波器实现四倍抽取二
基于
FPGA
的多级CIC滤波器实现四倍抽取二在实现多级CIC滤波器前我们先来了解滑动平均滤波器、微分器、积分器以及梳状滤波器原理。CIC滤波器在通信信号处理中有着重要的应用。
OpenS_Lee
·
2024-01-09 17:33
唇形迁移wav2lip
目录Wav2lip_GPTGAN项目地址:教程:训练教程:Wav2lip_GPTGANWav2lip_GPTGAN是由两个模型共同完成的最终效果,Wav2Lip负责人物与口型匹配并生成对应的视频,G
FPGA
N
AI视觉网奇
·
2024-01-09 15:27
深度学习宝典
aigc与数字人
计算机视觉
一、瑞萨RZN2L介绍和各处理器概念
Renesas产品中的位置3.1RZN2LMPU系统框图3.2RZN系列MPU的定位3.3瑞萨MPU各系列特点3.4RZN2L的R52内核在ARM位置四、各种处理器概念4.1CPUMCUMPUSOCDSP
FPGA
嵌入式科普
·
2024-01-09 15:55
瑞萨N2L工业以太网
fpga开发
自动驾驶代客泊车AVP安全监控设计
目录安全监控设计...I文档...I1文档...11.1变更历史11.2术语11.3引用文档12功能综述...23详细方案...43.1
FPGA
供电PMIC的监控43.2camera接口电路的监控53.3
电气_空空
·
2024-01-09 15:22
自动驾驶
自动驾驶
fpga开发
人工智能
FPGA
状态机学习
Verilog是硬件描述语言,硬件电路是并行执行的,当需要按照流程或者步骤来完成某个功能时,代码中通常会使用很多个if嵌套语句来实现,这样就增加了代码的复杂度,以及降低了代码的可读性,这个时候就可以使用状态机来编写代码。状态机相当于一个控制器,它将一项功能的完成分解为若干步,每一步对应于二进制的一个状态,通过预先设计的顺序在各状态之间进行转换,状态转换的过程就是实现逻辑功能的过程。状态机,全称是有
QYH2023
·
2024-01-09 09:52
fpga开发
OV5640 摄像头的图像拉普拉斯锐化处理和边缘提取
上电初始,
FPGA
需要通过IIC接口对CMOSSensor进行寄存器初始化配置。这些初始化的基本参数,即初始化地址对应的初始化数据都存储在一个预先配置好的
FPGA
片内ROM中。
QYH2023
·
2024-01-09 09:52
fpga开发
Vivado 中Tcl使用
TCL是面向ASIC和
FPGA
设计工具的一种近乎标准的脚本语言。EDA工具都按这种格式下约束(Vivado的时
QYH2023
·
2024-01-09 09:52
fpga开发
基于 ZYNQ 的双目视觉图像采集系统设计(四)
rst_n为系统复位信号;i_clk、i_data_rst_n、i_data_en和i_data为
FPGA
逻辑需要写入到DDR3的数据输入接口。
QYH2023
·
2024-01-09 09:21
fpga开发
基于 ZYNQ 的双目视觉图像采集系统设计(一)
图1视频采集系统架构上电初始,
FPGA
通过IIC接口对CMOSSensor进行寄存器初始化配置。这些初始化的基本参数,即初始化地址对应的初始化数据都存储在一个预先配置好的
FPGA
片内ROM中。
QYH2023
·
2024-01-09 09:51
fpga开发
基于海思SD3403/3519AV200的医疗内窥镜技术框架
医疗内窥镜市场,经过多年的发展,产品种类繁多,应用场景更加的多样了,但是基础的技术方案非常的收敛,主流的方案就是海思的SOC和
FPGA
。
vx_zhanxy8
·
2024-01-09 09:19
fpga开发
视觉检测
嵌入式硬件
硬件架构
OV5640 摄像头的图像平滑处理
上电初始,
FPGA
需要通过IIC接口对CMOSSensor进行寄存器初始化配置。这些初始化的基本参数,即初始化地址对应的初始化数据都存储在一个预先配置好的
FPGA
片内ROM中。
QYH2023
·
2024-01-09 09:48
fpga开发
RAC 环境下spfile 下参数的修改,所有node或个别node
SYMPTOMSCase1PGA_AGGREATE_LIMITloweringStartingwith12.2,i
fpga
_aggregate_limitparameterissettoavaluesmallerthan2G
jnrjian
·
2024-01-09 05:28
oracle
FPGA
介绍
转载:http://www.elecfans.com/tags/
fpga
/
fpga
简介
FPGA
(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD
zhengyad123
·
2024-01-09 04:25
FPGA
【
FPGA
】分享一些
FPGA
数字信号处理相关的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2024-01-09 00:32
学习
FPGA
fpga开发
信号处理
数字信号
【
FPGA
】分享一些
FPGA
入门学习的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2024-01-09 00:02
fpga开发
学习
【INTEL(ALTERA)】将 PHY Lite 用于并行接口Intel Agilex7
FPGA
IP 时,为何无法对 PLL 进行实例化?
说明由于英特尔®Quartus®PrimeProEdition软件23.1版存在一个问题,在将PHYLite用于并行接口IntelAgilex®7
FPGA
IP时,无法在顶部子组上对锁相环(PLL)进行实例化
神仙约架
·
2024-01-09 00:02
INTEL(ALTERA)
FPGA
fpga开发
Agilex7
FPGA
静态时序分析与约束(1)
静态时序分析与约束中的概念项目总结时序分析与约束的意义
FPGA
内部时序约束建立时间分析保持时间IO约束InputDelay分析OutputDelay分析时序约束注意点参考文献总结项目总结静态时序分析是指我们手动或者
朽月
·
2024-01-08 23:05
FPGA
fpga
FPGA
系列6——时序分析(周期约束)
create_clock-name-period-waveform{}[get_ports]参数含义-name时钟名称-period时钟周期,单位为ns-waveform波形参数,第一个参数为时钟的第一个上升沿时刻,第二个参数为时钟的第一个下降沿时刻-add在同一时刻源上定义多个时钟时使用#DefinetheclocksfortheGTXblockscreate_clock-namegt0_txu
通信牛肉干
·
2024-01-08 23:33
FPGA知识点
周期约束
书序约束
FPGA约束
FPGA
——静态时序分析(STA)
FPGA
时序分析与时序约束什么是静态时序分析(STA)首先,静态时序分析分析是基于同步电路设计模型的。
Halo_zjq
·
2024-01-08 23:03
FPGA
fpga开发
FPGA
——时序分析与约束
FPGA
时序分析与约束
FPGA
结构基础数据传输模型QuartusII时序报告QuartusII中TimeQuest的操作实操时序分析:通过分析
FPGA
内部各个存储器之间的数据和时钟传输路径,来分析数据延迟和时钟延迟的关系
云影点灯大师
·
2024-01-08 23:01
FPGA
fpga开发
fpga
嵌入式
【Verilog】期末复习——举重比赛有三名裁判,当运动员将杠铃举起后,须有两名或两名以上裁判认可,方可判定试举成功,若用A、B、C分别代表三名裁判的意见输入,同意为1,否定为0;F为裁判结果输出,试
期末复习——解释下列名词(
FPGA
、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-08 22:22
fpga开发
verilog
【Verilog】期末复习——解释下列名词(
FPGA
、ASIC、IP、RTL、EDA、HDL、FSM)
系列文章
FPGA
:现场可编程逻辑门阵列ASIC:专用集成电路IP:知识产权RTL
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【Verilog】期末复习——设计带进位输入和输出的8位全加器,包括测试模块
期末复习——解释下列名词(
FPGA
、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【Verilog】期末复习——简要说明仿真时阻塞赋值和非阻塞赋值的区别。always语句和initial语句的关键区别是什么?能否相互嵌套?
期末复习——解释下列名词(
FPGA
、ASIC、IP、RTL、EDA、HDL、FS
不怕娜
·
2024-01-08 22:48
fpga开发
verilog
完善你的设备生命周期管理
随着IT基础架构变的越来越复杂,跟踪、管理软件和
硬件基础
架构投入会给组织带来更大的挑战。IT人员不仅需要确定正在利用的资产,为了切实有效,还必须减少资产蔓延并保持遵守现有租赁和许可协议。
SolutionKeys
·
2024-01-08 15:10
macos
运维
安全
FPGA
之ZYNQ SOC设计---BOOT.bin制作
ZYNQSOC设计---BOOT.bin制作1.固化的流程2.固化准备2.BOOT.bin制作过程更多内容,请关注微信公众号“
FPGA
科技室”以前工程都是通过JTAG先下载bit流文件,再下载elf文件
科研的小萌娃
·
2024-01-08 14:58
fpga
FPGA
verilog
zynq
boot
镜像文件
米联客 ZYNQ/SOC精品教程 S01-CH05
FPGA
程序的固化和下载
5.1概述在前面一节做了流水灯实验,但是对于
FPGA
bit程序断电后就丢失了,所以本课讲解把上一课的流水灯程序可以实现固化到FLASH或者SD卡的方法。
米联客(milianke)
·
2024-01-08 13:27
XILINX
ZYNQ
米联客
FPGA
——VIVADO生成固化文件,掉电不丢失
VIVADO生成固化文件(1)加入代码(2)生成bin文件,并且下载(1)加入代码设计文件(.xdc)中加入这段代码:set_propertyCFGBVSVCCO[current_design]set_propertyCONFIG_VOLTAGE3.3[current_design]set_propertyBITSTREAM.GENERAL.COMPRESStrue[current_design]
云影点灯大师
·
2024-01-08 13:53
FPGA
fpga开发
fpga
FPGA
设计篇(06-01)
FPGA
芯片架构
芯片原厂必学课程-第六篇章-
FPGA
设计篇06-01
FPGA
芯片架构新芯设计:专注,积累,探索,挑战文章目录芯片原厂必学课程-第六篇章-
FPGA
设计篇06-01
FPGA
芯片架构引言一、输入和输出块(IOB
新芯设计
·
2024-01-08 12:43
第六篇章
FPGA
设计篇
IC
FPGA
SoC
Verilog
芯片设计
硬件开发
硬件工程
第一章 体验 ARM,裸机输出“Hello World”
开发平台Vitis应用教程》学习第一章体验ARM,裸机输出“HelloWorld”文章目录《ZYNQMPSoC开发平台Vitis应用教程》学习准备批处理下载QSPIFlash批处理建立Vitis工程硬件介绍
FPGA
weixin_45090728
·
2024-01-08 10:24
ZYNQ学习
arm开发
【【RTC实时时钟实验 -- 在HDMI上显示-
FPGA
小实验】】
RTC实时时钟实验–在HDMI上显示top.vmoduleRTS_TOP#(parameterTIME_INIT=48'h24_01_06_11_08_00,parameterWAIT_TIME=13'd8000,parameterSLAVE_ADDR=7'b1010001,//E2PROM浠庢満鍦板潃parameterCLK_FREQ=26'd50_000_000,//50MHz鐨勬椂閽熼锟�
ZxsLoves
·
2024-01-08 07:07
FPGA学习
Verilog学习系列
图像学习
fpga开发
实时音视频
【Verilog】基于Verilog的DDR控制器的简单实现(一)——初始化
在
FPGA
中,大规模数据的存储常常会用到DDR。
wjh776a68
·
2024-01-08 07:34
#
Xilinx入门
#
Verilog入门
fpga开发
Verilog
ddr
Xilinx
AMD
基于实时Linux+
FPGA
实现NI CompactRIO系统详解
实时处理器提供可靠,可预测的行为,而
FPGA
在需要高速逻辑和精确定时的较小任务上表现出色。灵活的开发选项使用LabVIEW以及实时模块和
FPGA
模块,提取低级代码并使用工具
深圳信迈科技DSP+ARM+FPGA
·
2024-01-08 07:04
国产NI虚拟仪器
fpga开发
数据采集
自动化
人工智能
三本光电从颓废到武汉年薪30w的本科经历经验与浅谈(毕业工作一年的嵌入式软件工程师经验分享)
三本光电从颓废到武汉年薪30w的本科经历经验与浅谈(毕业工作一年的嵌入式软件工程师经验分享)文章目录目前情况颓废时期项目时期第一次写单片机代码第一次接触计算机视觉第一次接触Linux驱动开发第一次接触
FPGA
网易独家音乐人Mike Zhou
·
2024-01-08 04:26
个人经验浅谈
嵌入式
c语言
单片机
物联网
mcu
stm32
51单片机
浅谈Verilog代码的执行顺序
而组合逻辑电路和时序逻辑在
FPGA
中并行执行这是毋庸置疑的
STATEABC
·
2024-01-07 21:39
一般人学不会的FPGA
fpga开发
FPGA
verilog
FPGA
实现电机位置环、速度环双闭环PID控制
一、设计思路主要设计思路就是根据之前写的一篇
FPGA
实现电机转速PID控制,前面已经实现了位置环的控制,思想就是通过电机编码器的当前位置值不断地修正PID去控制速度。
STATEABC
·
2024-01-07 21:09
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
verilog
PID
电机驱动
FPGA
时序分析与时序约束(三)——I/O接口约束
为了准确地对设计中的外部时序上下文进行建模,必须提供输入和输出端口的时序信息。因此要进行输入输出延时约束,延迟约束用的是set_input_delay和set_output_delay,分别用于input端和output端,其时钟源可以是时钟输入管脚,也可以是虚拟时钟。一、输入接口约束set_input_delay-clock-reference_pin-clock_fall-rese-max-a
STATEABC
·
2024-01-07 21:36
#
FPGA时序分析与约束
fpga开发
嵌入式硬件
FPGA
时许约束
时许分析
【
FPGA
基础篇】Xilinx FIFO详细解析
StandardReadFirst-WordFall-Through同时读写时序分析握手信号ProgrammableFlagsDataCountsNon-symmetricAspectRatiosFIFO作为
FPGA
mrVillain
·
2024-01-07 13:48
FPGA
基础知识
fpga
fifo
【Xilinx
FPGA
】异步 FIFO 的复位
FIFO(First-In-First_Out,先入先出)是一种的存储器类型,在
FPGA
开发中通常用于数据缓存、位宽转换或者跨时钟域(多bit数据流)。
洋洋Young
·
2024-01-07 13:46
Xilinx
FPGA
开发
fpga开发
xilinx
异步
FIFO
通用异构参数服务器技术
这种设计需要能够适应不同的计算环境和任务需求,包括CPU、GPU、
FPGA
等不同的计算资源。为了实现这一目标,参数服务器采用了层次化的架构设计,包括数据层、计算层、通信层和应用层。
道亦无名
·
2024-01-07 02:32
人工智能
服务器
运维
基于
FPGA
的可编程AES加解密IP
ProgrammableAESEncryption/DecryptionIP可编程AES加解密IP可编程AES加解密IP提供了加解密算法功能,兼容美国国家标准与技术研究院(NIST)发布的高级加密标准(AES):FIPSPUB197。结合FIPS197分组加密算法,可编程AES加解密IP具备5种加密模式:ECB,CBC,CFB,OFB,CTR,全部支持加密和解密功能,兼容美国国家标准与技术研究院(
FPGA IP
·
2024-01-07 00:43
技术交流
FPGA
AES
IP
基于LZO的高性能无损数据压缩IP
LZOAccel-CLZODataCompressionCore/无损数据压缩IPCoreLZOAccel-C是一个无损数据压缩引擎的
FPGA
硬件实现,兼容LZO2.10标准。
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
LZO
基于
FPGA
的高性能MD5加密IP
MD5EncryptionIPMD5加密IP完全兼容消息摘要算法MD5的实现。Core可以接收长达2^64-1bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长度值的添加,计算结果是产生128-bit的消息摘要。Core采用AMBAAXI4-Stream数据接口,非常易于被使用和集成。Core可以脱机、独立运行,释放CPU的数据加密密集
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
MD
基于
FPGA
的SATA 3.0 Host 控制器
SATAHostCore可以集成到
FPGA
中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工业级接口标准,为SATA设备提供一种高效且易于使用的接口
FPGA IP
·
2024-01-07 00:42
SATA
FPGA
H
Vivado IP核之浮点数乘除法 Floating-point
目录前言一、浮点数乘除法示例二、Floating-pointIP核配置步骤1.乘法器配置2.除法器配置三、仿真1.顶层代码2.仿真代码四、仿真结果分析总结前言随着制造工艺的不断发展,现场可编程逻辑门阵列(
FPGA
迎风打盹儿
·
2024-01-06 19:14
Vivado的学习之路
fpga开发
硬件工程
tcp/ip
操作系统原理总结
操作系统的发展经历了手工操作,单道批处理,多道批处理和分时系统,其
硬件基础
经历了
R_est
·
2024-01-06 17:00
FPGA
-VHDL-竞赛抢答器设计(平台实现)-2023
题目四:竞赛抢答器设计(平台实现)★抢答器的输入路数为8路;(8位二进制输入)当主持人宣布开始(拨下A7键时为有效),抢答时当某一方先按下按键,其他键则失效;用一个数码管显示抢中的路编号,并开始进行60秒倒计时(用两个数码管显示),时间到用一指示灯进行闪烁提示;A7键回位后,进行下一轮抢答。重要的事情说三遍:可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的
-芒果酱-
·
2024-01-06 16:59
fpag开发
fpga开发
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他