E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA硬件基础
4—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—电机驱动模块
我使用的
FPGA
是Xilinx的PYNQ-7020(ZYNQ-Z2),在Vivado2018.3平台使用Verilog进行编程。
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
10—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—顶层代码
在之前的文章中具体控制代码已经全部进行了分析与解释,顶层模块进行模块的输入输出的定义、内部变量的定义、模块的实例化与蓝牙信号的判断。代码如下:moduletop_modlue(inputclk,//系统时钟inputreset,//复位按键inputrx,//蓝牙接收inputwire[3:0]signal,//红外信号inputwireEcho,//超声波接收input[3:0]track,//
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
0—基于
FPGA
(ZYNQ-Z2)的多功能小车
目录1.题目2.题目分析:3.器件使用4.工程文件5.传送门1.题目基于
FPGA
的多功能小车1、基本要求设计一个多功能的智能小车,通过多传感器的数据融合可以实现智能小车的红外避障、循迹、寻光、红外遥控、
贡橙小白鼠
·
2024-01-01 02:37
fpga开发
Verilog跑马灯 nexy4ddr
基于小梅哥b站
FPGA
视频要求:八个Led灯每隔0.05s循环闪烁verilog设计:moduleled_run(inputclk,//时钟100MHZ1/100000000=10nsinputrst_n
夏澄啊
·
2024-01-01 02:07
fpga开发
基于
FPGA
的蓝牙遥控,超声波避障,红外循迹的智能小车
闲来无事整个小车玩玩,设想的小车可以有蓝牙模块来控制模式切换,通过发送指令来更改相对应的功能,当避障的时候可以自动规避障碍物,当处于红外循迹时,可以跟随规划的轨迹前线,当手动遥控时可以控制前进后退左右转向停止等功能。先介绍一下使用的红外模块,其上有四个管脚,vcc接电源,gnd接地,D0传输红外线是否被吸收,A0传输模拟信号主要是不同距离输出不同的电压,但是此脚一般可以不接.然后思路就是通过判断D
林中一只虎
·
2024-01-01 02:37
fpga开发
FPGA
——基于Verilog HDL语言的交通信号灯控制系统
1、系统设计要求该交通灯控制器用于主干道与支道公路的交叉路口,要求是优先保证主干道的畅通,因此,设计要求如下。1、平时处于“主干道绿灯,支道红灯”状态,只有在支道有车辆要穿过主干道时,才将交通灯切向“主干道红灯,支道绿灯”,一旦支道无车辆通过路口,交通灯又回到“主干道绿灯,支道红灯”的状态。2、主干道每次通行的时间不得短于1min,支路每次通行的时间不得长于20s,而这两个状态交换过程中出现“主干
陈曦子。
·
2024-01-01 02:37
fpga开发
什么是VHDL?一文带你了解VHDL语言
基于
FPGA
的SOC在嵌入式系统应用越来越广了,比较流行的硬件描述语言有两种VerilogHDL/VHDL,均为IEEE标准。VHDL如果有C语言基础的话就会比较容易上手。
IC修真院
·
2024-01-01 02:36
fpga开发
【
FPGA
】Verilog:BCD 加法器的实现 | BCD 运算 | Single-level 16 bit 超前进位加法器 | 2-level 16-bit 超前进位加法器
0x00BCD运算在BCD中,使用4位值作为操作数,但由于只表示0到9的数字,因此只使用0000到1001的二进制数,而不使用1010到1111的二进制数(don'tcare)。因此,不能使用常规的2'complement运算来计算,需要额外的处理:如果4位二进制数的运算结果在1010到1111的范围内,需要将6(即0110),添加到运算结果中。BCD运算例子0x01BCD加法器的实现
柠檬叶子C
·
2024-01-01 02:34
FPGA基础入门实践
verilog
BCD加法器
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(一)——知识补给
学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节(用hdl还是hls,用啥芯片,用啥接口)容易只见树木不见森林。
FPGA_青年
·
2024-01-01 02:33
FPGA
学习记录
fpga开发
5—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—蓝牙串口
即
FPGA
约束的TX对应蓝牙模块的RX,约束的RX对应蓝牙模块的TX。2.UART介绍蓝牙模块使用UART串口通信协议,具体介绍如下:UART(通用异步收发器
贡橙小白鼠
·
2024-01-01 02:33
fpga开发
关于使用复旦微procise软件,网卡的MAC被禁怎么办?
笔者在使用复旦微
FPGA
开发的时候。由于复旦微的软件开发平台procise需要用到license。
sysrst
·
2023-12-31 20:52
笔记
复旦微ZYNQ EMIO控制PL LED
一,复旦微和XILINX对比(我的了解)1,复旦微ZYNQ
FPGA
开发工具是Procise,ARM开发工具是IAR;2,它与xilinxZYNQ不同的是,xilinx移植的是两个ARMCONTEXA9或者高端
寒听雪落
·
2023-12-31 20:22
systemverilog
【xdma】 pcie.bar设置
FPGA
优质开源项目–PCIE通信xdma两者保持一致
FPGA
开源项目–PCIEI/O控制卡xdmaPCIe的XDMA应用读写部分分为两种,一种是数据的读写,另一种是配置数据的读写,在数据读写部分,DMA
黄埔数据分析
·
2023-12-31 20:08
fpga开发
Quartus的Signal Tap II的使用技巧
概述:SignalTapII全称SignalTapIILogicAnalyzer,是第二代系统级调试工具,它集成在QuartusII软件中,可以捕获和显示实时信号,是一款功能强大、极具实用性的
FPGA
片上调试工具软件
GBXLUO
·
2023-12-31 20:37
FPGA
fpga开发
【
FPGA
/verilog -入门学习14】vivado
FPGA
按键消抖
//led流水1s//1,按键触发变化,上升沿or下降沿,都清除计数//2,当20ms计数到来时,加载一次按键状态,如果中途有按键变化,清除计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineSIMULATION`ifdefSIMULATIONpar
王者时代
·
2023-12-31 12:30
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习13】verilog 1s流水灯实验
//led1S实验//使用分屏实验1s计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineCNT_1S_DEBUG`ifndefCNT_1S_DEBUGparameterCNT_1S_MAX=1_000_000_000/20-1;`else/*CNT
王者时代
·
2023-12-31 12:59
verilog
&FPGA
fpga开发
【INTEL(ALTERA)】使用HDMI
FPGA
IP 2.0 TX 和 HDMI
FPGA
IP RX 2.1时为何 HDMI IP 没有视频输出?
说明由于英特尔®Quartus®Prime专业版软件23.1及更早版本存在问题,将HDMI英特尔®
FPGA
IP2.0TX和HDMI英特尔®
FPGA
IP2.1RX集成到设计中时,不会显示HDMI视频输出。
神仙约架
·
2023-12-31 11:02
INTEL(ALTERA)
FPGA
fpga开发
HDMI
【INTEL(ALTERA)】为什么 BurstMin 增强调度在 F-tile Interlaken 英特尔®
FPGA
IP中没有按预期工作?
说明由于英特尔®Quartus®PrimeProEdition软件22.4及更早版本存在问题,数据包模式的BurstMin增强调度无法在F-tileInterlaken英特尔®
FPGA
IP中按预期工作。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
【INTEL(ALTERA)】为什么低延迟以太网 10G MAC 英特尔® Stratix® 10
FPGA
IP 设计示例生成完成并出错?
说明由于英特尔®Quartus®Prime专业版软件21.3版本存在问题,无法成功生成低延迟以太网10GMAC英特尔®Stratix®10
FPGA
IP设计示例。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
实验九 基于
FPGA
的计数译码显示电路设计
基本任务一:利用
FPGA
硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选m100:frediv:decoder:基本任务二:利用
FPGA
硬件平台上的4位数码管显示m10
22的卡卡
·
2023-12-31 08:40
数电实验
fpga开发
FPGA
与DSP的区别(粗略整理)
FPGA
与DSP的区别(粗略整理)一、结构特点
FPGA
a.片内有大量的逻辑门和触发器,多为查找表结构,实现工艺多为SRAMb.可以通过硬件描述语言进行快速设计和改进,能够重复编程c.掉电后一般会丢失原有逻辑配置
Clara_D
·
2023-12-31 08:39
fpga学习
FPGA
和DSP的区别
FPGA
与DSP
FPGA
与DSP的区别(粗略整理)https://blog.csdn.net/clara_d/article/details/82355397ARM,DSP,
FPGA
三者比较csdn链接
sangba2019
·
2023-12-31 08:38
ZYNQ/嵌入式
自动驾驶
自动驾驶
fpga开发
dsp开发
HI3559AV100和
FPGA
7K690T的PCIE接口调试记录
系统主要功能是
FPGA
采集srio接口过来的图像数据,再通过pcie把数据传递给3559,3559再实现图像数据的存储、AI处理、编码输出等。
雨之小
·
2023-12-31 07:08
pcie
PCIE
3559
基于AM62x的ARM+
FPGA
+Codesys低成本软PLC解决方案
GPMC是AM62x、AM64x、AM437x、AM335x、AM57x等处理器专用于与外部存储器设备的接口,如:(1)
FPGA
器件(2)ADC器件(3)SRAM内存(4)NOR/NAND闪存G
深圳信迈科技DSP+ARM+FPGA
·
2023-12-31 05:16
ARM+Codesys
fpga开发
arm开发
codesys
利用
fpga
(verilog)实现SPI-flash芯片全擦除实验
最近在学习spi协议,看了看野火的视频,感觉野火的代码是一坨大便,寄存器太多了,看的眼花缭乱。跟着野火的波形图做了一遍,仿真正确但是上板没成功。看了看师兄的代码,然后自己又换了一种方法实现全擦除。最后上板成功,各位大佬有更好的见解可以和我交流,代码如下://-----------------------------------------------------------------------
守雲开见月明
·
2023-12-31 04:58
fpga开发
利用
FPGA
(verilog)实现SPI-FLASH芯片扇区擦除
一.M25P16flash芯片介绍本设计使用了M25P16flash芯片,它拥有16Mbit的空间。M25P16flash芯片有32个扇区,每个扇区有256页,每页有256个位空间。32*256*256=2097152=16M。因此它的地址有24位。它的各扇区地址如下表。二.扇区擦除原理扇区擦除(SE)指令可以按照扇区擦除Flash。和块擦除不同的是,扇区擦除是要指定扇区地址,扇区擦除前也需要发送
守雲开见月明
·
2023-12-31 04:58
fpga开发
FPGA
实现IIC接口(1)-EEPROM芯片读取数据
fpga
型号:EP4CE6F17C8开发工具:Quartusll13.0+Modelsim10.1c系统时钟:50MHZIIC
守雲开见月明
·
2023-12-31 04:25
fpga开发
基于
FPGA
的数字电路(PWM脉宽调制)
二.
FPGA
设计框图把上面的描述再抽象化一下,就可以画出的模块框图。锯齿波实际上就可以用计数器生成,阈值就是一个数值而已,比较器是用来生成最后输出高低电平用的。三.代码实现设
我来挖坑啦
·
2023-12-31 00:27
fpga开发
单片机
网络
信息与通信
面试
FPGA
设计时序约束十四、Set_External_Delay
setexternaldelay如字面含义,设置外部的时延值,但这个外部时延主要是指反馈时延,即信号从
FPGA
的output端口输出后经过外部电路回到输入端口的时延值。
知识充实人生
·
2023-12-30 13:53
FPGA所知所见所解
fpga开发
时序约束
Vivado
锁相环
外反馈延时
【INTEL(ALTERA)】quartus 23版本以上,编译出现QSF 文件中缺少此赋值
错误“英特尔
FPGA
IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为OSC_
神仙约架
·
2023-12-30 13:23
INTEL(ALTERA)
FPGA
fpga开发
QSPI Flash xip取指同时program过程中概率性出现usb播歌时断音
项目场景:USBAudio芯片,代码放到qspiflash中,执行代码时,客户会偶尔保存一些参数,即
FPGA
验证过程中,每隔10ms向flashinfo区烧写4个byte(取指过程一直存在,且时隙软件不可控
love混世_魔王
·
2023-12-30 13:22
#
flash调试问题汇总
qspi
flash
usb
audio
fpga验证
SOC/IC
suspend/resume
播歌断音
全网最全的AItium Designer 16下载资源与安装步骤
该平台拓宽了板级设计的传统界面,全面集成了
FPGA
设计功能和SOPC设计实现功能,从而允许工程设计人员能将系统设计中的
FPGA
与PCB设计及嵌入式设计集成在一起。由于AltiumDesign
王哥来了快跑
·
2023-12-30 13:19
交换机
fpga开发
嵌入式
计算机素质测试 - 2024版考试大纲关键
二、考试内容(一)关于网络强国的重要思想(二)基础知识
硬件基础
知识:数制及其转换、算术运算和逻辑运算、计算机系统组成、计算机工作原理、计算机体系结构。
番蔬条
·
2023-12-30 09:48
深圳市考gwy-计算机素质测试
职场和发展
学习方法
【重磅新品】小眼睛科技推出紫光同创盘古系列
FPGA
开发板套件,盘古200K开发板,紫光同创PG2L200H,Logos2系列
FPGA
,即现场可编程门阵列,作为可重构电路芯片,已经成为行业“万能芯片”,在通信系统、数字信息处理、视频图像处理、高速接口设计等方面都有不俗的表现。
小眼睛FPGA
·
2023-12-30 07:32
fpga开发
FPFA
fpga开发
科技
STM32传输
FPGA
业务
1、实现功能:
FPGA
芯片两个信号管脚分别是TTL_RX与TTL_TX,stm32读取
FPGA
采集信号TTL_RX的数据,再写到
FPGA
中通过TTL_TX发送出去,实现
FPGA
串口功能2、大概方法:①、
weixin_41719055
·
2023-12-30 06:31
fpga开发
stm32
嵌入式硬件
基于intel soc+
fpga
智能驾驶舱和高级驾驶辅助系统软件设计(三)
虚拟化操作系统介绍车载平台有逐渐融合的趋势,车载SoC的计算性能和应用快速增长,面临着多种应用在多个显示子系统融合在一起的问题,这就要求平台运行多个操作系统。虚拟化(Virtualization)技术飞速发展,系统虚拟化是虚拟化技术中的一种,随着目前CPU技术和性能的极大发展,虚拟化技术真正商用的时机已经到来。系统虚拟化是指将一台物理计算机系统虚拟化为一台或多台虚拟计算机系统。每个虚拟计算机系统(
深圳信迈科技DSP+ARM+FPGA
·
2023-12-30 06:44
Intel+FPGA
自动驾驶
fpga开发
intel
软件设计
智能驾舱
基于开源模型搭建实时人脸识别系统(六):人脸识别(人脸特征提取)
Brunelli、Bledsoe、金出武雄等人在这一时期做了人脸识别的相关研究,人工神经网络在这时被提出,因为当时
硬件基础
难以支
液态不合群
·
2023-12-30 01:55
深度学习
计算机视觉
ZYNQ 7020 之
FPGA
知识点重塑笔记一——串口通信
目录一:串口通信简介二:三种常见的数据通信方式—RS232串口通信2.1实验任务2.2串口接收模块的设计2.2.1代码设计2.3串口发送模块的设计2.3.1代码设计2.4顶层模块编写2.4.1代码设计2.4.2仿真验证代码2.4.3仿真结果2.4.4板上验证一:串口通信简介通信方式一般分为串行通信和并行通信。并行通信是指多比特数据同时通过并行线进行传送。这种传输方式通信线多、成本高,故不宜进行远距
都教授_
·
2023-12-29 13:07
FPGA掌握不牢固的知识点重塑
fpga开发
笔记
小梅哥Xilinx
FPGA
学习笔记17——模块化设计基础之加减法计数器
目录一:章节导读1.1任务要求1.2模块功能划分二:代码设计2.1灯控制逻辑(led_ctrl)2.2按键消抖模块(key_filter)2.3顶层模块(key_led)2.4引脚绑定一:章节导读在相对大一点的工程设计过程中,设计内容通常不会写在一个设计文件而是会针对不同的功能设计出不同的子文件,最后在顶层文件中再进行例化调用。1.1任务要求在上面设计并验证了独立按键的消抖,这里基于上一讲的按键消
都教授_
·
2023-12-29 13:37
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
【PXIE301-208】基于PXIE总线架构的Serial RapidIO总线通讯协议仿真卡
该板卡采用Xilinx的高性能Kintex系列
FPGA
作为主处理器,实现各个接口之间的数据互联、处理以及实时信号处理。
北京青翼科技
·
2023-12-29 13:36
fpga开发
小梅哥Xilinx
FPGA
学习笔记18——专用时钟电路 PLL与时钟向导 IP
目录一:IP核简介(具体可参考野火
FPGA
文档)二:章节导读三:PLL电路原理3.1PLL基本实现框图3.2PLL倍频实现3.3PLL分频实现四:基于PLL的多时钟LED驱动设计4.1配置ClockingWizard
都教授_
·
2023-12-29 13:05
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记19——IP 核使用之 ROM
而事实上在
FPGA
中通过
都教授_
·
2023-12-29 09:45
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记16——FSM(状态机)的学习
目录一、状态机导读1.1理论学习1.2状态机的表示1.3状态机编码1.4状态机描述方式二、实战演练一(来自野火)2.1实验目标2.2模块框图2.3状态转移图绘制2.4设计文件2.5仿真测试文件2.6仿真结果三、实战演练二(来自野火)3.1实验目标3.2模块框图3.3状态转移图绘制3.4设计文件3.5仿真测试文件3.6仿真结果四、实战演练三(来自小梅哥)4.1实验目标4.2模块框图4.3端口功能描述
都教授_
·
2023-12-29 08:04
fpga开发
学习
笔记
Actel---ProASIC®3 Flash Family
FPGA
s with Optional Soft ARM® Support
ProASIC®3FlashFamily
FPGA
swithOptionalSoftARM®SupportFeaturesandBenefitsHighCapacity•30kto1MillionSystemGates
Embeded_FPGA
·
2023-12-29 02:18
arm开发
FPGA
SRAM
FIFO
LUT
FPGA
项目(3)--按键消抖
机械按键是平时做设计的时候很常见的电子元件,但是,不管是应用在单片机的场合还是
FPGA
的场合,这种按键出来的信号如果不加任何的处理,是无法被单片机/
FPGA
直接使用的。
嵌入式小李
·
2023-12-29 01:01
FPGA项目
fpga开发
嵌入式硬件
FPGA
- 231227 - 5CSEMA5F31C6 - 电子万年历
TAG-
FPGA
、5CSEMA5F31C6、电子万年历、Verilog
FPGA
、5CSEMA5F31C6、电子万年历、Verilog
FPGA
、5CSEMA5F31C6、电子万年历、Verilog顶层模块
乐意奥AI
·
2023-12-29 01:58
FPGA
fpga
【实施】
硬件基础
(一)
文章目录一、简单了解实施运维1.1实施运维是干什么的1.2实施运维一般做什么1.3实施运维需要具备哪些技能二、计算机的组成部分1.1CPU1.2存储器1.3I/O1.4总线1.5主板三、操作系统3.1是什么3.2分类3.2.1基于字符的界面3.2.2图形用户界面3.2.3国产操作系统一、简单了解实施运维1.1实施运维是干什么的1、运维工程师负责服务的稳定性,确保服务可以不间断地为用户提供服务。2、
许潜行
·
2023-12-29 00:09
硬件工程
以太网初始化设计(MDIO 控制器)
相关文章:(1)千兆以太网网络层ARP协议的原理与
FPGA
实现(2)千兆以太网硬件设计及链路层MAC协议格式(3)CRC校验原理及实现(4)RGMII与GMII转换电路设计)(5)千兆以太网网络层IP协议介绍与
C.V-Pupil
·
2023-12-29 00:32
FPGA代码分享
fpga开发
udp
MDIO
以太网初始化
基于 OV2640 的以太网 RGMII 图像传输系统设计
相关文章:(1)千兆以太网网络层ARP协议的原理与
FPGA
实现(2)千兆以太网硬件设计及链路层MAC协议格式(3)CRC校验原理及实现(4)RGMII与GMII转换电路设计(5)千兆以太网网络层IP协议介绍与
C.V-Pupil
·
2023-12-29 00:28
FPGA代码分享
单片机
嵌入式硬件
【
FPGA
封装设计资源 】 Xilinx vs Altera
XILINXPACKAGE一般在docnav搜索,同样也可以在官网;检索关键字“*pkg-pinout.”比如vu9p:ug575-ultrascale-pkg-pinout.pdf原理库文件PackageFilesPortal举例:先选封装;再选器件二维交叉检索后,在右击另存即可。《xczu48drffvg1517pkg.txt》。ALTERAPACKAGE蓝厂、Altreapackage下载地
hcoolabc
·
2023-12-28 19:17
FPGA
fpga开发
上一页
14
15
16
17
18
19
20
21
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他