E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA硬件基础
学习数字经济(二)
云计算的核心载体和
硬件基础
是以服务器为主构成的数据处理中心,承担着存储、计算和通信的功能。
恐龙
·
2023-12-25 14:10
FPGA
扫盲文
姓名:吕红霞;学号:20011210203;学院:通信工程学院转自https://mp.weixin.qq.com/s/8_na7HzTAryQE5SRxjfwOA【嵌牛导读】本文介绍了
FPGA
的发展历程
Sundae_ae0b
·
2023-12-25 10:58
探寻
FPGA
技术的广泛应用与未来前景
目录1.
FPGA
的基础2.
FPGA
的工作原理3.
FPGA
的优势3.1灵活性3.2快速开发周期3.3高性能4.
FPGA
的应用领域4.1通信系统4.2图像处理4.3嵌入式系统4.4科学研究5.
FPGA
的未来展望
若忘即安
·
2023-12-25 09:23
fpga开发
【
FPGA
】分享一些
FPGA
视频图像处理相关的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-25 08:33
FPGA
学习
图像处理
fpga开发
图像处理
【INTEL(ALTERA)】 quartus使用Compute Express Link(CXL) 设计示例的 R-Tile IP 的 CSR 相关问题
说明由于英特尔®Quartus®Prime专业版软件23.2及更高版本存在问题,面向ComputeExpressLink*(CXL*)Type2/3设计示例R-Tile英特尔®
FPGA
IP中的CSR访问数据宽度从
神仙约架
·
2023-12-25 08:03
INTEL(ALTERA)
FPGA
fpga开发
intel
altera
quartus
【INTEL(ALTERA)】 quartus使用Agilex7 R-Tile Compute Express Link PCI Express 驱动程序程序加载和 CSR 访问失败
说明由于英特尔®Quartus®Prime专业版软件23.3及更早版本存在问题,IntelAgilex®7R-TileComputeExpressLink*(CXL*)1.1/2.0
FPGA
IP中设备ID
神仙约架
·
2023-12-25 08:03
INTEL(ALTERA)
FPGA
fpga开发
intel
altera
quartus
自动驾驶学习笔记(二十一)——自动泊车系统
开发者#学习课程的传送门如下,当您也准备学习自动驾驶时,可以和我一同前往:《自动驾驶新人之旅》免费课程—>传送门《Apollo开放平台9.0专项技术公开课》免费报名—>传送门文章目录前言泊车任务泊车过程
硬件基础
总结前言见
Mr.Cssust
·
2023-12-25 08:30
自动驾驶
自动驾驶
自动泊车
PAPS
Parking
Slot
Parking
Space
Apollo开发者
【
FPGA
】分享一些
FPGA
协同MATLAB开发的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-25 08:00
学习
FPGA
fpga开发
matlab
开发语言
基于
FPGA
的图像Robert变换实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览
fpga
的结果导入到matlab显示:2.算法运行软件版本vivado2019.2matlab2022a3
简简单单做算法
·
2023-12-25 07:30
Verilog算法开发
#
图像算法
fpga开发
matlab
开发语言
Robert变换
手把手教你移植蜂鸟E203 hbridv2【集创芯来RISC-V杯】
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和数字IC设计。CSDN个人博客链接:https://blog.csdn.net/qq_44447544?
雪天鱼
·
2023-12-25 01:52
vivado 输出延迟
当考虑应用板时,此延迟表示以下各项之间的相位差:1.数据从
FPGA
的输出封装引脚通过板传播到另一个设备,以及2.相对基准板时钟。
cckkppll
·
2023-12-24 23:44
fpga开发
vivado I/O延迟约束
因为AMDVivado™集成设计环境(IDE)只能在
FPGA
的边界内识别时序,必须使用以下方法用于指定存在于这些边界之外的延迟值的命令:•set_input_delay•set_output_delay
cckkppll
·
2023-12-24 23:14
fpga开发
计算机
硬件基础
计算机
硬件基础
1.实施运维要会什么1.操作系统知识:2.熟悉网络协议3.数据库安装、配置和管理经验4.理解云计算基础知识2.计算机组成1.输入设备:2.存储器3.操作系统有哪些分类4.BIOS的相关知识初始化硬件
匿瘾:
·
2023-12-24 22:12
计算机
龙芯杯个人赛串口——做一个 UART串口——RS-232
2.波特率时钟生成器Parameterized
FPGA
baudgenerator3.RS-232transmitter数据序列化完整代码:4.RS-232receiverOversa
码尔泰
·
2023-12-24 21:38
fpga开发
LabVIEW与PID在温度测控系统中的应用
系统的核心在于LabVIEW的
FPGA
模块,该模块允许开发者无需深入底层硬件描述语言(如VHDL或Verilog)即可配置
FPGA
,极大简化了硬件集成过程。在软件设计方面,LabV
LabVIEW开发
·
2023-12-24 20:28
LabVIEW开发案例
fpga开发
labview
LabVIEW开发
LabVIEW
LabVIEW编程
one wire(单总线)
FPGA
代码篇
一.引言单总线(OneWire)是一种串行通信协议,它允许多个设备通过一个单一的数据线进行通信。这个协议通常用于低速、短距离的数字通信,特别适用于嵌入式系统和传感器网络。二.onewire通信优点缺点优点:单一数据线:单总线仅需要一根数据线,这极大地简化了硬件连接。设备可以在同一总线上连接,并且通过地址来区分彼此。低成本:单总线协议不需要复杂的硬件,这降低了成本。这使其成为连接多个设备的经济实惠选
我来挖坑啦
·
2023-12-24 19:26
fpga开发
信息与通信
面试
单片机
c语言
Verilog RAM/ROM的数据初始化
文章目录一、初始化方式二、测试
FPGA
设计中RAM和ROM作为存储器用来存储可变或不可变类型的数据。ROM初始化一般是加载固定数据,RAM声明时默认为不定态数据,初始化时可以让数据为全1或者全0。
暴风雨中的白杨
·
2023-12-24 18:55
FPGA
fpga开发
【必读】从MII到RGMII,一文了解以太网PHY芯片不同传输接口信号时序!
1、概述 不管是使用
FPGA
还是ARM,想要实现以太网通信,都离不开以太网PHY芯片,其功能如下所示,
FPGA
或者ARM将以太网数据发送给PHY芯片,PHY会将接收数据转换成模拟的差分信号传输到RJ45
电路_fpga
·
2023-12-24 17:56
fpga开发
vivado 时钟延迟、抖动和不确定性
时钟延迟在板上和
FPGA
内部传播后,时钟边沿到达其目的地有一定的延迟。
cckkppll
·
2023-12-24 17:23
fpga开发
AG16KDDF256 User Manual
AGMAG16KDDF256是由AGM
FPGA
AG16K与DDR-SDRAM叠封集成的芯片,具有AG16K
FPGA
的可编程功能,提供更多可编程IO,同时内部连接大容量DDR-SDRAM。
Embeded_FPGA
·
2023-12-24 17:21
fpga开发
DDR
JTAG
Master
Slave
EP4CE15
Quartus
“
FPGA
+MDIO总线+UART串口=高效读写PHY芯片寄存器!“(含源代码)
为了简化调试,所以采用UART串口来控制MDIO的读写,PC端通过UART向
FPGA
发送读写PHY芯片寄存器的指令,
FPGA
通过MD
电路_fpga
·
2023-12-24 17:50
fpga开发
FPGA
设计时序约束十二、Set_Clock_Sense
set_clock_sense3.3设置set_clock_sense四、参考资料一、序言本章将介绍Set_Clock_Sense约束,在介绍约束之前,大家需对时序弧以及timingsense有一定的基础了解,具体可参考另一篇文章《
FPGA
知识充实人生
·
2023-12-24 04:39
FPGA所知所见所解
fpga开发
时序约束
set_clock_sense
时钟极性
clock
sense
Timing
arc
Vivado
FPGA
设计时序约束十一、others类约束之Set_Maximum_Time_Borrow
目录一、序言二、SetMaximumTimeBorrow2.1基本概念2.2设置界面2.3命令语法2.4命令示例三、参考资料一、序言在Vivado的时序约束窗口中,存在一类特殊的约束,划分在others目录下,可用于设置忽略或修改默认的时序路径分析,以Vivado2022.1版本为例,主要包括以下4类,本文将介绍其中的最后一个Set_Maxium_Time_Borrow,示例的为Vivado202
知识充实人生
·
2023-12-24 04:38
FPGA所知所见所解
fpga开发
时序约束
TimeBorrow
最大借用时间
锁存器
FPGA
设计时序分析概念之Timing Arc
目录1.1TimingArc概念1.2TimingArcs的类型1.3TimingSense(时序感知)1.4参考资料1.1TimingArc概念在时序工具对设计进行时序分析时,经常会看到一个概念TimingArch(时序弧)。TimingArc是一个信号一个单元Cell的输入引脚Pin到该单元输出引脚OutputPin间的路径。对于一个单元Cell,可以存在多个时序弧,通过时序弧的信息,我们可以
知识充实人生
·
2023-12-24 04:08
FPGA所知所见所解
fpga开发
时序约束
时序弧
Timing_arc
FPGA
设计时序约束十三、Set_Data_Check
目录一、序言二、SetDataCheck2.1基本概念2.2设置界面2.3命令语法三、工程示例3.1工程代码3.2约束设置3.3时序报告四、参考资料一、序言通常进行时序分析时,会考虑触发器上时钟信号与数据信号到达的先后关系,从而进行setup,hold分析。同样地,我们也可以对两个数据信号进行类似的setup和hold关系检查。对于这类检查,有专门的约束命令,即set_data_check,可以对
知识充实人生
·
2023-12-24 04:38
FPGA所知所见所解
fpga开发
时序约束
set_data_check
vivado
时序分析
STA
数据检查
FPGA
问题汇总
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、VIVADO编译问题二、工程问题1.异步FIFO使用2.
FPGA
功耗问题3.有符号数问题总结前言想把一些工程应用中碰到的问题和解决办法也合并到这篇文章里面
pp_0604
·
2023-12-24 04:24
笔记
fpga开发
使用MATLAB对VIVADO工程进行simulink仿真
前言:以前我的
FPGA
工程都是自己编写TESTBENCH进行仿真,不过有几个缺点:1,随着工程的复杂程度,需要编写的TESTBENCH也越来越复杂,工作量太大。
pp_0604
·
2023-12-24 04:24
笔记
工程
matlab
FPGA
程序远程在线更新QUICKBOOT
文章目录前言一、更新流程二、具体操作三、MultiBoot实现1.原理2.GOLDEN模块工程实现3.GOLDEN模块仿真4.正常工作时的更新问题5.实际工程问题6.实际工程下载链接总结前言学习一下
FPGA
pp_0604
·
2023-12-24 04:24
工程
笔记
fpga开发
ZYNQ之
FPGA
学习----Vivado功能仿真
1Vivado功能仿真阅读本文需先学习:
FPGA
学习----Vivado软件使用典型的
FPGA
设计流程,如图所示:图片来自《领航者ZYNQ之
FPGA
开发指南》Vivado设计套件内部集成了仿真器VivadoSimulator
鲁棒最小二乘支持向量机
·
2023-12-23 23:55
一起学ZYNQ
笔记
fpga开发
经验分享
ZYNQ
Vivado
功能仿真
成为一名
FPGA
工程师:面试题与经验分享
在现代科技领域,随着数字电子技术的迅猛发展,
FPGA
(可编程逻辑器件)工程师成为了备受瞩目的职业之一。
FPGA
工程师不仅需要掌握硬件设计的基本原理,还需要具备良好的编程能力和解决问题的实践经验。
移知
·
2023-12-23 14:35
IC面试资料
fpga开发
经验分享
5.用Matlab如何将位深度为16的图片转换为二进制文件
5.用Matlab如何将位深度为16的图片转换为二进制文件1.问题的提出使用
FPGA
做图像处理的测试时,常常需要做一些图像的测试激励,需要将一些图片存储到
FPGA
中,一般来说
FPGA
芯片的片内ram不超过
大收藏家
·
2023-12-23 14:00
Matlab
matlab
fpga
.一份带缓冲的uart模块代码分享
一、写在开头-这个代码是整个库文件包工程的一部分,希望能在两年的时间写出完整的包,但是时间也不多,只能晚上空闲时断断续续写的,毕竟不能耽误打游戏不是-该工程的地址分享在gitee,建议直接看gitee的,blog的代码不会更新。基于Tank_nano_4k小蜜蜂开发板的常用开发库:给用gw1nsr设计的小蜜蜂开发板开发的常用软件库-这个uart模块支持rx、tx波特率分开,在应对io数量抓级时有可
啊?这...
·
2023-12-23 12:13
fpga开发
嵌入式硬件
学习
记录.在linux系统deepin上实现国产
fpga
高云小蜜蜂系列的烧录与开发
这次希望能够在我的一台畅网微的nas上能够开发高云的
fpga
,该cpu为n5100,平时看看网页,敲敲代码够用了。
啊?这...
·
2023-12-23 12:43
linux
单片机
学习
fpga开发
嵌入式硬件
arm
fpga
.野火征途开发板实现74HC595串并转换控制数码管
一、写在开头这个小项目我是想试一试,如果不跟着野火的步骤:分析->波形图->编辑->仿真->debug,不用波形图纯脑补会用多久的时间,我会遇到什么问题?这个项目是控制数码管显示的,当然我没有看野火的数码管的视频。写不写波形图的区别首先是时间上:比用波形图至少慢了4倍,这个时间主要花在了debug上,是真的痛苦。然后是代码上,不用波形图时很多波形的时序都有点想当然了,实际运行的波形跟真正要的波形不
啊?这...
·
2023-12-23 12:42
fpga开发
FPGA
——XILINX原语(1)
FPGA
——XILINX原语(1)1.时钟组件(1)BUFG(2)BUFH(3)BUFR(4)BUFIO(5)使用场景2.IO端口组件(1)IDDR(2)ODDR(3)IDELAY1.时钟组件时钟结构(
云影点灯大师
·
2023-12-23 12:10
fpga开发
fpga
FPFA.一种二倍频电路代码描述以及测量详情
一、前言1、因为需要倍频电路所以找了个二倍频的电路,通过
fpga
实际测量发现经过倍频后的电路峰值降低。不过这个也正常,因为该电路只要过触发点就会开始发生波形变化,而电路的触发值不是峰值。
啊?这...
·
2023-12-23 12:40
fpga开发
蓝牙物联网与嵌入式开发如何结合?
以下是一些结合的方式:嵌入式开发为蓝牙设备提供
硬件基础
设施和控制逻辑:嵌入式系统可以利用微处理器和各种外设组成的系统,为蓝牙设备提供
硬件基础
设施和控制逻辑,实现物联网设备的基本功能。
虎克技术hukejishu
·
2023-12-23 11:09
物联网
伽马校正:
FPGA
参考资料:ToneMapping与GammaCorrection-知乎(zhihu.com)Book_VIP:《基于MATLAB与
FPGA
的图像处理教程》此书是业内第一本基于MATLAB与
FPGA
的图像处理教程
NoNoUnknow
·
2023-12-22 20:37
FPGA学习
小项目
fpga开发
【NI-RIO入门】理解Windows、Real Time与
FPGA
之间数据通信的原理
于NIkb摘录1.概述对于NIRIO系列设备(CompactRIO、sbRIO、myRIO等)进行编程时,需要注意有三个不同的组件。人机界面(HMI)。有时称为“主机”,为用户提供图形用户界面(GUI),用于监控系统状态和设置操作参数。使用HMI是可选的,因为RIO产品可以编程为无头运行,并且有些产品可以直接连接到嵌入式用户界面,但是当实施HMI时,它们可以采用Windows台式计算机、平板电脑或
東方神山
·
2023-12-22 19:01
CompactRIO
【NI-RIO入门】使用其他文本语言开发CompactRIO
1.
FPGA
接口PythonAPIGettingStarted—
FPGA
InterfacePythonAPI19.0.0documentation2.
FPGA
接口CAPI
FPGA
接口CAPI是用于NI可重配置
東方神山
·
2023-12-22 19:01
CompactRIO
FPGA
项目(12)——基于
FPGA
的万年历设计
本次做的设计,使用了正点原子的开拓者
FPGA
开发板,并且在开发板上验证了功能,通过了实物测试。实物图片如下:对于本次设计,我还拍了实物演
嵌入式小李
·
2023-12-22 17:22
FPGA项目
fpga开发
实施
硬件基础
网线的制作&路由器的配置
目录一.网线的制作1.1材料准备1.2网线的标准1.3水晶头的做法二.集线器、交换机、路由器2.1OSI七层模型三路由器的设置3.1网络状态3.2设备管理3.3应用管理3.4路由设置四.附图-思维导图一.网线的制作1.1材料准备1.2网线的标准1.2.1T568A标准(交叉线)适用链接场合:电脑-电脑、交换机-交换机、集线器-集线器接线顺序:白绿,绿,白橙,蓝,白蓝,橙,白棕,棕1.2.2T568
姿势不太差
·
2023-12-22 15:43
实施工程师必备知识以及技术
智能路由器
网络
学习
FPGA
中的HP Bank、HR Bank、HD Bank。
在开发
FPGA
绑定管脚时,经常会看到HPBank、HRBank和HDBank,它们分别是什么意思?分别可以适用于哪些应用个?
Me sl ·
·
2023-12-22 11:55
FPGA
HP
Bank
fpga开发
硬件基础
-OC门、OD门、开漏、推挽、图腾柱
OC门、OD门、开漏、推挽、图腾柱1.OC门OC门:OpenCollector,又称集电极开路,结合上面三极管的引脚很好理解,三极管的C集电极开路的电路。2.OD门OD门:OpenDrain,漏极开路门,和上面其实是一样的,只不过上面是针对三极管而言,OD们是针对场效应管而言,也很好理解,MOS管的D漏极开路的电路。MOS管在很多场合性能要比晶体管要好,所以很多开漏输出电路都用MOS管实现。在有些
若忘即安
·
2023-12-22 11:28
硬件基础知识
单片机
嵌入式硬件
硬件工程
硬件基础
-DC-DC
DC-DC1.BUCK原理开关管VS开通时,能量一部分储存在电感L中,一部分供给输出;VS关断时,L通过二极管VD为输出端提供能量。状态一:当S1闭合时,输入的能量从电容C1,通过S1→电感器LI→电容器C2→负载RL供电,此时电感器L1同时也在储存能量,可以得到加在L1上的电压为:Vin-Vo=L*di/dton。状态二:当S2关断时,能量不再是从输入端获得,而是通过续流回路,从电感器L1存储的
若忘即安
·
2023-12-22 11:27
硬件基础知识
单片机
嵌入式硬件
硬件工程
硬件架构
硬件基础
-LDO
LDO(低压差+线性+稳压器)1.原理通过运放调节P-MOS的输出低压差:输出压降比较低,例如输入3.3V,输出可以达到3.2V。线性:LDO内部的MOS管工作于线性状态。稳压器:说明了LDO的用途是用来给电源稳压。LDO内部基本都是由4大部件构成,分别是分压取样电路、基准电压、误差放大电路和晶体管调整电路。分压取样电路:通过电阻R1和R2对输出电压进行采集;基准电压:通过bandgap(带隙电压
若忘即安
·
2023-12-22 10:23
硬件基础知识
单片机
嵌入式硬件
实施
硬件基础
网线的制作&路由器的配置
目录网线的制作材料准备网线的标准水晶头的做法集线器、交换机、路由器路由器的设置思维导图网线的制作材料准备网线的标准T568A标准(交叉线)适用链接场合:电脑-电脑、交换机-交换机、集线器-集线器接线顺序:白绿,绿,白橙,蓝,白蓝,橙,白棕,棕1.2.2T568B标准(直通线)适用链接场合:电脑-ADSL猫、ADSL猫-ADSL路由器、电脑-ADSL路由器、电脑-集线器或交换器接线顺序:白橙,橙,白
懒大王o
·
2023-12-22 10:47
智能路由器
网络
英特尔+星环科技 | 数据云的硬核心与软实力
英特尔在计算、存储、网络等
硬件基础
架构层面的创新,与星环科技在大数据与人工智能基础软件层面的突破相得益彰,犹
中国云报
·
2023-12-22 10:21
数据库
大数据
人工智能
编程语言
java
跑马灯实验
2.掌握
FPGA
编程入门知识、利用门级方法实现简单逻辑电路。3.继续学习VerilogHDL语法、掌握跑马灯的设计、熟悉调试过程。
小i青蛙
·
2023-12-22 10:43
数字逻辑
fpga开发
【
FPGA
器件比较】Altera -- Xilinx
比较以下市场前二名的产品线及定位应用场景XilinxAltera高性能VersalAgilexF/I性能Virtex/Kintex/Artix/ZynqUltraScale+AgilexF/I/Stratix10中档Virtex/Kintex/Zynq~7/UltraScaleStratix10/Arria10低成本Artix-7Sparton-7Cyclone10如上表,altera被蓝厂收购后
hcoolabc
·
2023-12-22 10:43
FPGA
fpga开发
上一页
16
17
18
19
20
21
22
23
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他