E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA硬件设计
02体验
FPGA
开发流程
FPGA
开发流程标准的
FPGA
开发流程主要有以下几个步骤:需求分析:做一个项目之前,首先需要对项目需求进行详细分析,弄明白项目所需要实现的功能系统设计:根据项目所需的功能进行系统架构设计,架构设计主要是确定将系统分为子模块
lf282481431
·
2024-01-24 01:26
FPGA开发入门
fpga开发
【吃灰开发板复活】DIY全志V3s随身终端屏幕适配,LVGL以及各种外设驱动移植教程
我用全志V3s做了个成本100元,功能媲美MP4的随身终端|全志在线开发者论坛并详细解析了项目的
硬件设计
部分,本文将着重介绍项目的软件适配部分,并挑选其中几个普适性较强的外设功能来进行介绍。
DOT小文哥
·
2024-01-23 19:39
智能硬件
小文哥杂谈
DIY
屏幕显示
LVGL
外设驱动
全志
【惊喜揭秘】xilinx 7系列
FPGA
时钟区域内部结构大揭秘,让你轻松掌握!
本文对xilinx7系列
FPGA
的时钟布线资源进行讲解,内容是对ug472手册的解读和总结,需要该手册的可以直接在xilinx官网获取,或者在公众号回复“xilinx手册”即可获取。
电路_fpga
·
2024-01-23 15:26
FPGA
fpga开发
基于
FPGA
的矩阵键盘驱动
按键数量较多时,为了减少I/O⼝的占⽤,通常将按键排列成矩阵形式。在矩阵式键盘中,每条⽔平线和垂直线在交叉处不直接连通,⽽是通过一个按键连接。⼋根线就可以控制4*4=16个按键,⽐之直接将端⼝线⽤于键盘多出了⼀倍,⽽且线越多,区别越明显,⽐如多加⼀条线就可以构成20键的键盘。 由此可⻅,在需要的键数⽐较多时,采⽤矩阵法来做键盘是合理的。1、模块端口 模块相应的端口信号如下表所示。表1模块端
电路_fpga
·
2024-01-23 15:26
FPGA
fpga开发
基于
FPGA
的高效乘法器
1、设计思路 二进制的乘法运算与十进制的乘法运算相似,如下图所示,二进制数据6’b110010乘以二进制数据4’b1011,得到乘积结果10’b1000100110。图1二进制乘法运算 仔细观察上图发现,乘数最低位为1(上图紫色数据位),则得到紫色数据,乘数第1位为1,将被乘数左移1位,得到橙色数据,然后乘数的第2位是0,0乘以被乘数为0,则舍弃。乘数的第3位为1,则将被乘数左移3位,得到红色
电路_fpga
·
2024-01-23 15:21
FPGA
fpga开发
【ZYNQ入门】第十篇、基于
FPGA
的图像白平衡算法实现
目录第一部分、关于白平衡的知识1、MATLAB自动白平衡算法的实现1.1、matlab代码1.2、测试效果1.3测试源图2、为什么摄像头采集的图像要做白平衡3、自动白平衡算法总结4、
FPGA
设计思路4.1
大屁桃
·
2024-01-23 15:20
FPGA的学习之旅
fpga开发
白平衡算法
ZYNQ
SystemC学习笔记(三) - 查看模块的波形
查看波形一般是指查看pvbus上的transaction,而对于SystemC本身来说,查看波形就是使用Gtkwave或其他EDA工具,查看Module的input/output的时序输入/输出,其本质和
硬件设计
的
crazyskady
·
2024-01-23 13:04
SystemC
Simulation
学习
笔记
SystemC
ARM和DSP之间的不同之处
FPGA
、ASIC和assp抛开
FPGA
不提,大家一定都很熟悉ASIC与ASSP。
light6776
·
2024-01-23 13:12
笔记
Xilinx
FPGA
权威书籍指南 基于Vivado 2018 集成开发环境
ff4889iVerilog数字系统设计教程_夏宇闻深入浅出玩转
FPGA
_吴厚航《深入浅出玩转
FPGA
》视频教程:35课时
FPGA
项目实例资料合集
FPGA
从入门到精通.实战篇数字逻辑基础与Verilog
light6776
·
2024-01-23 13:41
fpga开发
Quartus 联合 Modelsim
文章目录Quartus联合Modelsim新建工程仿真已有工程Quartus联合Modelsim这里使用的版本是:QuartusPrime18.1.0.222ProEditionModelsim-INTEL
FPGA
STARTEREDITION10.6d
FPGA的花路
·
2024-01-23 08:09
软件使用
单片机
嵌入式硬件
FPGA
经典书籍分享
推荐一系列
FPGA
开发方面的书,这些书看完的话对你的
FPGA
技能会有很大的帮助。
light6776
·
2024-01-23 07:31
fpga开发
我的创作纪念日
机缘玩过图像缩放都不好意思说自己玩儿过
FPGA
,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。
攻城狮Wayne
·
2024-01-23 07:00
芯片的设计与验证案例
开源项目
嵌入式开发应用案例
fpga开发
不建Vivado工程,也能看Device视图
不建Vivado工程,也能看Device视图在
FPGA
设计与开发中,Device视图和Package视图发挥着重要的作用。
FPGA的花路
·
2024-01-23 06:28
软件使用
#
Vivado
fpga开发
RV1103与
FPGA
通过MIPI CSI-2实现视频传输,实现网络推流
RV1103与
FPGA
通过MIPICSI-2实现视频传输,实现网络推流。
anhuihbo
·
2024-01-23 06:24
RV1103
FPGA
MIPI
fpga开发
RV1103
MIPI
MIPI
CSI-2
VLC
FPGA
高端项目:Xilinx Zynq7020 系列
FPGA
纯verilog图像缩放工程解决方案 提供3套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案本方案在XilinxKintex7系列
FPGA
上的应用本方案在XilinxArtix7
9527华安
·
2024-01-23 06:52
FPGA图像缩放
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
Zynq7020
图像缩放
双线性插值
图像处理
ZYNQ程序固化
这个过程需要启动引导程序(BootLoader)参与,BootLoader会加载
FPGA
配置文件,以及运行在ARM中的软件应用。
暴风雨中的白杨
·
2024-01-23 06:51
zynq
fpga开发
FPGA
之分布式RAM(2)
1)128X1SinglePortDistributedRAM下图中可以看出来,通过2个LUT的组合使用可以串联实现更大深度的分布式RAM.下图中出现了F7BMUX的加入,F7BMUX可以用于LUT输出的选通.原语调用:RAM128XIS#(INIT(128'h00000000000000000000000000000000)//InitialcontentsofRAM)RAM128XIS_ins
行者..................
·
2024-01-23 06:59
FPGA
fpga开发
2021-10-04,日更第二天
昨日总结1.做核酸2.修改ppt昨日任务完成情况1.制定数据需求表(未完成)2.MATLAB生成数据(未完成)3.
FPGA
代码修改(未完成)今日任务完成ASSCCPPT第三次修改周目标·完成进度周目标:
求学者YG
·
2024-01-23 02:47
opencl.dll丢失怎么解决,修复opencl.dll丢失方法
OpenCL是一种开放的、跨平台的并行计算框架,可以在不同的硬件平台上运行,包括CPU、GPU、
FPGA
等。2.opencl.dll作用:opencl.dll提供了一
a555333820
·
2024-01-22 23:39
dll文件丢失
dll修复
windows
1024程序员节
dll
深入浅出:计算机中的取反运算
这个概念在计算机科学和电子工程中扮演着重要角色,尤其是在进行低级编程和
硬件设计
时。一、取反运算(~)什么是取反运算?
like455
·
2024-01-22 23:35
位运算
笔记
c语言
【ZYNQ】基于 BRAM 的 PS 与 PL 数据交互
目录实验目的
硬件设计
SDK设计板级验证更多内容在ZYNQ开发过程中,我们经常遇到需要PS和PL数据交互的场合,通常使用的方法有DMA、BRAM等。
Hello阿尔法
·
2024-01-22 21:02
ZYNQ7000
ZYNQ
BRAM
【
FPGA
-DSP】第二期:DSP开发流程【全过程】
目录1.SystemGenerator安装1.1systemgenerator的安装1.1.1vivado安装SystemGenerator1.1.2SystemGenerator配置1.3启动2.
FPGA
-DSP
༜黎明之光༜
·
2024-01-22 20:24
FPGA
fpga开发
学习
Vitis开发一——
FPGA
学习笔记<8>
其中step1至step4为
硬件设计
部分,在Vivado软件中实现;step5为软件设计部分,在Vitis软件中实现;step6为功能的验证。复杂的程
switch_swq
·
2024-01-22 20:23
学习笔记
FPGA
fpga开发
学习
笔记
《LabVIEW
FPGA
开发宝典》第9章:利用树莓派Linux RT+
FPGA
PCIe实现国产化RIO
1、引言:神电测控为什么要做支持LabVIEW直接编程的树莓派+PCIe+
FPGA
国产化cRIO(图形化、国产化、定制化、模块化、成本化)在很多嵌入式设备里面,除了
FPGA
外,一般还会存在一个运行实时系统的控制器
神电测控
·
2024-01-22 20:23
编程语言
linux
labview
fpga
pci-e
第一章
FPGA
开发环境安装
FPGA
是什么
FPGA
(FieldProgrammableGateArray,简称
FPGA
),中文名:现场可编程门阵列,一种主要以数字电路为主的集成芯片。
lf282481431
·
2024-01-22 20:49
FPGA开发入门
fpga开发
fpga
运算服务器_一张图了解CPU、GPU、ASIC、
FPGA
性能、功耗效率、灵活性
CPU:中央处理器(CentralProcessingUnit,CPU):通用芯片,主要生产厂家如intel、AMD等,用于PC、服务器等领域。CPU作为通用芯片,可以用来做很多事情,灵活性最高,而性能、功耗效率比较低。GPU:图形处理器(GraphicsProcessingUnit,GPU):最初是专门为图形处理制作的,后来也用于计算,适合执行复杂的数学和几何计算(尤其是并行运算)。相比CPU,
O超哥
·
2024-01-22 18:31
fpga运算服务器
基于51单片机的温度报警控制系统Protues仿真设计
目录一、设计背景二、实现功能三、总体
硬件设计
四、仿真演示四、源程序一、设计背景随着现代工农业技术的发展及人们对生活环境要求的提高,人们也迫切需要检测与了解环境温度。
薄情书生
·
2024-01-22 17:26
51单片机
嵌入式硬件
单片机
电子工程师的自我修养 - 去耦电容实例
很多人搞ARM,搞DSP,搞
FPGA
,乍一看似乎搞的很高深,但未必有能力为自己的系统提供一套廉价可靠的电源方案。这也是我们国产电子产品功能丰富而性能差的一个主要原因,根源是研发
天 _ 还没亮
·
2024-01-22 16:02
电子工程师的自我修养
ds90ub927/926/928和Touchscreen
在当今很多的车载主机产品中,
硬件设计
屏机分离方案通常使用TI的ds90ub系列加串解串芯片来连接屏和主机,同时将屏侧的触摸IC的Reset(复位)和IRQ(中断)以及I2C引脚也通过ds90ub系列芯片的
quiteafew
·
2024-01-22 16:54
STEP
FPGA
平台 - 快速入门
FPGA
并能够陪伴工程师一生的万能数字逻辑模块
STEP小脚丫
FPGA
学习平台是苏州思得普信息科技公司专门针对
FPGA
初学者打造的一款性价比最高、学习门槛最低的学习模块系列。
xiaoshun007~
·
2024-01-22 16:28
电子设计大赛
fpga开发
基于
FPGA
的以太网TCP协议的数据回环实验
主要部分的实现1.tcp_ctrl1.1建立连接1.2关闭连接2.确认应答3.超时重传4.发送仲裁5.数据回环总结前言最近在大佬们的帮助下学习了TCP,并独立实现了TCP的数据回环实验,网上也基本没有
FPGA
jianfanzy
·
2024-01-22 15:03
fpga开发
tcp/ip
tcp
udp
基于光口的以太网 udp 回环实验
文章目录前言一、系统框架整体设计二、系统工程及IP创建三、UDP回环模块修改说明四、接口讲解五、顶层模块设计六、下载验证前言本章实验我们通过网络调试助手发送数据给
FPGA
,
FPGA
通过光口接收数据并将数据使用
C.V-Pupil
·
2024-01-22 15:03
FPGA代码分享
udp
网络
光电模块
sfp
LabVIEW 2023下载安装教程,附安装包和工具,免费使用,无套路获取
前言LabVIEW是一种程序开发环境,提供一种图形化编程方法,可可视化应用程序的各个方面,包括硬件配置、测量数据和调试,同时可以通过
FPGA
数学和分析选板中的NI浮点库链接访问浮点运算功能库,LabVIEW
石用软件
·
2024-01-22 09:00
labview
【GitHub项目推荐--老照片变清晰】【转载】
地址:https://github.com/TencentARC/G
FPGA
N
旅之灵夫
·
2024-01-22 06:36
GitHub项目推荐
github
vivado 接口、端口映射
接口只能在=“
fpga
”类型的<component>中定义。接口部分提供了上所有可用物理接口的列表。部分包含嵌套在其中的一个或多个标记。一个接口是通过使用标记由多个端口定义。
cckkppll
·
2024-01-22 05:35
fpga开发
FPGA
时序分析与时序约束(五)——使用Timing Analyzer进行时序分析与约束
Quartus的安装路径下会自带有例程,通过fir_filter进行学习如何使用TimingAnalyzer进行时序分析与约束。1.1创建时序网表打开fir_filter并进行综合后可通过菜单栏Tool->TimingAnalyzer或工具栏按钮运行TimingAnalyzer。根据前面提到的,时序分析工具需要网表来执行时序分析,因此先创建Post-Map时序网表。在菜单栏Netlist->Cre
STATEABC
·
2024-01-22 05:28
#
FPGA时序分析与约束
fpga开发
FPGA
时序约束
verilog
时序分析
32个
FPGA
开源网站
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。 http://www.opencores.org/polls.cgi/list OpenCoresisaloosecolle
UCASers
·
2024-01-22 03:09
FPGA
数字IC笔试题——门控时钟与控制信号电平、与门门控、或门门控、上升沿门控、下降沿门控
NANDGate或者ANDGate实现的门控时钟,控制信号只能在时钟的低电平处进行跳变;对于用ORGate或者NORGate实现的门控时钟,控制信号只能在时钟的高电平处跳变()A.正确B.错误答案:A
FPGA
FPGA探索者
·
2024-01-22 00:24
实习秋招
FPGA
芯片
fpga开发
fpga
verilog
数字IC
芯片
求职招聘
面试
国产智多晶
FPGA
带Cortex-M3硬核CPU的
FPGA
器件简介
大家好,我是小梅哥,这里给大家介绍国产
FPGA
厂家“西安智多晶”微电子带Cortex-M3硬核CPU的
FPGA
芯片的相关资源。本博客将陆续发表更多国产
FPGA
的开发和使用方法。
小梅哥爱漂流
·
2024-01-21 20:39
国产智多晶FPGA
智多晶
FPGA
小梅哥
国产fpga
Cortex-M3
Alinx ZYNQ 7020 LED调试--in RAM
设置拨码开关为JTAG方式烧写LEDbitstreama.点击“Programdevice”烧录程序到
FPGA
中(重新上电程序就丢失了)b./01_led/led.runs/impl_1/led.bit
Kent Gu
·
2024-01-21 20:37
FPGA
fpga开发
嵌入式系统中的低功耗设计
二、如何设计低功耗的电子产品电子产品的低功耗设计,需要系统性优化,从
硬件设计
到软件设计的共同优化,才能达到更好的效果,这已是行业共识。
smallerxuan
·
2024-01-21 18:47
嵌入式
学习日记
低功耗
低功耗
嵌入式
Gowin
FPGA
的使用——GW2A系列rPLL
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档Gowin
FPGA
的使用——GW2A系列rPLL前言原语PLL结构占空比和相移的设置前言使用GUI来配置rpll还是很明了的,这个不需要太多说明就能直接使用了
十年老鸟
·
2024-01-21 14:34
Gowin
FPGA
fpga开发
FPGA
中为什么不能双时钟触发
1双沿触发写法always@(posedgeclkornegedgeclk)beginA<=1’b0;end这种写法是错误的,因为在
FPGA
的内部所有的寄存器只支持单沿采样触发,因此在编写RTL级代码时
CWNULT
·
2024-01-21 14:34
SystemVerilog
Syntax
fpga开发
STM32———USART串口控制LED灯亮灭
1.
硬件设计
流程2.程序设计流程1.串口初始化时钟使能:RCC_APBxPeriphClockCmd();GPIO初始化时钟使能:RCC_AHBxPeriphClockCmd();2.GPIO端口模式配置
int data
·
2024-01-21 13:23
stm32
嵌入式硬件
单片机
算力网络调研笔记
而专用芯片,主要是指
FPGA
和ASIC。
FPGA
,是可编程集成电路。它可以通过硬件编程来改变内部芯片的逻辑结构,但软件是深度定制的,执行专门任务。ASIC,
剩下的盛夏~
·
2024-01-21 09:00
其余
网络
fpga开发
汇总阿里云ECS云服务器实例升降配不支持变配的规格列表
InstanceTypes分享:阿里云ECS实例不支持变配的规格族列表ECS实例规格族实例规格大数据型d1、d1ne本地SSD型i1、i2、i2gGPU计算型vgn5i、gn5、gn6iGPU图形加速ga1
FPGA
m0_60783610
·
2024-01-21 06:41
阿里云
ecs
云服务器
Windows系统下阿里云GPU服务器从搭建到tensorflow训练
新建新的虚拟环境1.3在JupyterNotebook中增加kernel1.4删除虚拟环境1.5whl文件安装第三方库2.检查GPU使用Spyder相关操作基本框架阿里云GPU服务器,实例为异构计算GPU/
FPGA
5astill
·
2024-01-21 06:39
tensorflow
gpu
python
cuda
阿里云
什么是JTAG和SWD接口协议,和各类仿真器
现在多数的高级器件都支持JTAG协议,如ARM、DSP、
FPGA
器件等。标准的JTAG接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。
在邯郸睡大觉
·
2024-01-21 01:35
STM32
stm32
嵌入式硬件
FPGA
-超声波避障小车(ego1)
基于
FPGA
的超声波避障小车,利用ego1的100HZ时钟,我们可以自己定义不同占空比的PWM来控制电机的转速和舵机的角度,我们可以通过自己写计时器获得超声波来回所需的时间来测量距离,根据距离的远近返回来控制电机的转速以及舵机转动的角度
SRT_WUke
·
2024-01-21 00:15
fpga开发
嵌入式
【51单片机】动态数码管
1.1多位数码管简介2、74HC245和74HC138芯片介绍2.174HC245芯片简介2.274HC138芯片简介3、
硬件设计
4、软件设计本章所要实现的功能是:控制动态数码管从左至右显示数字0-7。
王哈哈、
·
2024-01-20 13:00
STC51单片机
51单片机
嵌入式硬件
单片机
上一页
7
8
9
10
11
12
13
14
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他