E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA视频图像编解码
FPGA
LCD1602驱动代码 (已验证)
一.需求解读1.需求在液晶屏第一行显示“HELLO
FPGA
1234!”2.知识背景1602液晶也叫1602字符型液晶,它是一种专门用来显示字母、数字、符号等的点阵型液晶模块。
LEEE@FPGA
·
2024-01-03 19:23
FPGA学习记录
fpga开发
【
FPGA
/verilog -入门学习16】
fpga
状态机实现
需求:用两段式状态机设计序列码检测机。这个序列码检测机用于检索连续输入的1bit数据(每个时钟周期输入1bit),当检测到一串“101100”的输入数据时,产生一个时钟周期的高脉冲指示信号状态图//实现状态机切换//101100//完成切换后,输出高脉冲`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,inputi_incode,
王者时代
·
2024-01-03 17:06
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习15】vivado
FPGA
数码管显示
1,需求:使用xc720开发板的8个数码管显示123456782,需求分析:75hc5951,74hc595驱动,将串行数据转换成并行输出。对应研究手册2,发送之前将要发的数据,合并成高8位:SEG,低8位:SEL,结合testbanch查看波形,使用测试代码验证显示。//实现承有数码管显示1`timescale1ns/1psmodulevlg_74hc595_v(inputi_clk,input
王者时代
·
2024-01-03 17:34
verilog
&FPGA
fpga开发
macos NDK Clang 编译FFmpeg +Android工程集成
20210411210746456image-20210411210836107FFmpeg有六个常用的功能模块:libavformat:多媒体文件或协议的封装和解封装库,RTMP、RTSP等网络协议封装格式;libavcodec:音视频
编解码
库
蒋斌文
·
2024-01-03 16:53
如何用
FPGA
输出正弦波、三角波等
如何用
FPGA
输出正弦波、三角波等一、开发工具二、步骤1、设置ROMIP核2、程序编写一、开发工具1、软件平台:Quartusll2、芯片:不重要二、步骤1、设置ROMIP核设置ROMIP核,根据使用的
第六个葫芦娃
·
2024-01-03 14:26
FPGA
fpga
154-基于FMC 八路SFP+万兆光纤子卡
一、板卡概述本卡是一个
FPGA
夹层卡(FMC)模块,可提供高达8个SFP/SFP+模块接口,直接插入千兆位级收发器(MGT)的赛灵思
FPGA
。
Anin蓝天
·
2024-01-03 13:39
fpga开发
信号处理
图像处理
嵌入式硬件
4 路 SFP+光纤接口 FMC 子板
板卡符合VITA57.1标准,可作为一个理想的IO模块通过FMC(HPC)耦合至
FPGA
的吉比特收发器(MGT)。
潘通
·
2024-01-03 13:35
fpga开发
信号处理
信息与通信
图像处理
两通道SFP+和单通道QSFP+万兆光纤子卡
板卡符合VITA57.1标准,可作为一个理想的IO模块通过FMC(HPC)耦合至
FPGA
的吉比特收发器(MGT)。
潘通
·
2024-01-03 13:35
fpga开发
信号处理
信息与通信
图像处理
2路 QSFP+ 万兆光纤FMC子卡
板卡符合VITA57.1标准,可作为一个理想的IO模块通过FMC(HPC)耦合至
FPGA
的吉比特收发器(MGT)。
潘通
·
2024-01-03 13:05
fpga开发
信号处理
信息与通信
图像处理
207-MC207-基于FMC 两路QSFP+光纤收发子卡
MC207-基于FMC两路QSFP+光纤收发子卡一、板卡概述本卡是一个
FPGA
夹层卡(FMC)模块,可提供高达2个QSFP/QSFP+模块接口,直接插入千兆位级收发器(MGT)的赛灵思
FPGA
。
hexiaoyan827
·
2024-01-03 13:04
2019
2021
FMC子卡模块
QSFP子卡模块
光纤收发子卡
通信与处理平台(全国产硬件平台)
1.JFM7K325T核心板JFM7K325T核心板是一款基于复旦微
FPGA
设计的高端工业级模块,采用100%全国产化设计。
FPGA
引脚资源通过工业级高速B2B连接器引出。
彬鸿科技
·
2024-01-03 13:31
产品选型
fpga开发
FPGA
系统性学习笔记连载_Day7 【半加器、全加器、16位加法器、16位减法器设计】 【原理及verilog实现、仿真】篇
FPGA
技术江湖
一、半加器概念半加器,就是y=a+b,不考虑进位,如下真值表,a、b表示2个相加的数,y表示和,Co表示结果有没有进位从真值表可以得出,y和Co的布尔表达式Y=(~a&b)|(a&~b)Co=a&b二、全加器全加器,就是y=a+b+c_up,要考虑进位,如下真值表,a、b表示2个相加的数,c_up表示低位向本位的进位标志,Co表示计算结果有没有向高位进位。从真值表可以得出,y和Co的布尔表达式y=
ONEFPGA
·
2024-01-03 13:03
fpga开发
学习
Android14之Selinux解决neverallow报错(一百七十六)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-03 11:22
Android系统调试系列
android14
selinux
Android14之audit2allow自动生成Selinux规则(一百七十五)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-03 11:14
Android系统调试系列
selinux
audit2allow
音视频通信
比如,前后处理环节有美颜、滤镜、回声消除、噪声抑制等,采集有麦克风阵列等,
编解码
有H.263,H.264、H.265等。二、流媒体协议1、RTSPRTSP一般不用作直播场景
jaronho
·
2024-01-03 08:27
音视频
音视频
在 Android 上使用 MediaExtractor 和 MediaMuxer 提取视频\提取音频\转封装\添加音频等操作
文章目录前言一、MediaExtractor基本介绍与使用二、MediaMuxer基本介绍与使用示例提取视频提取音频混合视频与音频文件总结参考前言之前我们介绍了FFmpeg并利用它解封装、
编解码
的能力完成了一款简易的视频播放器
芥末的无奈
·
2024-01-03 08:15
音视频
安卓
android
音视频
WebAssembly 在 Web 端视频的应用
绘图视频渲染,剪辑,
编解码
,游戏都有可能基于WebAssembly在浏览器端推出相关的产品。
VE视频引擎
·
2024-01-03 08:11
FPGA
底层资源介绍
Xilinx
FPGA
底层资源介绍本文转载自:瓜大三哥微信公众号XILINX
FPGA
芯片整体架构如下所示,整个芯片是以BANK进行划分的,不同的工艺、器件速度和对应的时钟具有不同的BANK数量(下面截图是以
疯狂的泰码君
·
2024-01-03 07:09
FPGA
fpga开发
N1ghtBreeze ZYNQ与一般
FPGA
的区别
https://www.cnblogs.com/gary-zhang/p/15878443.html之前刚开始学
FPGA
的时候用的是基于spartan的
FPGA
开发板,当上手ZYNQ后一直以为ZYNQ就是在资源上做了升级
疯狂的泰码君
·
2024-01-03 07:39
FPGA
fpga开发
【紫光同创国产
FPGA
教程】——(PGL22G第一章)LED流水灯实验例程
www.meyesemi.com)适用于板卡型号:紫光同创PGL22G开发平台(盘古EU22K)一:盘古EU22K开发板简介盘古EU22K开发板共有11个翠绿LED灯,其中1个是电源指示灯(POWER);2个是
FPGA
小眼睛FPGA
·
2024-01-03 06:00
fpga开发
FFmpeg处理音视频的常用API及一般流程
FFmpeg是一个开源的音视频处理库,提供了丰富的API用于音视频的
编解码
、转码、过滤、播放等操作。
西部秋虫
·
2024-01-03 03:54
C++
opencv
ffmpeg
ffmpeg
c++
CPU/
FPGA
/专用 IC 访问外挂存储器等必须进行时序分析
CPU、
FPGA
(现场可编程门阵列)和专用集成电路(IC)访问外挂存储器时必须进行时序分析的原因是为了确保数据的正确性和系统的稳定性。
手搓机械
·
2024-01-03 02:31
fpga开发
设计规范
【转】为什么
FPGA
难学?是因为你还没搞清背后的根源
经常看到有初学者的提问,本人零基础,想学
FPGA
,求有经验的人说说,我应该从哪入手,应该看什么教程,应该用什么学习板和开发板,看什么书等,希望有经验的好心人能够给我一些引导。
FPGA
到底怎么学呢?
刻一
·
2024-01-02 22:08
随笔
fpga开发
FPGA
——三段式状态机(1)
状态机全称是有限状态机(FiniteStateMachine、FSM),是表示有限个状态以及在这些状态之间的转移和动作等行为的数学模型。状态机可根据控制信号完成预定的状态转换,由组合逻辑电路和寄存器组成,可由状态转换表或状态转换图描述。输出只和当前状态有关而与输入无关成为Moore型状态机,输出和当前状态、输入都有关称为Mealy型状态机。1、状态机标准好的状态机的标准很多,最重要的几个方面如下:
发光中请勿扰
·
2024-01-02 19:44
FPGA学习笔记
fpga开发
FPGA
状态机(FSM)的三段式推荐写法
用一段式建模FSM的寄存器输出的时候,必须要综合考虑现态在何种状态转移条件下会进入哪些次态,然后在每个现态的case分支下分别描述每个次态的输出,这显然不符合思维习惯;而三段式建模描述FSM的状态机输出时,只需指定case敏感表为次态寄存器,然后直接在每个次态的case分支中描述该状态的输出即可,根本不用考虑状态转移条件。本例的FSM很简单,如果设计的FSM相对复杂,三段式的描述优势就会凸显出来。
neufeifatonju
·
2024-01-02 19:44
FPGA
状态机
三段
FPGA
系统性学习笔记连载_Day16【状态机:一段式、二段式、三段式】 【原理及verilog仿真】篇
一、状态机再次给出状态机的示意图:1.1、摩尔型,输出只与状态寄存器的输出状态有关1.2、米粒型,输出不仅与状态寄存器的输出状态有关,还与组合逻辑的输入有关二、一段式、二段式、三段式区别根据状态机的结构,状态机描述方式可分为:一段式、二段式、三段式1.1、一段式整个状态机写到一个always模块里面。在该模块中既描述状态转移,又描述状态的输入和输出。1.2、二段式用两个always模块来描述状态机
ONEFPGA
·
2024-01-02 19:43
fpga开发
学习
【二段式状态机】 fsm 输出打一拍写法
https://blog.csdn.net/ONE
FPGA
/article/details/125297745fsm2processmoduleauto_sell(inputclk,inputrst_n
黄埔数据分析
·
2024-01-02 19:43
fpga开发
webworker
例如:我们在工程实践中把音视频
编解码
部分代码放在主线程中就会导致界面渲染非常卡顿,表现就是视频卡住了。为了解决这个问题通常采用开启webworker和GPU来进行运算。
TxSpring
·
2024-01-02 16:38
FPGA
1—ROM存储经千兆以太网口到Qt上位机显示2022-10-23
1.场景:将存储在
FPGA
片上BlockRAM中的图片数据通过网口传输到上位机显示,目标是
FPGA
通过网口发送图片,其大小为1920*1200,位深为8bit,30fps,上位机可以实时显示即可。
晓晓暮雨潇潇
·
2024-01-02 13:49
FPGA积累——小项目
fpga开发
1024程序员节
C1--Vivado配置VS Code文本编辑器环境2022-07-21
文本编辑器有很多选择,例如Notepad、SublimeText、VSCode等,选择一款适合自己的编辑器,有助于养成自己的代码风格并为
FPGA
开发提供极大方便。
晓晓暮雨潇潇
·
2024-01-02 13:48
FPGA积累——基础篇
fpga开发
vivado
E10—10G subsystem Ethernet IP实现万兆以太网上下位机通信
1.简介当前多数PC集成的网卡多数是千兆以太网卡,因此通过介质实现PC与
FPGA
的通信需要使用专用的转接卡,转接卡就是将光介质进来的数据通过PCIE接口传递给CPU,以此实现通信。
晓晓暮雨潇潇
·
2024-01-02 13:46
FPGA积累——基础篇
FPGA
eth
万兆以太网
Plantuml之JSON数据语法介绍(二十五)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-02 11:52
Markdown学习
json
plantuml
中科亿海微UART协议
FPGA
(现场可编程门阵列)作为一种灵活可编程的硬件平台,为实现高度定制化的UART通信提供了强大的功能。本文旨在介绍
FPGA
中UART协议的实现原理和技术细节。
小五头
·
2024-01-02 09:48
fpga开发
音视频基础知识
视频流传输中最重要的
编解码
标准有国际电联的H.26系列1/H.263/H.264及M-JPEG,MPEG系列标准。1.2音频编码压缩算法包括有损压缩和无损压缩。无损压缩是指解压后的数据
Chin_style
·
2024-01-02 08:23
音视频
音视频
编码格式
封装格式
ffmpeg
书籍分享 | 分享一本
FPGA
开发学习书籍
《基于
FPGA
的数字图像处理原理及应用》是一本专注于数字图像处理领域的经典著作。
SteveRocket
·
2024-01-02 06:19
FPGA进阶
书籍
fpga开发
怎么获取客户端真实IP?GO
我们需要自定义RPC的
编解码
器和处理器来获得这些信息。以下是我的解
苍山有雪,剑有霜
·
2024-01-02 06:32
学习笔记
tcp/ip
golang
网络协议
后端
面试
基于rk3568 Android H265推流SRS低延迟网页播放方案
在实践中,我们选择采用了成熟的rtmp做为推流的主要手段,srs直播多媒体服务器的顶级生态位不可或缺,H265作为良好的视频
编解码
协议,在节约40%以上的码流带宽情况下比H264拥有更清晰的画质和更好的运动画面
superxxd
·
2024-01-02 03:42
android
opus 编码和解码完整demo代码,opus和wav互转(js源码)
1、opus的官网(
编解码
的底层库都是官网的)opus官网地址2、opu
生命不止,奋斗不息
·
2024-01-02 02:27
web前端
javascript
webrtc
实时音视频
wasm
音视频
Plantuml之EBNF语法介绍(二十七)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-02 01:58
Markdown学习
plantuml
mac专用-全能视频格式转换软件专业中文版 MacX Video Converter
赶紧下载吧【软件介绍】MacXVideoConverterPro内置超过420种视频、音频
编解码
器和先进的高清视频解码引擎,支持各种高清(如MKV,M2TS,AVCHD
帅帅的剪辑师
·
2024-01-02 01:30
移动
FPGA
使用Verilog图像处理verilator模拟和ice40执行
该项目围绕一个中央图像处理模块image_processing.v展开,该模块可以包含在使用verilator的模拟环境中,也可以包含在ice40Ultraplus
fpga
的top.v中。
亚图跨际
·
2024-01-02 00:50
嵌入式
fpga开发
图像处理
verilog
Verilog视频信号图形显示
FPGA
(iCE40)
您需要一块带视频输出的
FPGA
板。我们将在640x480下工作,几乎任何视频输出都可以在此像素工作。它有助于轻松地对
FPGA
板进行编程并相当熟悉Verilog。
亚图跨际
·
2024-01-02 00:17
嵌入式
FPGA
fpga开发
Verilog
视频信号
正点原子
FPGA
学习笔记1——搭建一个时钟IP核,基于达芬奇开发板 A7
目录实验要求:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO2.AXI4-Lite协议、DRP接口——动态调整输出时钟频率的作用3.查看时钟输出实验要求:正点原子,利用时钟IP核,得到4个时钟输出:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO学习文章地址:http://t.csdn.cn/SYGIr2.AXI4-Lite协议、DRP接口——动态调整输出
Sean--Lu
·
2024-01-01 23:52
FPGA开发入门
时钟ip核
fpga开发
数字逻辑与计算机设计实验
FPGA
数字钟(Verilog)
改自wolai笔记
FPGA
数字钟(Verilog)项目源代码已上传至github:houhuawei23/DDCA_2022目录实验9
FPGA
数字钟实验分析:实现思路:硬件支持:硬件描述语言代码编写:1
华仔142
·
2024-01-01 23:52
数字逻辑与计算机设计
fpga开发
FPGA
项目(13)——基于
FPGA
的电梯控制系统
随着EDA技术的发展,
FPGA
已广泛应用于各项电子设计中,本设计即利用
FPGA
来实现对电梯控制系统的设计。
嵌入式小李
·
2024-01-01 23:22
FPGA项目
fpga开发
电梯控制
fpga
加载程序慢_
FPGA
设计经验谈 —— 10年
FPGA
开发经验的工程师肺腑之言
FPGA
设计经验谈——10年
FPGA
开发经验的工程师肺腑之言2014年08月08日作者:friends从大学时代第一次接触
FPGA
至今已有10多年的时间。
张腾岳
·
2024-01-01 23:22
fpga加载程序慢
基于Basys3设计的
FPGA
多功能电子琴
基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告文章目录基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告一,项目简介1.1项目描述1.2项目背景1.3独立设计声明二,硬件设计思路2.1Basys3开发板2.1.1琴键分配——参考古筝2.1.2模式选择开关2.1.3总体分配图2.2VGA2.3蜂鸣器三,代码编写思路3.1
冯之烨
·
2024-01-01 23:51
fpga开发
FPGA
/数字IC手撕代码8——秒表计数器
深度学习/机器视觉/数字IC/
FPGA
/算法手撕代码目录总汇目录秒表计数器1.程序2.测试3.仿真结果4.分析
fpga和matlab
·
2024-01-01 23:21
fpga开发
FPGA/数字IC手撕代码
秒表计数器
FPGA
项目(14)——基于
FPGA
的数字秒表设计
1.功能设计设计内容及要求:1.秒表最大计时范围为99分59.99秒2.6位数码管显示,分辨率为0.01秒3.具有清零、启动计时、暂停及继续计时等功能4.控制操作按键不超过二个。2.设计思路所采用的时钟为50M,先对时钟进行分频,得到100HZ频率的信号,然后在该信号的驱动下,对秒表的各个单位进行累加分频的代码为:modulefenpin(inputclk_in,//输入的时钟50Minputrs
嵌入式小李
·
2024-01-01 23:19
FPGA项目
fpga开发
电子秒表
【2023年终总结】 | 时光之舟:乘载着回忆与希望穿越2023,抵达2024
文章目录1回忆2希望1回忆2023年对我来说是非常梦幻的一年,我在2023年初的时候确认去做AI方向,在这之前我尝试了前端开发,移动App开发,云
FPGA
等方向,但是感觉自己都不是很喜欢,然后就开始尝试新的方向
Qodi
·
2024-01-01 19:01
记录点
数据库
上一页
19
20
21
22
23
24
25
26
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他