E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA选型
8—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—寻迹模块、寻光模块、跟随模块
目录1.寻迹模块2.寻光模块3.跟随模块1.寻迹模块寻迹模块的实现需要两个TCRT5000传感器。简单地说,检测到黑线输出低电平,检测到白线输出高电平。因此两个TCRT5000放在黑色地面的白线循迹线左右,左边检测到白线左转,右边检测到白线右转,都是黑的前进,都是白线停止。算法比较容易实现。OUT信号输出,黑色为0,白色为1VCC5V供电GND接地代码如下://寻迹模式elseif(data==8
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
数学建模
9—基于
FPGA
(ZYNQ-Z2)的多功能小车—拓展功能—OpenMV的色块识别
由于之前的红外遥控已经外接了Arduino,因此我依然借助Arduino对红绿蓝进行编码,使用两个IO实现信息传递,在
FPGA
上进行译码,最后根据对应的信息实现数码管显示。流程如下:2
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
1—基于
FPGA
(ZYNQ-Z2)的多功能小车—硬件设计—电源模块
目录1.稳压模块设计1.1LM317可调稳压1.2LM2596-5V1.3AMS1117-3.3V2外围电路设计3.电源模块原理图1.稳压模块设计我们的小车使用7.4V的锂电池供电,无法直接为各模块和
FPGA
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
2—基于
FPGA
(ZYNQ-Z2)的多功能小车—硬件设计—电机驱动模块(TB6612FNG)
目录1.驱动电路2.TB6612FNG介绍3.电路原理图1.驱动电路
FPGA
的引脚电流都比较小,一般为几十微安,但是驱动电机的电流远大于此。因此需要一个电机驱动模块来作为桥梁,连接
FPGA
与电机。
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
4—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—电机驱动模块
我使用的
FPGA
是Xilinx的PYNQ-7020(ZYNQ-Z2),在Vivado2018.3平台使用Verilog进行编程。
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
10—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—顶层代码
在之前的文章中具体控制代码已经全部进行了分析与解释,顶层模块进行模块的输入输出的定义、内部变量的定义、模块的实例化与蓝牙信号的判断。代码如下:moduletop_modlue(inputclk,//系统时钟inputreset,//复位按键inputrx,//蓝牙接收inputwire[3:0]signal,//红外信号inputwireEcho,//超声波接收input[3:0]track,//
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
0—基于
FPGA
(ZYNQ-Z2)的多功能小车
目录1.题目2.题目分析:3.器件使用4.工程文件5.传送门1.题目基于
FPGA
的多功能小车1、基本要求设计一个多功能的智能小车,通过多传感器的数据融合可以实现智能小车的红外避障、循迹、寻光、红外遥控、
贡橙小白鼠
·
2024-01-01 02:37
fpga开发
Verilog跑马灯 nexy4ddr
基于小梅哥b站
FPGA
视频要求:八个Led灯每隔0.05s循环闪烁verilog设计:moduleled_run(inputclk,//时钟100MHZ1/100000000=10nsinputrst_n
夏澄啊
·
2024-01-01 02:07
fpga开发
基于
FPGA
的蓝牙遥控,超声波避障,红外循迹的智能小车
闲来无事整个小车玩玩,设想的小车可以有蓝牙模块来控制模式切换,通过发送指令来更改相对应的功能,当避障的时候可以自动规避障碍物,当处于红外循迹时,可以跟随规划的轨迹前线,当手动遥控时可以控制前进后退左右转向停止等功能。先介绍一下使用的红外模块,其上有四个管脚,vcc接电源,gnd接地,D0传输红外线是否被吸收,A0传输模拟信号主要是不同距离输出不同的电压,但是此脚一般可以不接.然后思路就是通过判断D
林中一只虎
·
2024-01-01 02:37
fpga开发
FPGA
——基于Verilog HDL语言的交通信号灯控制系统
1、系统设计要求该交通灯控制器用于主干道与支道公路的交叉路口,要求是优先保证主干道的畅通,因此,设计要求如下。1、平时处于“主干道绿灯,支道红灯”状态,只有在支道有车辆要穿过主干道时,才将交通灯切向“主干道红灯,支道绿灯”,一旦支道无车辆通过路口,交通灯又回到“主干道绿灯,支道红灯”的状态。2、主干道每次通行的时间不得短于1min,支路每次通行的时间不得长于20s,而这两个状态交换过程中出现“主干
陈曦子。
·
2024-01-01 02:37
fpga开发
什么是VHDL?一文带你了解VHDL语言
基于
FPGA
的SOC在嵌入式系统应用越来越广了,比较流行的硬件描述语言有两种VerilogHDL/VHDL,均为IEEE标准。VHDL如果有C语言基础的话就会比较容易上手。
IC修真院
·
2024-01-01 02:36
fpga开发
【
FPGA
】Verilog:BCD 加法器的实现 | BCD 运算 | Single-level 16 bit 超前进位加法器 | 2-level 16-bit 超前进位加法器
0x00BCD运算在BCD中,使用4位值作为操作数,但由于只表示0到9的数字,因此只使用0000到1001的二进制数,而不使用1010到1111的二进制数(don'tcare)。因此,不能使用常规的2'complement运算来计算,需要额外的处理:如果4位二进制数的运算结果在1010到1111的范围内,需要将6(即0110),添加到运算结果中。BCD运算例子0x01BCD加法器的实现
柠檬叶子C
·
2024-01-01 02:34
FPGA基础入门实践
verilog
BCD加法器
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(一)——知识补给
学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节(用hdl还是hls,用啥芯片,用啥接口)容易只见树木不见森林。
FPGA_青年
·
2024-01-01 02:33
FPGA
学习记录
fpga开发
5—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—蓝牙串口
即
FPGA
约束的TX对应蓝牙模块的RX,约束的RX对应蓝牙模块的TX。2.UART介绍蓝牙模块使用UART串口通信协议,具体介绍如下:UART(通用异步收发器
贡橙小白鼠
·
2024-01-01 02:33
fpga开发
如何做好机电设备全生命周期管理?
1.
选型
和规划在这个阶段,要充分考虑设备的功能需求和技术要求。与设备制造商和供应商紧密合作,确保设备符合相关标准和法规要求。此外,还应考虑设备的可维护性和可持续性,选择具备良好维修支持和可
PreMaint
·
2024-01-01 01:05
机电设备
设备全生命周期管理
设备健康管理系统
预测性维护
供应链管理
设备管理
设备维护管理
中小企业永久免费的进销存ERP系统
目录一、开源项目简介二、开源协议三、演示展示首页系统管理基础信息管理商品中心采购管理销售管理零售管理库存管理库存盘点库存调整结算管理物流管理开发管理四、功能概述系统功能五、技术
选型
主要技术框架开发环境集成第三方库关于多租户六
神码观察
·
2023-12-31 23:42
开源推荐
开源
分布式
前端
spring
boot
mybatis
嵌入式学习路线
曾经有人对稚晖君所具有的技能做了总结,他的技能包括:电子基础、电子元器件
选型
、电路原理图
ღ᭄陽先生꧔ꦿ᭄
·
2023-12-31 21:38
学习
嵌入式硬件
关于使用复旦微procise软件,网卡的MAC被禁怎么办?
笔者在使用复旦微
FPGA
开发的时候。由于复旦微的软件开发平台procise需要用到license。
sysrst
·
2023-12-31 20:52
笔记
复旦微ZYNQ EMIO控制PL LED
一,复旦微和XILINX对比(我的了解)1,复旦微ZYNQ
FPGA
开发工具是Procise,ARM开发工具是IAR;2,它与xilinxZYNQ不同的是,xilinx移植的是两个ARMCONTEXA9或者高端
寒听雪落
·
2023-12-31 20:22
systemverilog
【xdma】 pcie.bar设置
FPGA
优质开源项目–PCIE通信xdma两者保持一致
FPGA
开源项目–PCIEI/O控制卡xdmaPCIe的XDMA应用读写部分分为两种,一种是数据的读写,另一种是配置数据的读写,在数据读写部分,DMA
黄埔数据分析
·
2023-12-31 20:08
fpga开发
Quartus的Signal Tap II的使用技巧
概述:SignalTapII全称SignalTapIILogicAnalyzer,是第二代系统级调试工具,它集成在QuartusII软件中,可以捕获和显示实时信号,是一款功能强大、极具实用性的
FPGA
片上调试工具软件
GBXLUO
·
2023-12-31 20:37
FPGA
fpga开发
Taro 和 uni-app
选型
对比
一.Taro和uni-app的介绍1.taro的介绍taro是多端统一开发框架,支持用React的开发方式编写一次代码,生成能运行在微信/百度/支付宝/字节跳动小程序、H5、ReactNative等的应用.详细j介绍见官网:https://nervjs.github.io/taro/2.uni-app的介绍uni-app是一个使用Vue.js开发跨平台应用的前端框架,开发者编写一套代码,可编译到i
一只小阿乐
·
2023-12-31 20:47
taro
uni-app
Feign ------快速入门 掌握Feign在项目中的使用
知道一门技术存在的原因是很重要的一件事首先,不同的微服务模块之间是需要数据交互和调用,为了完成某些业务逻辑,不同的微服务之间需要http通信来交互.http的
选型
不必多言.Feign是Netflix开发的声明式
TheresaApocalype
·
2023-12-31 18:56
微服务
java
开发语言
学习
后端
spring
2022年全球运维大会(GOPS上海站)-核心PPT资料下载
您将会看到国内外知名企业的相关技术案例,也能与国内顶尖的技术专家探讨技术实践,使企业可以根据最佳实践确定自己的
选型
方案,并提前预估相关的风险和收益,实现技术落地。
百家峰会
·
2023-12-31 17:38
运维
GOPS
人工智能
运维
大数据
GOPS
接口自动化
选型
接口自动化
选型
公司没有自动化领导想做,自己又没有能力?想通过自动化切入转测开,提升自己的能力?想做一些东西,但是没有想法,不知道从哪入手?
shiweiZHU__
·
2023-12-31 15:04
python
自动化
个人开发
STM32L051使用HAL库操作实例(12)- FreeRTOS系统点亮LED实例
目录一、前言二、FreeRTOS目录文件介绍三、STM32CubeMX配置(本文使用的STM32CubeMX版本为5.6.0)1.MCU
选型
2.使能时钟3.时钟配置4.设置GPIO口5.GPIO口配置6
皮克斯之旅
·
2023-12-31 13:03
STM32L0
STM32
stm32
c语言
freertos
【
FPGA
/verilog -入门学习14】vivado
FPGA
按键消抖
//led流水1s//1,按键触发变化,上升沿or下降沿,都清除计数//2,当20ms计数到来时,加载一次按键状态,如果中途有按键变化,清除计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineSIMULATION`ifdefSIMULATIONpar
王者时代
·
2023-12-31 12:30
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习13】verilog 1s流水灯实验
//led1S实验//使用分屏实验1s计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineCNT_1S_DEBUG`ifndefCNT_1S_DEBUGparameterCNT_1S_MAX=1_000_000_000/20-1;`else/*CNT
王者时代
·
2023-12-31 12:59
verilog
&FPGA
fpga开发
【INTEL(ALTERA)】使用HDMI
FPGA
IP 2.0 TX 和 HDMI
FPGA
IP RX 2.1时为何 HDMI IP 没有视频输出?
说明由于英特尔®Quartus®Prime专业版软件23.1及更早版本存在问题,将HDMI英特尔®
FPGA
IP2.0TX和HDMI英特尔®
FPGA
IP2.1RX集成到设计中时,不会显示HDMI视频输出。
神仙约架
·
2023-12-31 11:02
INTEL(ALTERA)
FPGA
fpga开发
HDMI
【INTEL(ALTERA)】为什么 BurstMin 增强调度在 F-tile Interlaken 英特尔®
FPGA
IP中没有按预期工作?
说明由于英特尔®Quartus®PrimeProEdition软件22.4及更早版本存在问题,数据包模式的BurstMin增强调度无法在F-tileInterlaken英特尔®
FPGA
IP中按预期工作。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
【INTEL(ALTERA)】为什么低延迟以太网 10G MAC 英特尔® Stratix® 10
FPGA
IP 设计示例生成完成并出错?
说明由于英特尔®Quartus®Prime专业版软件21.3版本存在问题,无法成功生成低延迟以太网10GMAC英特尔®Stratix®10
FPGA
IP设计示例。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
实验九 基于
FPGA
的计数译码显示电路设计
基本任务一:利用
FPGA
硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选m100:frediv:decoder:基本任务二:利用
FPGA
硬件平台上的4位数码管显示m10
22的卡卡
·
2023-12-31 08:40
数电实验
fpga开发
FPGA
与DSP的区别(粗略整理)
FPGA
与DSP的区别(粗略整理)一、结构特点
FPGA
a.片内有大量的逻辑门和触发器,多为查找表结构,实现工艺多为SRAMb.可以通过硬件描述语言进行快速设计和改进,能够重复编程c.掉电后一般会丢失原有逻辑配置
Clara_D
·
2023-12-31 08:39
fpga学习
FPGA
和DSP的区别
FPGA
与DSP
FPGA
与DSP的区别(粗略整理)https://blog.csdn.net/clara_d/article/details/82355397ARM,DSP,
FPGA
三者比较csdn链接
sangba2019
·
2023-12-31 08:38
ZYNQ/嵌入式
自动驾驶
自动驾驶
fpga开发
dsp开发
HI3559AV100和
FPGA
7K690T的PCIE接口调试记录
系统主要功能是
FPGA
采集srio接口过来的图像数据,再通过pcie把数据传递给3559,3559再实现图像数据的存储、AI处理、编码输出等。
雨之小
·
2023-12-31 07:08
pcie
PCIE
3559
电子板设计要求:PCB布局与layout的重要性
设计要求器件
选型
、电路设计是一款电子产品性能体现优劣的重要标准,而器件布局、PCBlayout则是把这些性能呈现出来的重要环节,每个器件、每个外围设计电路对PCB布局都有要求,只有在遵循特性要求的布局下才能有效的
Aaron Mo
·
2023-12-31 06:44
射频工程
前端
可用性测试
嵌入式硬件
Spring Cloud-鸿鹄Cloud分布式微服务云系统—架构图
这边结合了当前大部分企业的通用需求,包括技术的
选型
比较严格、苛刻,不仅要用业界最流行的技术,还要和国际接轨,在未来的5~10年内不能out。
初夏_91fb
·
2023-12-31 06:00
基于AM62x的ARM+
FPGA
+Codesys低成本软PLC解决方案
GPMC是AM62x、AM64x、AM437x、AM335x、AM57x等处理器专用于与外部存储器设备的接口,如:(1)
FPGA
器件(2)ADC器件(3)SRAM内存(4)NOR/NAND闪存G
深圳信迈科技DSP+ARM+FPGA
·
2023-12-31 05:16
ARM+Codesys
fpga开发
arm开发
codesys
微服务网关
选型
和实践:Zuul、Spring Cloud GetWay、Kong和Traefik
常用API网关的对比和
选型
,并讲解我司自研的微服务网关,干货满满!往期精选:如何看待程序员35岁职业危机?
楼仔
·
2023-12-31 04:11
微服务
java
microservices
利用
fpga
(verilog)实现SPI-flash芯片全擦除实验
最近在学习spi协议,看了看野火的视频,感觉野火的代码是一坨大便,寄存器太多了,看的眼花缭乱。跟着野火的波形图做了一遍,仿真正确但是上板没成功。看了看师兄的代码,然后自己又换了一种方法实现全擦除。最后上板成功,各位大佬有更好的见解可以和我交流,代码如下://-----------------------------------------------------------------------
守雲开见月明
·
2023-12-31 04:58
fpga开发
利用
FPGA
(verilog)实现SPI-FLASH芯片扇区擦除
一.M25P16flash芯片介绍本设计使用了M25P16flash芯片,它拥有16Mbit的空间。M25P16flash芯片有32个扇区,每个扇区有256页,每页有256个位空间。32*256*256=2097152=16M。因此它的地址有24位。它的各扇区地址如下表。二.扇区擦除原理扇区擦除(SE)指令可以按照扇区擦除Flash。和块擦除不同的是,扇区擦除是要指定扇区地址,扇区擦除前也需要发送
守雲开见月明
·
2023-12-31 04:58
fpga开发
FPGA
实现IIC接口(1)-EEPROM芯片读取数据
fpga
型号:EP4CE6F17C8开发工具:Quartusll13.0+Modelsim10.1c系统时钟:50MHZIIC
守雲开见月明
·
2023-12-31 04:25
fpga开发
阿里云移动热修复初窥(1013)
写在前面关于安卓热修复技术
选型
可以参考这篇文章,这里主要记录阿里移动热修复的接入流程。
Qin0821
·
2023-12-31 03:31
AI产品经理-借力
AI产品经理-借力:学会善用供应商改造自有产品1.整个项目的工作方法2.项目启动-行业调研3.项目启动-供应商
选型
石工记
·
2023-12-31 01:37
产品之剑
产品经理
人工智能
基于
FPGA
的数字电路(PWM脉宽调制)
二.
FPGA
设计框图把上面的描述再抽象化一下,就可以画出的模块框图。锯齿波实际上就可以用计数器生成,阈值就是一个数值而已,比较器是用来生成最后输出高低电平用的。三.代码实现设
我来挖坑啦
·
2023-12-31 00:27
fpga开发
单片机
网络
信息与通信
面试
一些硬件知识
掌握二极管的基本特性;掌握二极管的常见应用以及分析方法;2.掌握电容的基本特性以及工作原理;掌握电容的常见应用以及对应的理论计算方法;电容的作用,
选型
,容值识读与检修:容抗降压,滤波,耦合(滤低频),旁路
honey ball
·
2023-12-30 19:00
嵌入式硬件
stm32
单片机
(附源码)基于springboot+vue大学生心理素质服务平台的设计与实现毕业论文
本文首先分析了大学生心理素质服务平台的业务需求,然后介绍了系统的总体设计,包括技术
选型
、系统架构和功能模块。接着,详细阐述了系统关键模块的实现,并对系统进行了测试与优化。
@Mr.h
·
2023-12-30 19:54
java
毕业设计
软件工程
spring
boot
vue.js
(附源码)基于springboot+vue志愿者服务平台的设计与实现毕业论文
接着,详细介绍了系统的技术
选型
,包括SpringBoot和Vue等前端和后端技术。然后,阐述了系统的架构设计,包括前端和后端的分离,以及数据交互的方式。
@Mr.h
·
2023-12-30 19:23
java
毕业设计
spring
boot
vue.js
软件工程
FPGA
设计时序约束十四、Set_External_Delay
setexternaldelay如字面含义,设置外部的时延值,但这个外部时延主要是指反馈时延,即信号从
FPGA
的output端口输出后经过外部电路回到输入端口的时延值。
知识充实人生
·
2023-12-30 13:53
FPGA所知所见所解
fpga开发
时序约束
Vivado
锁相环
外反馈延时
JAVA版鸿鹄云商B2B2C:解析多商家入驻直播带货商城系统的实现与应用
一、技术
选型
java开发语言:java是一种跨平台的编程语言,适用于大型企业级应用开发。使用java开发直播商城可以保证系统的稳定性和可扩展性。
微服务 spring cloud
·
2023-12-30 13:23
java
商城免费搭建
spring
cloud
上一页
27
28
29
30
31
32
33
34
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他